]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_armv8mml.h
Correcting CMSIS Core documentation.
[cmsis] / CMSIS / Core / Include / core_armv8mml.h
1 /**************************************************************************//**
2  * @file     core_armv8mml.h
3  * @brief    CMSIS ARMv8MML Core Peripheral Access Layer Header File
4  * @version  V5.00
5  * @date     14. July 2016
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2016 ARM Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * http://www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26  #pragma system_include         /* treat file as system include file for MISRA check */
27 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
28   #pragma clang system_header   /* treat file as system include file */
29 #endif
30
31 #ifndef __CORE_ARMV8MML_H_GENERIC
32 #define __CORE_ARMV8MML_H_GENERIC
33
34 #include <stdint.h>
35
36 #ifdef __cplusplus
37  extern "C" {
38 #endif
39
40 /**
41   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
42   CMSIS violates the following MISRA-C:2004 rules:
43
44    \li Required Rule 8.5, object/function definition in header file.<br>
45      Function definitions in header files are used to allow 'inlining'.
46
47    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
48      Unions are used for effective representation of core registers.
49
50    \li Advisory Rule 19.7, Function-like macro defined.<br>
51      Function-like macros are used to allow more efficient code.
52  */
53
54
55 /*******************************************************************************
56  *                 CMSIS definitions
57  ******************************************************************************/
58 /**
59   \ingroup Cortex_ARMv8MML
60   @{
61  */
62
63 /*  CMSIS ARMv8MML definitions */
64 #define __ARMv8MML_CMSIS_VERSION_MAIN  ( 5U)                                       /*!< [31:16] CMSIS HAL main version */
65 #define __ARMv8MML_CMSIS_VERSION_SUB   ( 0U)                                       /*!< [15:0]  CMSIS HAL sub version */
66 #define __ARMv8MML_CMSIS_VERSION       ((__ARMv8MML_CMSIS_VERSION_MAIN << 16U) | \
67                                          __ARMv8MML_CMSIS_VERSION_SUB           )  /*!< CMSIS HAL version number */
68
69 #define __CORTEX_M                     (81U)                                       /*!< Cortex-M Core */
70
71 /* Common defines in core_*.h files
72   - #define __ASM               Compiler keyword for asm
73   - #define __INLINE            Compiler keyword for inline
74   - #define __STATIC_INLINE     Compiler keyword for static inline
75   - #define __NO_RETURN         function that never returns
76   - #define __USED              function or variable that is not optimized away
77   - #define __WEAK              weak function or variable
78   - #define __UNALIGNED_UINT32  pointer to unaligned uint32_t variable
79   - #define __ALIGNED(x)        compiler keyword to align a variable
80  */
81 #if   defined ( __CC_ARM )                                            /* ARM Compiler 4/5 */
82   #define __ASM                     __asm
83   #define __INLINE                  __inline
84   #define __STATIC_INLINE           static __inline
85   #define __NO_RETURN               __declspec(noreturn)
86   #define __USED                    __attribute__((used))
87   #define __WEAK                    __attribute__((weak))
88   #define __UNALIGNED_UINT32(x)     (*((__packed uint32_t *)(x)))
89   #define __ALIGNED(x)              __attribute__((aligned(x)))
90
91 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)       /* ARM Compiler 6 */
92   #define __ASM                     __asm
93   #define __INLINE                  __inline
94   #define __STATIC_INLINE           static __inline
95   #define __NO_RETURN               __attribute__((noreturn))
96   #define __USED                    __attribute__((used))
97   #define __WEAK                    __attribute__((weak))
98   #pragma clang diagnostic push
99   #pragma clang diagnostic ignored "-Wpacked"
100   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
101   #pragma clang diagnostic pop
102   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
103   #define __ALIGNED(x)              __attribute__((aligned(x)))
104
105 #elif defined ( __GNUC__ )                                            /* GNU Compiler */
106   #define __ASM                     __asm
107   #define __INLINE                  inline
108   #define __STATIC_INLINE           static inline
109   #define __NO_RETURN               __attribute__((noreturn))
110   #define __USED                    __attribute__((used))
111   #define __WEAK                    __attribute__((weak))
112   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
113   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
114   #define __ALIGNED(x)              __attribute__((aligned(x)))
115
116 #elif defined ( __ICCARM__ )                                          /* IAR Compiler */
117   #define __ASM                     __asm
118   #define __INLINE                  inline
119   #define __STATIC_INLINE           static inline
120   #define __NO_RETURN               __noreturn
121   #define __USED
122   #define __WEAK                    __weak
123   __packed struct T_UINT32 { uint32_t v; };
124   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
125   #define __ALIGNED(x)
126
127 #elif defined ( __TI_ARM__ )                                          /* TI ARM Compiler */
128   #define __ASM                     __asm
129   #define __INLINE                  inline
130   #define __STATIC_INLINE           static inline
131   #define __NO_RETURN               __attribute__((noreturn))
132   #define __USED                    __attribute__((used))
133   #define __WEAK                    __attribute__((weak))
134   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
135   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
136   #define __ALIGNED(x)
137
138 #elif defined ( __TASKING__ )                                         /* TASKING Compiler */
139   #define __ASM                     __asm
140   #define __INLINE                  inline
141   #define __STATIC_INLINE           static inline
142   #define __NO_RETURN               __attribute__((noreturn))
143   #define __USED                    __attribute__((used))
144   #define __WEAK                    __attribute__((weak))
145   struct __packed__ T_UINT32 { uint32_t v; };
146   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
147   #define __ALIGNED(x)              __align(x)
148
149 #elif defined ( __CSMC__ )                                            /* COSMIC Compiler */
150   #define __packed
151   #define __ASM                     _asm
152   #define __INLINE                  inline
153   #define __STATIC_INLINE           static inline
154   #define __NO_RETURN
155   #define __USED
156   #define __WEAK
157   #define __UNALIGNED_UINT32(x)     (*x)
158   #define __ALIGNED(x)
159
160 #else
161   #error Unknown compiler
162 #endif
163
164 /** __FPU_USED indicates whether an FPU is used or not.
165     For this, __FPU_PRESENT has to be checked prior to making use of FPU specific registers and functions.
166 */
167 #if defined ( __CC_ARM )
168   #if defined __TARGET_FPU_VFP
169     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
170       #define __FPU_USED       1U
171     #else
172       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
173       #define __FPU_USED       0U
174     #endif
175   #else
176     #define __FPU_USED         0U
177   #endif
178
179 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
180   #if defined __ARM_PCS_VFP
181     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
182       #define __FPU_USED       1U
183     #else
184       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
185       #define __FPU_USED       0U
186     #endif
187   #else
188     #define __FPU_USED         0U
189   #endif
190
191 #elif defined ( __GNUC__ )
192   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
193     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
194       #define __FPU_USED       1U
195     #else
196       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
197       #define __FPU_USED       0U
198     #endif
199   #else
200     #define __FPU_USED         0U
201   #endif
202
203 #elif defined ( __ICCARM__ )
204   #if defined __ARMVFP__
205     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
206       #define __FPU_USED       1U
207     #else
208       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
209       #define __FPU_USED       0U
210     #endif
211   #else
212     #define __FPU_USED         0U
213   #endif
214
215 #elif defined ( __TI_ARM__ )
216   #if defined __TI_VFP_SUPPORT__
217     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
218       #define __FPU_USED       1U
219     #else
220       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
221       #define __FPU_USED       0U
222     #endif
223   #else
224     #define __FPU_USED         0U
225   #endif
226
227 #elif defined ( __TASKING__ )
228   #if defined __FPU_VFP__
229     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
230       #define __FPU_USED       1U
231     #else
232       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
233       #define __FPU_USED       0U
234     #endif
235   #else
236     #define __FPU_USED         0U
237   #endif
238
239 #elif defined ( __CSMC__ )
240   #if ( __CSMC__ & 0x400U)
241     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
242       #define __FPU_USED       1U
243     #else
244       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
245       #define __FPU_USED       0U
246     #endif
247   #else
248     #define __FPU_USED         0U
249   #endif
250
251 #endif
252
253 #include "core_cminstr.h"                /* Core Instruction Access */
254 #include "core_cmfunc.h"                 /* Core Function Access */
255 #include "core_cmsimd.h"                 /* Compiler specific SIMD Intrinsics */
256
257 #ifdef __cplusplus
258 }
259 #endif
260
261 #endif /* __CORE_ARMV8MML_H_GENERIC */
262
263 #ifndef __CMSIS_GENERIC
264
265 #ifndef __CORE_ARMV8MML_H_DEPENDANT
266 #define __CORE_ARMV8MML_H_DEPENDANT
267
268 #ifdef __cplusplus
269  extern "C" {
270 #endif
271
272 /* check device defines and use defaults */
273 #if defined __CHECK_DEVICE_DEFINES
274   #ifndef __ARMv8MML_REV
275     #define __ARMv8MML_REV               0x0000U
276     #warning "__ARMv8MML_REV not defined in device header file; using default!"
277   #endif
278
279   #ifndef __FPU_PRESENT
280     #define __FPU_PRESENT             0U
281     #warning "__FPU_PRESENT not defined in device header file; using default!"
282   #endif
283
284   #ifndef __MPU_PRESENT
285     #define __MPU_PRESENT             0U
286     #warning "__MPU_PRESENT not defined in device header file; using default!"
287   #endif
288
289   #ifndef __SAUREGION_PRESENT
290     #define __SAUREGION_PRESENT       0U
291     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
292   #endif
293
294   #ifndef __NVIC_PRIO_BITS
295     #define __NVIC_PRIO_BITS          3U
296     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
297   #endif
298
299   #ifndef __Vendor_SysTickConfig
300     #define __Vendor_SysTickConfig    0U
301     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
302   #endif
303 #endif
304
305 /* IO definitions (access restrictions to peripheral registers) */
306 /**
307     \defgroup CMSIS_glob_defs CMSIS Global Defines
308
309     <strong>IO Type Qualifiers</strong> are used
310     \li to specify the access to peripheral variables.
311     \li for automatic generation of peripheral register debug information.
312 */
313 #ifdef __cplusplus
314   #define   __I     volatile             /*!< Defines 'read only' permissions */
315 #else
316   #define   __I     volatile const       /*!< Defines 'read only' permissions */
317 #endif
318 #define     __O     volatile             /*!< Defines 'write only' permissions */
319 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
320
321 /* following defines should be used for structure members */
322 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
323 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
324 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
325
326 /*@} end of group ARMv8MML */
327
328
329
330 /*******************************************************************************
331  *                 Register Abstraction
332   Core Register contain:
333   - Core Register
334   - Core NVIC Register
335   - Core SCB Register
336   - Core SysTick Register
337   - Core Debug Register
338   - Core MPU Register
339   - Core SAU Register
340   - Core FPU Register
341  ******************************************************************************/
342 /**
343   \defgroup CMSIS_core_register Defines and Type Definitions
344   \brief Type definitions and defines for Cortex-M processor based devices.
345 */
346
347 /**
348   \ingroup    CMSIS_core_register
349   \defgroup   CMSIS_CORE  Status and Control Registers
350   \brief      Core Register type definitions.
351   @{
352  */
353
354 /**
355   \brief  Union type to access the Application Program Status Register (APSR).
356  */
357 typedef union
358 {
359   struct
360   {
361     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
362     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
363     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
364     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
365     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
366     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
367     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
368     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
369   } b;                                   /*!< Structure used for bit  access */
370   uint32_t w;                            /*!< Type      used for word access */
371 } APSR_Type;
372
373 /* APSR Register Definitions */
374 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
375 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
376
377 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
378 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
379
380 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
381 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
382
383 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
384 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
385
386 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
387 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
388
389 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
390 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
391
392
393 /**
394   \brief  Union type to access the Interrupt Program Status Register (IPSR).
395  */
396 typedef union
397 {
398   struct
399   {
400     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
401     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
402   } b;                                   /*!< Structure used for bit  access */
403   uint32_t w;                            /*!< Type      used for word access */
404 } IPSR_Type;
405
406 /* IPSR Register Definitions */
407 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
408 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
409
410
411 /**
412   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
413  */
414 typedef union
415 {
416   struct
417   {
418     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
419     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
420     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
421     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
422     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
423     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
424     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
425     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
426     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
427     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
428     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
429   } b;                                   /*!< Structure used for bit  access */
430   uint32_t w;                            /*!< Type      used for word access */
431 } xPSR_Type;
432
433 /* xPSR Register Definitions */
434 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
435 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
436
437 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
438 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
439
440 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
441 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
442
443 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
444 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
445
446 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
447 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
448
449 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
450 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
451
452 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
453 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
454
455 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
456 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
457
458 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
459 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
460
461
462 /**
463   \brief  Union type to access the Control Registers (CONTROL).
464  */
465 typedef union
466 {
467   struct
468   {
469     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
470     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
471     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
472     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
473     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
474   } b;                                   /*!< Structure used for bit  access */
475   uint32_t w;                            /*!< Type      used for word access */
476 } CONTROL_Type;
477
478 /* CONTROL Register Definitions */
479 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
480 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
481
482 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
483 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
484
485 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
486 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
487
488 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
489 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
490
491 /*@} end of group CMSIS_CORE */
492
493
494 /**
495   \ingroup    CMSIS_core_register
496   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
497   \brief      Type definitions for the NVIC Registers
498   @{
499  */
500
501 /**
502   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
503  */
504 typedef struct
505 {
506   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
507         uint32_t RESERVED0[16U];
508   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
509         uint32_t RSERVED1[16U];
510   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
511         uint32_t RESERVED2[16U];
512   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
513         uint32_t RESERVED3[16U];
514   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
515         uint32_t RESERVED4[16U];
516   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
517         uint32_t RESERVED5[16U];
518   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
519         uint32_t RESERVED6[580U];
520   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
521 }  NVIC_Type;
522
523 /* Software Triggered Interrupt Register Definitions */
524 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
525 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
526
527 /*@} end of group CMSIS_NVIC */
528
529
530 /**
531   \ingroup  CMSIS_core_register
532   \defgroup CMSIS_SCB     System Control Block (SCB)
533   \brief    Type definitions for the System Control Block Registers
534   @{
535  */
536
537 /**
538   \brief  Structure type to access the System Control Block (SCB).
539  */
540 typedef struct
541 {
542   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
543   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
544   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
545   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
546   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
547   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
548   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
549   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
550   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
551   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
552   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
553   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
554   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
555   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
556   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
557   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
558   __IM  uint32_t ID_ADR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
559   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
560   __IM  uint32_t ID_ISAR[6U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
561   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
562   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
563   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
564   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
565   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
566   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
567         uint32_t RESERVED3[92U];
568   __OM  uint32_t STIR;                   /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register */
569         uint32_t RESERVED4[15U];
570   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
571   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
572   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 1 */
573         uint32_t RESERVED5[1U];
574   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
575         uint32_t RESERVED6[1U];
576   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
577   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
578   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
579   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
580   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
581   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
582   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
583   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
584         uint32_t RESERVED7[6U];
585   __IOM uint32_t ITCMCR;                 /*!< Offset: 0x290 (R/W)  Instruction Tightly-Coupled Memory Control Register */
586   __IOM uint32_t DTCMCR;                 /*!< Offset: 0x294 (R/W)  Data Tightly-Coupled Memory Control Registers */
587   __IOM uint32_t AHBPCR;                 /*!< Offset: 0x298 (R/W)  AHBP Control Register */
588   __IOM uint32_t CACR;                   /*!< Offset: 0x29C (R/W)  L1 Cache Control Register */
589   __IOM uint32_t AHBSCR;                 /*!< Offset: 0x2A0 (R/W)  AHB Slave Control Register */
590         uint32_t RESERVED8[1U];
591   __IOM uint32_t ABFSR;                  /*!< Offset: 0x2A8 (R/W)  Auxiliary Bus Fault Status Register */
592 } SCB_Type;
593
594 /* SCB CPUID Register Definitions */
595 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
596 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
597
598 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
599 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
600
601 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
602 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
603
604 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
605 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
606
607 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
608 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
609
610 /* SCB Interrupt Control State Register Definitions */
611 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
612 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
613
614 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
615 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
616
617 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
618 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
619
620 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
621 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
622
623 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
624 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
625
626 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
627 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
628
629 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
630 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
631
632 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
633 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
634
635 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
636 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
637
638 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
639 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
640
641 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
642 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
643
644 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
645 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
646
647 /* SCB Vector Table Offset Register Definitions */
648 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
649 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
650
651 /* SCB Application Interrupt and Reset Control Register Definitions */
652 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
653 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
654
655 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
656 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
657
658 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
659 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
660
661 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
662 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
663
664 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
665 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
666
667 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
668 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
669
670 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
671 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
672
673 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
674 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
675
676 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
677 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
678
679 /* SCB System Control Register Definitions */
680 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
681 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
682
683 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
684 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
685
686 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
687 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
688
689 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
690 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
691
692 /* SCB Configuration Control Register Definitions */
693 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
694 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
695
696 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
697 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
698
699 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
700 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
701
702 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
703 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
704
705 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
706 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
707
708 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
709 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
710
711 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
712 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
713
714 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
715 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
716
717 /* SCB System Handler Control and State Register Definitions */
718 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
719 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
720
721 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
722 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
723
724 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
725 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
726
727 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
728 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
729
730 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
731 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
732
733 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
734 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
735
736 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
737 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
738
739 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
740 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
741
742 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
743 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
744
745 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
746 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
747
748 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
749 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
750
751 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
752 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
753
754 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
755 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
756
757 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
758 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
759
760 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
761 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
762
763 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
764 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
765
766 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
767 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
768
769 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
770 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
771
772 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
773 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
774
775 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
776 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
777
778 /* SCB Configurable Fault Status Register Definitions */
779 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
780 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
781
782 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
783 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
784
785 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
786 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
787
788 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
789 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */
790 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
791
792 #define SCB_CFSR_MLSPERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 5U)               /*!< SCB CFSR (MMFSR): MLSPERR Position */
793 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
794
795 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */
796 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
797
798 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
799 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
800
801 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */
802 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
803
804 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */
805 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
806
807 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
808 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
809 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
810
811 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
812 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
813
814 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
815 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
816
817 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
818 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
819
820 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
821 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
822
823 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
824 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
825
826 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
827 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
828
829 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
830 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
831 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
832
833 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
834 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
835
836 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
837 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
838
839 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
840 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
841
842 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
843 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
844
845 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
846 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
847
848 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
849 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
850
851 /* SCB Hard Fault Status Register Definitions */
852 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
853 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
854
855 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
856 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
857
858 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
859 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
860
861 /* SCB Debug Fault Status Register Definitions */
862 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
863 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
864
865 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
866 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
867
868 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
869 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
870
871 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
872 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
873
874 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
875 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
876
877 /* SCB Non-Secure Access Control Register Definitions */
878 #define SCB_NSACR_CPn_Pos                   0U                                            /*!< SCB NSACR: CPn Position */
879 #define SCB_NSACR_CPn_Msk                  (1UL /*<< SCB_NSACR_CPn_Pos*/)                 /*!< SCB NSACR: CPn Mask */
880
881 /* SCB Cache Level ID Register Definitions */
882 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
883 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
884
885 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
886 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
887
888 /* SCB Cache Type Register Definitions */
889 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
890 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
891
892 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
893 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
894
895 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
896 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
897
898 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
899 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
900
901 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
902 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
903
904 /* SCB Cache Size ID Register Definitions */
905 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
906 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
907
908 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
909 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
910
911 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
912 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
913
914 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
915 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
916
917 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
918 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
919
920 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
921 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
922
923 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
924 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
925
926 /* SCB Cache Size Selection Register Definitions */
927 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
928 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
929
930 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
931 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
932
933 /* SCB Software Triggered Interrupt Register Definitions */
934 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
935 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
936
937 /* SCB D-Cache Invalidate by Set-way Register Definitions */
938 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
939 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
940
941 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
942 #define SCB_DCISW_SET_Msk                  (0x1FFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
943
944 /* SCB D-Cache Clean by Set-way Register Definitions */
945 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
946 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
947
948 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
949 #define SCB_DCCSW_SET_Msk                  (0x1FFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
950
951 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
952 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
953 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
954
955 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
956 #define SCB_DCCISW_SET_Msk                 (0x1FFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
957
958 /* Instruction Tightly-Coupled Memory Control Register Definitions */
959 #define SCB_ITCMCR_SZ_Pos                   3U                                            /*!< SCB ITCMCR: SZ Position */
960 #define SCB_ITCMCR_SZ_Msk                  (0xFUL << SCB_ITCMCR_SZ_Pos)                   /*!< SCB ITCMCR: SZ Mask */
961
962 #define SCB_ITCMCR_RETEN_Pos                2U                                            /*!< SCB ITCMCR: RETEN Position */
963 #define SCB_ITCMCR_RETEN_Msk               (1UL << SCB_ITCMCR_RETEN_Pos)                  /*!< SCB ITCMCR: RETEN Mask */
964
965 #define SCB_ITCMCR_RMW_Pos                  1U                                            /*!< SCB ITCMCR: RMW Position */
966 #define SCB_ITCMCR_RMW_Msk                 (1UL << SCB_ITCMCR_RMW_Pos)                    /*!< SCB ITCMCR: RMW Mask */
967
968 #define SCB_ITCMCR_EN_Pos                   0U                                            /*!< SCB ITCMCR: EN Position */
969 #define SCB_ITCMCR_EN_Msk                  (1UL /*<< SCB_ITCMCR_EN_Pos*/)                 /*!< SCB ITCMCR: EN Mask */
970
971 /* Data Tightly-Coupled Memory Control Register Definitions */
972 #define SCB_DTCMCR_SZ_Pos                   3U                                            /*!< SCB DTCMCR: SZ Position */
973 #define SCB_DTCMCR_SZ_Msk                  (0xFUL << SCB_DTCMCR_SZ_Pos)                   /*!< SCB DTCMCR: SZ Mask */
974
975 #define SCB_DTCMCR_RETEN_Pos                2U                                            /*!< SCB DTCMCR: RETEN Position */
976 #define SCB_DTCMCR_RETEN_Msk               (1UL << SCB_DTCMCR_RETEN_Pos)                   /*!< SCB DTCMCR: RETEN Mask */
977
978 #define SCB_DTCMCR_RMW_Pos                  1U                                            /*!< SCB DTCMCR: RMW Position */
979 #define SCB_DTCMCR_RMW_Msk                 (1UL << SCB_DTCMCR_RMW_Pos)                    /*!< SCB DTCMCR: RMW Mask */
980
981 #define SCB_DTCMCR_EN_Pos                   0U                                            /*!< SCB DTCMCR: EN Position */
982 #define SCB_DTCMCR_EN_Msk                  (1UL /*<< SCB_DTCMCR_EN_Pos*/)                 /*!< SCB DTCMCR: EN Mask */
983
984 /* AHBP Control Register Definitions */
985 #define SCB_AHBPCR_SZ_Pos                   1U                                            /*!< SCB AHBPCR: SZ Position */
986 #define SCB_AHBPCR_SZ_Msk                  (7UL << SCB_AHBPCR_SZ_Pos)                     /*!< SCB AHBPCR: SZ Mask */
987
988 #define SCB_AHBPCR_EN_Pos                   0U                                            /*!< SCB AHBPCR: EN Position */
989 #define SCB_AHBPCR_EN_Msk                  (1UL /*<< SCB_AHBPCR_EN_Pos*/)                 /*!< SCB AHBPCR: EN Mask */
990
991 /* L1 Cache Control Register Definitions */
992 #define SCB_CACR_FORCEWT_Pos                2U                                            /*!< SCB CACR: FORCEWT Position */
993 #define SCB_CACR_FORCEWT_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: FORCEWT Mask */
994
995 #define SCB_CACR_ECCEN_Pos                  1U                                            /*!< SCB CACR: ECCEN Position */
996 #define SCB_CACR_ECCEN_Msk                 (1UL << SCB_CACR_ECCEN_Pos)                    /*!< SCB CACR: ECCEN Mask */
997
998 #define SCB_CACR_SIWT_Pos                   0U                                            /*!< SCB CACR: SIWT Position */
999 #define SCB_CACR_SIWT_Msk                  (1UL /*<< SCB_CACR_SIWT_Pos*/)                 /*!< SCB CACR: SIWT Mask */
1000
1001 /* AHBS Control Register Definitions */
1002 #define SCB_AHBSCR_INITCOUNT_Pos           11U                                            /*!< SCB AHBSCR: INITCOUNT Position */
1003 #define SCB_AHBSCR_INITCOUNT_Msk           (0x1FUL << SCB_AHBPCR_INITCOUNT_Pos)           /*!< SCB AHBSCR: INITCOUNT Mask */
1004
1005 #define SCB_AHBSCR_TPRI_Pos                 2U                                            /*!< SCB AHBSCR: TPRI Position */
1006 #define SCB_AHBSCR_TPRI_Msk                (0x1FFUL << SCB_AHBPCR_TPRI_Pos)               /*!< SCB AHBSCR: TPRI Mask */
1007
1008 #define SCB_AHBSCR_CTL_Pos                  0U                                            /*!< SCB AHBSCR: CTL Position*/
1009 #define SCB_AHBSCR_CTL_Msk                 (3UL /*<< SCB_AHBPCR_CTL_Pos*/)                /*!< SCB AHBSCR: CTL Mask */
1010
1011 /* Auxiliary Bus Fault Status Register Definitions */
1012 #define SCB_ABFSR_AXIMTYPE_Pos              8U                                            /*!< SCB ABFSR: AXIMTYPE Position*/
1013 #define SCB_ABFSR_AXIMTYPE_Msk             (3UL << SCB_ABFSR_AXIMTYPE_Pos)                /*!< SCB ABFSR: AXIMTYPE Mask */
1014
1015 #define SCB_ABFSR_EPPB_Pos                  4U                                            /*!< SCB ABFSR: EPPB Position*/
1016 #define SCB_ABFSR_EPPB_Msk                 (1UL << SCB_ABFSR_EPPB_Pos)                    /*!< SCB ABFSR: EPPB Mask */
1017
1018 #define SCB_ABFSR_AXIM_Pos                  3U                                            /*!< SCB ABFSR: AXIM Position*/
1019 #define SCB_ABFSR_AXIM_Msk                 (1UL << SCB_ABFSR_AXIM_Pos)                    /*!< SCB ABFSR: AXIM Mask */
1020
1021 #define SCB_ABFSR_AHBP_Pos                  2U                                            /*!< SCB ABFSR: AHBP Position*/
1022 #define SCB_ABFSR_AHBP_Msk                 (1UL << SCB_ABFSR_AHBP_Pos)                    /*!< SCB ABFSR: AHBP Mask */
1023
1024 #define SCB_ABFSR_DTCM_Pos                  1U                                            /*!< SCB ABFSR: DTCM Position*/
1025 #define SCB_ABFSR_DTCM_Msk                 (1UL << SCB_ABFSR_DTCM_Pos)                    /*!< SCB ABFSR: DTCM Mask */
1026
1027 #define SCB_ABFSR_ITCM_Pos                  0U                                            /*!< SCB ABFSR: ITCM Position*/
1028 #define SCB_ABFSR_ITCM_Msk                 (1UL /*<< SCB_ABFSR_ITCM_Pos*/)                /*!< SCB ABFSR: ITCM Mask */
1029
1030 /*@} end of group CMSIS_SCB */
1031
1032
1033 /**
1034   \ingroup  CMSIS_core_register
1035   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
1036   \brief    Type definitions for the System Control and ID Register not in the SCB
1037   @{
1038  */
1039
1040 /**
1041   \brief  Structure type to access the System Control and ID Register not in the SCB.
1042  */
1043 typedef struct
1044 {
1045         uint32_t RESERVED0[1U];
1046   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
1047   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
1048   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
1049 } SCnSCB_Type;
1050
1051 /* Interrupt Controller Type Register Definitions */
1052 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
1053 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
1054
1055 /*@} end of group CMSIS_SCnotSCB */
1056
1057
1058 /**
1059   \ingroup  CMSIS_core_register
1060   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
1061   \brief    Type definitions for the System Timer Registers.
1062   @{
1063  */
1064
1065 /**
1066   \brief  Structure type to access the System Timer (SysTick).
1067  */
1068 typedef struct
1069 {
1070   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
1071   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
1072   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
1073   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
1074 } SysTick_Type;
1075
1076 /* SysTick Control / Status Register Definitions */
1077 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
1078 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
1079
1080 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
1081 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
1082
1083 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
1084 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
1085
1086 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
1087 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
1088
1089 /* SysTick Reload Register Definitions */
1090 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
1091 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
1092
1093 /* SysTick Current Register Definitions */
1094 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
1095 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
1096
1097 /* SysTick Calibration Register Definitions */
1098 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
1099 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
1100
1101 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
1102 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
1103
1104 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
1105 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
1106
1107 /*@} end of group CMSIS_SysTick */
1108
1109
1110 /**
1111   \ingroup  CMSIS_core_register
1112   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1113   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1114   @{
1115  */
1116
1117 /**
1118   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1119  */
1120 typedef struct
1121 {
1122   __OM  union
1123   {
1124     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1125     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1126     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1127   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1128         uint32_t RESERVED0[864U];
1129   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1130         uint32_t RESERVED1[15U];
1131   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1132         uint32_t RESERVED2[15U];
1133   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1134         uint32_t RESERVED3[29U];
1135   __OM  uint32_t IWR;                    /*!< Offset: 0xEF8 ( /W)  ITM Integration Write Register */
1136   __IM  uint32_t IRR;                    /*!< Offset: 0xEFC (R/ )  ITM Integration Read Register */
1137   __IOM uint32_t IMCR;                   /*!< Offset: 0xF00 (R/W)  ITM Integration Mode Control Register */
1138         uint32_t RESERVED4[43U];
1139   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1140   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1141         uint32_t RESERVED5[1U];
1142   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1143         uint32_t RESERVED6[4U];
1144   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1145   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1146   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1147   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1148   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1149   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1150   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1151   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1152   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1153   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1154   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1155   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1156 } ITM_Type;
1157
1158 /* ITM Stimulus Port Register Definitions */
1159 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1160 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1161
1162 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1163 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1164
1165 /* ITM Trace Privilege Register Definitions */
1166 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1167 #define ITM_TPR_PRIVMASK_Msk               (0xFUL /*<< ITM_TPR_PRIVMASK_Pos*/)            /*!< ITM TPR: PRIVMASK Mask */
1168
1169 /* ITM Trace Control Register Definitions */
1170 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1171 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1172
1173 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1174 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1175
1176 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1177 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1178
1179 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1180 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1181
1182 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1183 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1184
1185 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1186 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1187
1188 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1189 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1190
1191 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1192 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1193
1194 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1195 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1196
1197 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1198 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1199
1200 /* ITM Integration Write Register Definitions */
1201 #define ITM_IWR_ATVALIDM_Pos                0U                                            /*!< ITM IWR: ATVALIDM Position */
1202 #define ITM_IWR_ATVALIDM_Msk               (1UL /*<< ITM_IWR_ATVALIDM_Pos*/)              /*!< ITM IWR: ATVALIDM Mask */
1203
1204 /* ITM Integration Read Register Definitions */
1205 #define ITM_IRR_ATREADYM_Pos                0U                                            /*!< ITM IRR: ATREADYM Position */
1206 #define ITM_IRR_ATREADYM_Msk               (1UL /*<< ITM_IRR_ATREADYM_Pos*/)              /*!< ITM IRR: ATREADYM Mask */
1207
1208 /* ITM Integration Mode Control Register Definitions */
1209 #define ITM_IMCR_INTEGRATION_Pos            0U                                            /*!< ITM IMCR: INTEGRATION Position */
1210 #define ITM_IMCR_INTEGRATION_Msk           (1UL /*<< ITM_IMCR_INTEGRATION_Pos*/)          /*!< ITM IMCR: INTEGRATION Mask */
1211
1212 /* ITM Lock Status Register Definitions */
1213 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1214 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1215
1216 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1217 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1218
1219 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1220 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1221
1222 /*@}*/ /* end of group CMSIS_ITM */
1223
1224
1225 /**
1226   \ingroup  CMSIS_core_register
1227   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1228   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1229   @{
1230  */
1231
1232 /**
1233   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1234  */
1235 typedef struct
1236 {
1237   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1238   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1239   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1240   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1241   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1242   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1243   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1244   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1245   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1246         uint32_t RESERVED1[1U];
1247   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1248         uint32_t RESERVED2[1U];
1249   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1250         uint32_t RESERVED3[1U];
1251   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1252         uint32_t RESERVED4[1U];
1253   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1254         uint32_t RESERVED5[1U];
1255   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1256         uint32_t RESERVED6[1U];
1257   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1258         uint32_t RESERVED7[1U];
1259   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1260         uint32_t RESERVED8[1U];
1261   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1262         uint32_t RESERVED9[1U];
1263   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1264         uint32_t RESERVED10[1U];
1265   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1266         uint32_t RESERVED11[1U];
1267   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1268         uint32_t RESERVED12[1U];
1269   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1270         uint32_t RESERVED13[1U];
1271   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1272         uint32_t RESERVED14[1U];
1273   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1274         uint32_t RESERVED15[1U];
1275   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1276         uint32_t RESERVED16[1U];
1277   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1278         uint32_t RESERVED17[1U];
1279   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1280         uint32_t RESERVED18[1U];
1281   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1282         uint32_t RESERVED19[1U];
1283   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1284         uint32_t RESERVED20[1U];
1285   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1286         uint32_t RESERVED21[1U];
1287   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1288         uint32_t RESERVED22[1U];
1289   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1290         uint32_t RESERVED23[1U];
1291   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1292         uint32_t RESERVED24[1U];
1293   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1294         uint32_t RESERVED25[1U];
1295   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1296         uint32_t RESERVED26[1U];
1297   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1298         uint32_t RESERVED27[1U];
1299   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1300         uint32_t RESERVED28[1U];
1301   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1302         uint32_t RESERVED29[1U];
1303   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1304         uint32_t RESERVED30[1U];
1305   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1306         uint32_t RESERVED31[1U];
1307   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1308         uint32_t RESERVED32[934U];
1309   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1310         uint32_t RESERVED33[1U];
1311   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1312 } DWT_Type;
1313
1314 /* DWT Control Register Definitions */
1315 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1316 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1317
1318 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1319 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1320
1321 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1322 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1323
1324 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1325 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1326
1327 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1328 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1329
1330 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1331 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1332
1333 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1334 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1335
1336 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1337 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1338
1339 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1340 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1341
1342 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1343 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1344
1345 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1346 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1347
1348 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1349 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1350
1351 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1352 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1353
1354 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1355 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1356
1357 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1358 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1359
1360 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1361 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1362
1363 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1364 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1365
1366 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1367 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1368
1369 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1370 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1371
1372 /* DWT CPI Count Register Definitions */
1373 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1374 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1375
1376 /* DWT Exception Overhead Count Register Definitions */
1377 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1378 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1379
1380 /* DWT Sleep Count Register Definitions */
1381 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1382 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1383
1384 /* DWT LSU Count Register Definitions */
1385 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1386 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1387
1388 /* DWT Folded-instruction Count Register Definitions */
1389 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1390 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1391
1392 /* DWT Comparator Function Register Definitions */
1393 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1394 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1395
1396 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1397 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1398
1399 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1400 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1401
1402 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1403 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1404
1405 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1406 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1407
1408 /*@}*/ /* end of group CMSIS_DWT */
1409
1410
1411 /**
1412   \ingroup  CMSIS_core_register
1413   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1414   \brief    Type definitions for the Trace Port Interface (TPI)
1415   @{
1416  */
1417
1418 /**
1419   \brief  Structure type to access the Trace Port Interface Register (TPI).
1420  */
1421 typedef struct
1422 {
1423   __IOM uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */
1424   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */
1425         uint32_t RESERVED0[2U];
1426   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1427         uint32_t RESERVED1[55U];
1428   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1429         uint32_t RESERVED2[131U];
1430   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1431   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1432   __IM  uint32_t FSCR;                   /*!< Offset: 0x308 (R/ )  Formatter Synchronization Counter Register */
1433         uint32_t RESERVED3[759U];
1434   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER */
1435   __IM  uint32_t FIFO0;                  /*!< Offset: 0xEEC (R/ )  Integration ETM Data */
1436   __IM  uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/ )  ITATBCTR2 */
1437         uint32_t RESERVED4[1U];
1438   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  ITATBCTR0 */
1439   __IM  uint32_t FIFO1;                  /*!< Offset: 0xEFC (R/ )  Integration ITM Data */
1440   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1441         uint32_t RESERVED5[39U];
1442   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1443   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1444         uint32_t RESERVED7[8U];
1445   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  TPIU_DEVID */
1446   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  TPIU_DEVTYPE */
1447 } TPI_Type;
1448
1449 /* TPI Asynchronous Clock Prescaler Register Definitions */
1450 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1451 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1452
1453 /* TPI Selected Pin Protocol Register Definitions */
1454 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1455 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1456
1457 /* TPI Formatter and Flush Status Register Definitions */
1458 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1459 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1460
1461 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1462 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1463
1464 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1465 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1466
1467 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1468 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1469
1470 /* TPI Formatter and Flush Control Register Definitions */
1471 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1472 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1473
1474 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1475 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1476
1477 /* TPI TRIGGER Register Definitions */
1478 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1479 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1480
1481 /* TPI Integration ETM Data Register Definitions (FIFO0) */
1482 #define TPI_FIFO0_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO0: ITM_ATVALID Position */
1483 #define TPI_FIFO0_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ITM_ATVALID_Pos)        /*!< TPI FIFO0: ITM_ATVALID Mask */
1484
1485 #define TPI_FIFO0_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO0: ITM_bytecount Position */
1486 #define TPI_FIFO0_ITM_bytecount_Msk        (0x3UL << TPI_FIFO0_ITM_bytecount_Pos)      /*!< TPI FIFO0: ITM_bytecount Mask */
1487
1488 #define TPI_FIFO0_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO0: ETM_ATVALID Position */
1489 #define TPI_FIFO0_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ETM_ATVALID_Pos)        /*!< TPI FIFO0: ETM_ATVALID Mask */
1490
1491 #define TPI_FIFO0_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO0: ETM_bytecount Position */
1492 #define TPI_FIFO0_ETM_bytecount_Msk        (0x3UL << TPI_FIFO0_ETM_bytecount_Pos)      /*!< TPI FIFO0: ETM_bytecount Mask */
1493
1494 #define TPI_FIFO0_ETM2_Pos                 16U                                         /*!< TPI FIFO0: ETM2 Position */
1495 #define TPI_FIFO0_ETM2_Msk                 (0xFFUL << TPI_FIFO0_ETM2_Pos)              /*!< TPI FIFO0: ETM2 Mask */
1496
1497 #define TPI_FIFO0_ETM1_Pos                  8U                                         /*!< TPI FIFO0: ETM1 Position */
1498 #define TPI_FIFO0_ETM1_Msk                 (0xFFUL << TPI_FIFO0_ETM1_Pos)              /*!< TPI FIFO0: ETM1 Mask */
1499
1500 #define TPI_FIFO0_ETM0_Pos                  0U                                         /*!< TPI FIFO0: ETM0 Position */
1501 #define TPI_FIFO0_ETM0_Msk                 (0xFFUL /*<< TPI_FIFO0_ETM0_Pos*/)          /*!< TPI FIFO0: ETM0 Mask */
1502
1503 /* TPI ITATBCTR2 Register Definitions */
1504 #define TPI_ITATBCTR2_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR2: ATREADY Position */
1505 #define TPI_ITATBCTR2_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR2_ATREADY_Pos*/)    /*!< TPI ITATBCTR2: ATREADY Mask */
1506
1507 /* TPI Integration ITM Data Register Definitions (FIFO1) */
1508 #define TPI_FIFO1_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO1: ITM_ATVALID Position */
1509 #define TPI_FIFO1_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ITM_ATVALID_Pos)        /*!< TPI FIFO1: ITM_ATVALID Mask */
1510
1511 #define TPI_FIFO1_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO1: ITM_bytecount Position */
1512 #define TPI_FIFO1_ITM_bytecount_Msk        (0x3UL << TPI_FIFO1_ITM_bytecount_Pos)      /*!< TPI FIFO1: ITM_bytecount Mask */
1513
1514 #define TPI_FIFO1_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO1: ETM_ATVALID Position */
1515 #define TPI_FIFO1_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ETM_ATVALID_Pos)        /*!< TPI FIFO1: ETM_ATVALID Mask */
1516
1517 #define TPI_FIFO1_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO1: ETM_bytecount Position */
1518 #define TPI_FIFO1_ETM_bytecount_Msk        (0x3UL << TPI_FIFO1_ETM_bytecount_Pos)      /*!< TPI FIFO1: ETM_bytecount Mask */
1519
1520 #define TPI_FIFO1_ITM2_Pos                 16U                                         /*!< TPI FIFO1: ITM2 Position */
1521 #define TPI_FIFO1_ITM2_Msk                 (0xFFUL << TPI_FIFO1_ITM2_Pos)              /*!< TPI FIFO1: ITM2 Mask */
1522
1523 #define TPI_FIFO1_ITM1_Pos                  8U                                         /*!< TPI FIFO1: ITM1 Position */
1524 #define TPI_FIFO1_ITM1_Msk                 (0xFFUL << TPI_FIFO1_ITM1_Pos)              /*!< TPI FIFO1: ITM1 Mask */
1525
1526 #define TPI_FIFO1_ITM0_Pos                  0U                                         /*!< TPI FIFO1: ITM0 Position */
1527 #define TPI_FIFO1_ITM0_Msk                 (0xFFUL /*<< TPI_FIFO1_ITM0_Pos*/)          /*!< TPI FIFO1: ITM0 Mask */
1528
1529 /* TPI ITATBCTR0 Register Definitions */
1530 #define TPI_ITATBCTR0_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR0: ATREADY Position */
1531 #define TPI_ITATBCTR0_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR0_ATREADY_Pos*/)    /*!< TPI ITATBCTR0: ATREADY Mask */
1532
1533 /* TPI Integration Mode Control Register Definitions */
1534 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1535 #define TPI_ITCTRL_Mode_Msk                (0x1UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1536
1537 /* TPI DEVID Register Definitions */
1538 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1539 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1540
1541 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1542 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1543
1544 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1545 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1546
1547 #define TPI_DEVID_MinBufSz_Pos              6U                                         /*!< TPI DEVID: MinBufSz Position */
1548 #define TPI_DEVID_MinBufSz_Msk             (0x7UL << TPI_DEVID_MinBufSz_Pos)           /*!< TPI DEVID: MinBufSz Mask */
1549
1550 #define TPI_DEVID_AsynClkIn_Pos             5U                                         /*!< TPI DEVID: AsynClkIn Position */
1551 #define TPI_DEVID_AsynClkIn_Msk            (0x1UL << TPI_DEVID_AsynClkIn_Pos)          /*!< TPI DEVID: AsynClkIn Mask */
1552
1553 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1554 #define TPI_DEVID_NrTraceInput_Msk         (0x1FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1555
1556 /* TPI DEVTYPE Register Definitions */
1557 #define TPI_DEVTYPE_MajorType_Pos           4U                                         /*!< TPI DEVTYPE: MajorType Position */
1558 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1559
1560 #define TPI_DEVTYPE_SubType_Pos             0U                                         /*!< TPI DEVTYPE: SubType Position */
1561 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1562
1563 /*@}*/ /* end of group CMSIS_TPI */
1564
1565
1566 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1567 /**
1568   \ingroup  CMSIS_core_register
1569   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1570   \brief    Type definitions for the Memory Protection Unit (MPU)
1571   @{
1572  */
1573
1574 /**
1575   \brief  Structure type to access the Memory Protection Unit (MPU).
1576  */
1577 typedef struct
1578 {
1579   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1580   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1581   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1582   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1583   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1584   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1585   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1586   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1587   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1588   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1589   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1590         uint32_t RESERVED0[1];
1591   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1592   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1593 } MPU_Type;
1594
1595 /* MPU Type Register Definitions */
1596 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1597 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1598
1599 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1600 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1601
1602 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1603 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1604
1605 /* MPU Control Register Definitions */
1606 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1607 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1608
1609 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1610 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1611
1612 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1613 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1614
1615 /* MPU Region Number Register Definitions */
1616 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1617 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1618
1619 /* MPU Region Base Address Register Definitions */
1620 #define MPU_RBAR_ADDR_Pos                   5U                                            /*!< MPU RBAR: ADDR Position */
1621 #define MPU_RBAR_ADDR_Msk                  (0x7FFFFFFUL << MPU_RBAR_ADDR_Pos)             /*!< MPU RBAR: ADDR Mask */
1622
1623 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1624 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1625
1626 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1627 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1628
1629 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1630 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1631
1632 /* MPU Region Limit Address Register Definitions */
1633 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1634 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1635
1636 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1637 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
1638
1639 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1640 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1641
1642 /* MPU Memory Attribute Indirection Register 0 Definitions */
1643 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1644 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1645
1646 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1647 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1648
1649 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1650 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1651
1652 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1653 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1654
1655 /* MPU Memory Attribute Indirection Register 1 Definitions */
1656 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1657 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1658
1659 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1660 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1661
1662 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1663 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1664
1665 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1666 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1667
1668 /*@} end of group CMSIS_MPU */
1669 #endif
1670
1671
1672 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1673 /**
1674   \ingroup  CMSIS_core_register
1675   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1676   \brief    Type definitions for the Security Attribution Unit (SAU)
1677   @{
1678  */
1679
1680 /**
1681   \brief  Structure type to access the Security Attribution Unit (SAU).
1682  */
1683 typedef struct
1684 {
1685   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1686   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1687 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1688   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1689   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1690   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1691 #else
1692         uint32_t RESERVED0[3];
1693 #endif
1694   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1695   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1696 } SAU_Type;
1697
1698 /* SAU Control Register Definitions */
1699 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1700 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1701
1702 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1703 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1704
1705 /* SAU Type Register Definitions */
1706 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1707 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1708
1709 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1710 /* SAU Region Number Register Definitions */
1711 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1712 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1713
1714 /* SAU Region Base Address Register Definitions */
1715 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1716 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1717
1718 /* SAU Region Limit Address Register Definitions */
1719 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1720 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1721
1722 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1723 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1724
1725 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1726 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1727
1728 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1729
1730 /* Secure Fault Status Register Definitions */
1731 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1732 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1733
1734 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1735 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1736
1737 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1738 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1739
1740 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1741 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1742
1743 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1744 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1745
1746 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1747 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1748
1749 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1750 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1751
1752 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1753 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1754
1755 /*@} end of group CMSIS_SAU */
1756 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1757
1758
1759 /**
1760   \ingroup  CMSIS_core_register
1761   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1762   \brief    Type definitions for the Floating Point Unit (FPU)
1763   @{
1764  */
1765
1766 /**
1767   \brief  Structure type to access the Floating Point Unit (FPU).
1768  */
1769 typedef struct
1770 {
1771         uint32_t RESERVED0[1U];
1772   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1773   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1774   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1775   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and FP Feature Register 0 */
1776   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and FP Feature Register 1 */
1777 } FPU_Type;
1778
1779 /* Floating-Point Context Control Register Definitions */
1780 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1781 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1782
1783 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1784 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1785
1786 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1787 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1788
1789 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1790 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1791
1792 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1793 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1794
1795 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1796 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1797
1798 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1799 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1800
1801 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1802 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1803
1804 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1805 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1806
1807 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1808 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1809
1810 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1811 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1812
1813 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1814 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1815
1816 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1817 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1818
1819 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1820 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1821
1822 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1823 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1824
1825 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1826 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1827
1828 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1829 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1830
1831 /* Floating-Point Context Address Register Definitions */
1832 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1833 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1834
1835 /* Floating-Point Default Status Control Register Definitions */
1836 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1837 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1838
1839 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1840 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1841
1842 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1843 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1844
1845 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1846 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1847
1848 /* Media and FP Feature Register 0 Definitions */
1849 #define FPU_MVFR0_FP_rounding_modes_Pos    28U                                            /*!< MVFR0: FP rounding modes bits Position */
1850 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */
1851
1852 #define FPU_MVFR0_Short_vectors_Pos        24U                                            /*!< MVFR0: Short vectors bits Position */
1853 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */
1854
1855 #define FPU_MVFR0_Square_root_Pos          20U                                            /*!< MVFR0: Square root bits Position */
1856 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */
1857
1858 #define FPU_MVFR0_Divide_Pos               16U                                            /*!< MVFR0: Divide bits Position */
1859 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */
1860
1861 #define FPU_MVFR0_FP_excep_trapping_Pos    12U                                            /*!< MVFR0: FP exception trapping bits Position */
1862 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */
1863
1864 #define FPU_MVFR0_Double_precision_Pos      8U                                            /*!< MVFR0: Double-precision bits Position */
1865 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */
1866
1867 #define FPU_MVFR0_Single_precision_Pos      4U                                            /*!< MVFR0: Single-precision bits Position */
1868 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */
1869
1870 #define FPU_MVFR0_A_SIMD_registers_Pos      0U                                            /*!< MVFR0: A_SIMD registers bits Position */
1871 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL /*<< FPU_MVFR0_A_SIMD_registers_Pos*/)  /*!< MVFR0: A_SIMD registers bits Mask */
1872
1873 /* Media and FP Feature Register 1 Definitions */
1874 #define FPU_MVFR1_FP_fused_MAC_Pos         28U                                            /*!< MVFR1: FP fused MAC bits Position */
1875 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */
1876
1877 #define FPU_MVFR1_FP_HPFP_Pos              24U                                            /*!< MVFR1: FP HPFP bits Position */
1878 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */
1879
1880 #define FPU_MVFR1_D_NaN_mode_Pos            4U                                            /*!< MVFR1: D_NaN mode bits Position */
1881 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */
1882
1883 #define FPU_MVFR1_FtZ_mode_Pos              0U                                            /*!< MVFR1: FtZ mode bits Position */
1884 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL /*<< FPU_MVFR1_FtZ_mode_Pos*/)          /*!< MVFR1: FtZ mode bits Mask */
1885
1886 /*@} end of group CMSIS_FPU */
1887
1888
1889 /**
1890   \ingroup  CMSIS_core_register
1891   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1892   \brief    Type definitions for the Core Debug Registers
1893   @{
1894  */
1895
1896 /**
1897   \brief  Structure type to access the Core Debug Register (CoreDebug).
1898  */
1899 typedef struct
1900 {
1901   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1902   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1903   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1904   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1905         uint32_t RESERVED4[1U];
1906   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1907   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1908 } CoreDebug_Type;
1909
1910 /* Debug Halting Control and Status Register Definitions */
1911 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */
1912 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */
1913
1914 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< CoreDebug DHCSR: S_RESTART_ST Position */
1915 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< CoreDebug DHCSR: S_RESTART_ST Mask */
1916
1917 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */
1918 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */
1919
1920 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */
1921 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */
1922
1923 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */
1924 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */
1925
1926 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */
1927 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */
1928
1929 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */
1930 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */
1931
1932 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */
1933 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */
1934
1935 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */
1936 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */
1937
1938 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */
1939 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */
1940
1941 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */
1942 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */
1943
1944 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */
1945 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */
1946
1947 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */
1948 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */
1949
1950 /* Debug Core Register Selector Register Definitions */
1951 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */
1952 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */
1953
1954 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */
1955 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */
1956
1957 /* Debug Exception and Monitor Control Register Definitions */
1958 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */
1959 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */
1960
1961 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */
1962 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */
1963
1964 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */
1965 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */
1966
1967 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */
1968 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */
1969
1970 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */
1971 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */
1972
1973 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */
1974 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */
1975
1976 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */
1977 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */
1978
1979 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */
1980 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */
1981
1982 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */
1983 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */
1984
1985 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */
1986 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */
1987
1988 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */
1989 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */
1990
1991 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */
1992 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */
1993
1994 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */
1995 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */
1996
1997 /* Debug Authentication Control Register Definitions */
1998 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1999 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
2000
2001 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Position */
2002 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
2003
2004 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< CoreDebug DAUTHCTRL: INTSPIDEN Position */
2005 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< CoreDebug DAUTHCTRL: INTSPIDEN Mask */
2006
2007 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< CoreDebug DAUTHCTRL: SPIDENSEL Position */
2008 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< CoreDebug DAUTHCTRL: SPIDENSEL Mask */
2009
2010 /* Debug Security Control and Status Register Definitions */
2011 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< CoreDebug DSCSR: CDS Position */
2012 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< CoreDebug DSCSR: CDS Mask */
2013
2014 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< CoreDebug DSCSR: SBRSEL Position */
2015 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< CoreDebug DSCSR: SBRSEL Mask */
2016
2017 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< CoreDebug DSCSR: SBRSELEN Position */
2018 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< CoreDebug DSCSR: SBRSELEN Mask */
2019
2020 /*@} end of group CMSIS_CoreDebug */
2021
2022
2023 /**
2024   \ingroup    CMSIS_core_register
2025   \defgroup   CMSIS_core_bitfield     Core register bit field macros
2026   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
2027   @{
2028  */
2029
2030 /**
2031   \brief   Mask and shift a bit field value for use in a register bit range.
2032   \param[in] field  Name of the register bit field.
2033   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
2034   \return           Masked and shifted value.
2035 */
2036 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
2037
2038 /**
2039   \brief     Mask and shift a register value to extract a bit filed value.
2040   \param[in] field  Name of the register bit field.
2041   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
2042   \return           Masked and shifted bit field value.
2043 */
2044 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
2045
2046 /*@} end of group CMSIS_core_bitfield */
2047
2048
2049 /**
2050   \ingroup    CMSIS_core_register
2051   \defgroup   CMSIS_core_base     Core Definitions
2052   \brief      Definitions for base addresses, unions, and structures.
2053   @{
2054  */
2055
2056 /* Memory mapping of ARMv8MML Hardware */
2057   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
2058   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
2059   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
2060   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
2061   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< Core Debug Base Address */
2062   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
2063   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
2064   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
2065
2066   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
2067   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
2068   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
2069   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
2070   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
2071   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
2072   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
2073   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< Core Debug configuration struct */
2074
2075   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2076     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
2077     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
2078   #endif
2079
2080   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2081     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
2082     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
2083   #endif
2084
2085   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
2086   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
2087
2088 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2089   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
2090   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< Core Debug Base Address           (non-secure address space) */
2091   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
2092   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
2093   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
2094
2095   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
2096   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
2097   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
2098   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
2099   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< Core Debug configuration struct   (non-secure address space) */
2100
2101   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2102     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2103     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2104   #endif
2105
2106   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2107   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2108
2109 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2110 /*@} */
2111
2112
2113
2114 /*******************************************************************************
2115  *                Hardware Abstraction Layer
2116   Core Function Interface contains:
2117   - Core NVIC Functions
2118   - Core SysTick Functions
2119   - Core Debug Functions
2120   - Core Register Access Functions
2121  ******************************************************************************/
2122 /**
2123   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2124 */
2125
2126
2127
2128 /* ##########################   NVIC functions  #################################### */
2129 /**
2130   \ingroup  CMSIS_Core_FunctionInterface
2131   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2132   \brief    Functions that manage interrupts and exceptions via the NVIC.
2133   @{
2134  */
2135
2136 /**
2137   \brief   Set Priority Grouping
2138   \details Sets the priority grouping field using the required unlock sequence.
2139            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2140            Only values from 0..7 are used.
2141            In case of a conflict between priority grouping and available
2142            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2143   \param [in]      PriorityGroup  Priority grouping field.
2144  */
2145 __STATIC_INLINE void NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2146 {
2147   uint32_t reg_value;
2148   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2149
2150   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2151   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2152   reg_value  =  (reg_value                                   |
2153                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2154                 (PriorityGroupTmp << 8U)                      );              /* Insert write key and priorty group */
2155   SCB->AIRCR =  reg_value;
2156 }
2157
2158
2159 /**
2160   \brief   Get Priority Grouping
2161   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2162   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2163  */
2164 __STATIC_INLINE uint32_t NVIC_GetPriorityGrouping(void)
2165 {
2166   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2167 }
2168
2169
2170 /**
2171   \brief   Enable Interrupt
2172   \details Enables a device specific interrupt in the NVIC interrupt controller.
2173   \param [in]      IRQn  Device specific interrupt number.
2174   \note    IRQn must not be negative.
2175  */
2176 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)
2177 {
2178   if ((int32_t)(IRQn) >= 0)
2179   {
2180     NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2181   }
2182 }
2183
2184
2185 /**
2186   \brief   Get Interrupt Enable status
2187   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2188   \param [in]      IRQn  Device specific interrupt number.
2189   \return             0  Interrupt is not enabled.
2190   \return             1  Interrupt is enabled.
2191   \note    IRQn must not be negative.
2192  */
2193 __STATIC_INLINE uint32_t NVIC_GetEnableIRQ(IRQn_Type IRQn)
2194 {
2195   if ((int32_t)(IRQn) >= 0)
2196   {
2197     return((uint32_t)(((NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2198   }
2199   else
2200   {
2201     return(0U);
2202   }
2203 }
2204
2205
2206 /**
2207   \brief   Disable Interrupt
2208   \details Disables a device specific interrupt in the NVIC interrupt controller.
2209   \param [in]      IRQn  Device specific interrupt number.
2210   \note    IRQn must not be negative.
2211  */
2212 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)
2213 {
2214   if ((int32_t)(IRQn) >= 0)
2215   {
2216     NVIC->ICER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2217   }
2218 }
2219
2220
2221 /**
2222   \brief   Get Pending Interrupt
2223   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2224   \param [in]      IRQn  Device specific interrupt number.
2225   \return             0  Interrupt status is not pending.
2226   \return             1  Interrupt status is pending.
2227   \note    IRQn must not be negative.
2228  */
2229 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)
2230 {
2231   if ((int32_t)(IRQn) >= 0)
2232   {
2233     return((uint32_t)(((NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2234   }
2235   else
2236   {
2237     return(0U);
2238   }
2239 }
2240
2241
2242 /**
2243   \brief   Set Pending Interrupt
2244   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2245   \param [in]      IRQn  Device specific interrupt number.
2246   \note    IRQn must not be negative.
2247  */
2248 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)
2249 {
2250   if ((int32_t)(IRQn) >= 0)
2251   {
2252     NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2253   }
2254 }
2255
2256
2257 /**
2258   \brief   Clear Pending Interrupt
2259   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2260   \param [in]      IRQn  Device specific interrupt number.
2261   \note    IRQn must not be negative.
2262  */
2263 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2264 {
2265   if ((int32_t)(IRQn) >= 0)
2266   {
2267     NVIC->ICPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2268   }
2269 }
2270
2271
2272 /**
2273   \brief   Get Active Interrupt
2274   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2275   \param [in]      IRQn  Device specific interrupt number.
2276   \return             0  Interrupt status is not active.
2277   \return             1  Interrupt status is active.
2278   \note    IRQn must not be negative.
2279  */
2280 __STATIC_INLINE uint32_t NVIC_GetActive(IRQn_Type IRQn)
2281 {
2282   if ((int32_t)(IRQn) >= 0)
2283   {
2284     return((uint32_t)(((NVIC->IABR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2285   }
2286   else
2287   {
2288     return(0U);
2289   }
2290 }
2291
2292
2293 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2294 /**
2295   \brief   Get Interrupt Target State
2296   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2297   \param [in]      IRQn  Device specific interrupt number.
2298   \return             0  if interrupt is assigned to Secure
2299   \return             1  if interrupt is assigned to Non Secure
2300   \note    IRQn must not be negative.
2301  */
2302 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2303 {
2304   if ((int32_t)(IRQn) >= 0)
2305   {
2306     return((uint32_t)(((NVIC->ITNS[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2307   }
2308   else
2309   {
2310     return(0U);
2311   }
2312 }
2313
2314
2315 /**
2316   \brief   Set Interrupt Target State
2317   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2318   \param [in]      IRQn  Device specific interrupt number.
2319   \return             0  if interrupt is assigned to Secure
2320                       1  if interrupt is assigned to Non Secure
2321   \note    IRQn must not be negative.
2322  */
2323 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2324 {
2325   if ((int32_t)(IRQn) >= 0)
2326   {
2327     NVIC->ITNS[(((uint32_t)(int32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL)));
2328     return((uint32_t)(((NVIC->ITNS[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2329   }
2330   else
2331   {
2332     return(0U);
2333   }
2334 }
2335
2336
2337 /**
2338   \brief   Clear Interrupt Target State
2339   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2340   \param [in]      IRQn  Device specific interrupt number.
2341   \return             0  if interrupt is assigned to Secure
2342                       1  if interrupt is assigned to Non Secure
2343   \note    IRQn must not be negative.
2344  */
2345 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2346 {
2347   if ((int32_t)(IRQn) >= 0)
2348   {
2349     NVIC->ITNS[(((uint32_t)(int32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL)));
2350     return((uint32_t)(((NVIC->ITNS[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2351   }
2352   else
2353   {
2354     return(0U);
2355   }
2356 }
2357 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2358
2359
2360 /**
2361   \brief   Set Interrupt Priority
2362   \details Sets the priority of a device specific interrupt or a processor exception.
2363            The interrupt number can be positive to specify a device specific interrupt,
2364            or negative to specify a processor exception.
2365   \param [in]      IRQn  Interrupt number.
2366   \param [in]  priority  Priority to set.
2367   \note    The priority cannot be set for every processor exception.
2368  */
2369 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2370 {
2371   if ((int32_t)(IRQn) >= 0)
2372   {
2373     NVIC->IPR[((uint32_t)(int32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2374   }
2375   else
2376   {
2377     SCB->SHPR[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2378   }
2379 }
2380
2381
2382 /**
2383   \brief   Get Interrupt Priority
2384   \details Reads the priority of a device specific interrupt or a processor exception.
2385            The interrupt number can be positive to specify a device specific interrupt,
2386            or negative to specify a processor exception.
2387   \param [in]   IRQn  Interrupt number.
2388   \return             Interrupt Priority.
2389                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2390  */
2391 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)
2392 {
2393
2394   if ((int32_t)(IRQn) >= 0)
2395   {
2396     return(((uint32_t)NVIC->IPR[((uint32_t)(int32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2397   }
2398   else
2399   {
2400     return(((uint32_t)SCB->SHPR[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2401   }
2402 }
2403
2404
2405 /**
2406   \brief   Encode Priority
2407   \details Encodes the priority for an interrupt with the given priority group,
2408            preemptive priority value, and subpriority value.
2409            In case of a conflict between priority grouping and available
2410            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2411   \param [in]     PriorityGroup  Used priority group.
2412   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2413   \param [in]       SubPriority  Subpriority value (starting from 0).
2414   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2415  */
2416 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2417 {
2418   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2419   uint32_t PreemptPriorityBits;
2420   uint32_t SubPriorityBits;
2421
2422   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2423   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2424
2425   return (
2426            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2427            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2428          );
2429 }
2430
2431
2432 /**
2433   \brief   Decode Priority
2434   \details Decodes an interrupt priority value with a given priority group to
2435            preemptive priority value and subpriority value.
2436            In case of a conflict between priority grouping and available
2437            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2438   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2439   \param [in]     PriorityGroup  Used priority group.
2440   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2441   \param [out]     pSubPriority  Subpriority value (starting from 0).
2442  */
2443 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2444 {
2445   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2446   uint32_t PreemptPriorityBits;
2447   uint32_t SubPriorityBits;
2448
2449   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2450   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2451
2452   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2453   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2454 }
2455
2456
2457 /**
2458   \brief   System Reset
2459   \details Initiates a system reset request to reset the MCU.
2460  */
2461 __STATIC_INLINE void NVIC_SystemReset(void)
2462 {
2463   __DSB();                                                          /* Ensure all outstanding memory accesses included
2464                                                                        buffered write are completed before reset */
2465   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2466                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2467                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2468   __DSB();                                                          /* Ensure completion of memory access */
2469
2470   for(;;)                                                           /* wait until reset */
2471   {
2472     __NOP();
2473   }
2474 }
2475
2476 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2477 /**
2478   \brief   Set Priority Grouping (non-secure)
2479   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2480            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2481            Only values from 0..7 are used.
2482            In case of a conflict between priority grouping and available
2483            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2484   \param [in]      PriorityGroup  Priority grouping field.
2485  */
2486 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2487 {
2488   uint32_t reg_value;
2489   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2490
2491   reg_value  =  SCB_NS->AIRCR;                                                   /* read old register configuration    */
2492   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk));             /* clear bits to change               */
2493   reg_value  =  (reg_value                                   |
2494                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2495                 (PriorityGroupTmp << 8U)                      );              /* Insert write key and priorty group */
2496   SCB_NS->AIRCR =  reg_value;
2497 }
2498
2499
2500 /**
2501   \brief   Get Priority Grouping (non-secure)
2502   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2503   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2504  */
2505 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2506 {
2507   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2508 }
2509
2510
2511 /**
2512   \brief   Enable Interrupt (non-secure)
2513   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2514   \param [in]      IRQn  Device specific interrupt number.
2515   \note    IRQn must not be negative.
2516  */
2517 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2518 {
2519   if ((int32_t)(IRQn) >= 0)
2520   {
2521     NVIC_NS->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2522   }
2523 }
2524
2525
2526 /**
2527   \brief   Get Interrupt Enable status (non-secure)
2528   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2529   \param [in]      IRQn  Device specific interrupt number.
2530   \return             0  Interrupt is not enabled.
2531   \return             1  Interrupt is enabled.
2532   \note    IRQn must not be negative.
2533  */
2534 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2535 {
2536   if ((int32_t)(IRQn) >= 0)
2537   {
2538     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2539   }
2540   else
2541   {
2542     return(0U);
2543   }
2544 }
2545
2546
2547 /**
2548   \brief   Disable Interrupt (non-secure)
2549   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2550   \param [in]      IRQn  Device specific interrupt number.
2551   \note    IRQn must not be negative.
2552  */
2553 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2554 {
2555   if ((int32_t)(IRQn) >= 0)
2556   {
2557     NVIC_NS->ICER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2558   }
2559 }
2560
2561
2562 /**
2563   \brief   Get Pending Interrupt (non-secure)
2564   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2565   \param [in]      IRQn  Device specific interrupt number.
2566   \return             0  Interrupt status is not pending.
2567   \return             1  Interrupt status is pending.
2568   \note    IRQn must not be negative.
2569  */
2570 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2571 {
2572   if ((int32_t)(IRQn) >= 0)
2573   {
2574     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2575   }
2576 }
2577
2578
2579 /**
2580   \brief   Set Pending Interrupt (non-secure)
2581   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2582   \param [in]      IRQn  Device specific interrupt number.
2583   \note    IRQn must not be negative.
2584  */
2585 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2586 {
2587   if ((int32_t)(IRQn) >= 0)
2588   {
2589     NVIC_NS->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2590   }
2591 }
2592
2593
2594 /**
2595   \brief   Clear Pending Interrupt (non-secure)
2596   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2597   \param [in]      IRQn  Device specific interrupt number.
2598   \note    IRQn must not be negative.
2599  */
2600 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2601 {
2602   if ((int32_t)(IRQn) >= 0)
2603   {
2604     NVIC_NS->ICPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
2605   }
2606 }
2607
2608
2609 /**
2610   \brief   Get Active Interrupt (non-secure)
2611   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2612   \param [in]      IRQn  Device specific interrupt number.
2613   \return             0  Interrupt status is not active.
2614   \return             1  Interrupt status is active.
2615   \note    IRQn must not be negative.
2616  */
2617 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2618 {
2619   if ((int32_t)(IRQn) >= 0)
2620   {
2621     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2622   }
2623   else
2624   {
2625     return(0U);
2626   }
2627 }
2628
2629
2630 /**
2631   \brief   Set Interrupt Priority (non-secure)
2632   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2633            The interrupt number can be positive to specify a device specific interrupt,
2634            or negative to specify a processor exception.
2635   \param [in]      IRQn  Interrupt number.
2636   \param [in]  priority  Priority to set.
2637   \note    The priority cannot be set for every non-secure processor exception.
2638  */
2639 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2640 {
2641   if ((int32_t)(IRQn) >= 0)
2642   {
2643     NVIC_NS->IPR[((uint32_t)(int32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2644   }
2645   else
2646   {
2647     SCB_NS->SHPR[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2648   }
2649 }
2650
2651
2652 /**
2653   \brief   Get Interrupt Priority (non-secure)
2654   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2655            The interrupt number can be positive to specify a device specific interrupt,
2656            or negative to specify a processor exception.
2657   \param [in]   IRQn  Interrupt number.
2658   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2659  */
2660 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2661 {
2662
2663   if ((int32_t)(IRQn) >= 0)
2664   {
2665     return(((uint32_t)NVIC_NS->IPR[((uint32_t)(int32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2666   }
2667   else
2668   {
2669     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2670   }
2671 }
2672 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2673
2674 /*@} end of CMSIS_Core_NVICFunctions */
2675
2676
2677 /* ##########################  FPU functions  #################################### */
2678 /**
2679   \ingroup  CMSIS_Core_FunctionInterface
2680   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2681   \brief    Function that provides FPU type.
2682   @{
2683  */
2684
2685 /**
2686   \brief   get FPU type
2687   \details returns the FPU type
2688   \returns
2689    - \b  0: No FPU
2690    - \b  1: Single precision FPU
2691    - \b  2: Double + Single precision FPU
2692  */
2693 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2694 {
2695   uint32_t mvfr0;
2696
2697   mvfr0 = FPU->MVFR0;
2698   if      ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x220U)
2699   {
2700     return 2U;           /* Double + Single precision FPU */
2701   }
2702   else if ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x020U)
2703   {
2704     return 1U;           /* Single precision FPU */
2705   }
2706   else
2707   {
2708     return 0U;           /* No FPU */
2709   }
2710 }
2711
2712
2713 /*@} end of CMSIS_Core_FpuFunctions */
2714
2715
2716
2717 /* ##########################   SAU functions  #################################### */
2718 /**
2719   \ingroup  CMSIS_Core_FunctionInterface
2720   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2721   \brief    Functions that configure the SAU.
2722   @{
2723  */
2724
2725 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2726
2727 /**
2728   \brief   Enable SAU
2729   \details Enables the Security Attribution Unit (SAU).
2730  */
2731 __STATIC_INLINE void TZ_SAU_Enable(void)
2732 {
2733     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2734 }
2735
2736
2737
2738 /**
2739   \brief   Disable SAU
2740   \details Disables the Security Attribution Unit (SAU).
2741  */
2742 __STATIC_INLINE void TZ_SAU_Disable(void)
2743 {
2744     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2745 }
2746
2747 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2748
2749 /*@} end of CMSIS_Core_SAUFunctions */
2750
2751
2752
2753
2754 /* ##################################    SysTick function  ############################################ */
2755 /**
2756   \ingroup  CMSIS_Core_FunctionInterface
2757   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
2758   \brief    Functions that configure the System.
2759   @{
2760  */
2761
2762 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
2763
2764 /**
2765   \brief   System Tick Configuration
2766   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
2767            Counter is in free running mode to generate periodic interrupts.
2768   \param [in]  ticks  Number of ticks between two interrupts.
2769   \return          0  Function succeeded.
2770   \return          1  Function failed.
2771   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2772            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
2773            must contain a vendor-specific implementation of this function.
2774  */
2775 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
2776 {
2777   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2778   {
2779     return (1UL);                                                   /* Reload value impossible */
2780   }
2781
2782   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
2783   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2784   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
2785   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2786                    SysTick_CTRL_TICKINT_Msk   |
2787                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
2788   return (0UL);                                                     /* Function successful */
2789 }
2790
2791 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2792 /**
2793   \brief   System Tick Configuration (non-secure)
2794   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
2795            Counter is in free running mode to generate periodic interrupts.
2796   \param [in]  ticks  Number of ticks between two interrupts.
2797   \return          0  Function succeeded.
2798   \return          1  Function failed.
2799   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2800            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
2801            must contain a vendor-specific implementation of this function.
2802
2803  */
2804 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
2805 {
2806   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2807   {
2808     return (1UL);                                                         /* Reload value impossible */
2809   }
2810
2811   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
2812   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2813   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
2814   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2815                       SysTick_CTRL_TICKINT_Msk   |
2816                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
2817   return (0UL);                                                           /* Function successful */
2818 }
2819 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2820
2821 #endif
2822
2823 /*@} end of CMSIS_Core_SysTickFunctions */
2824
2825
2826
2827 /* ##################################### Debug In/Output function ########################################### */
2828 /**
2829   \ingroup  CMSIS_Core_FunctionInterface
2830   \defgroup CMSIS_core_DebugFunctions ITM Functions
2831   \brief    Functions that access the ITM debug interface.
2832   @{
2833  */
2834
2835 extern volatile int32_t ITM_RxBuffer;                    /*!< External variable to receive characters. */
2836 #define                 ITM_RXBUFFER_EMPTY   0x5AA55AA5U /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
2837
2838
2839 /**
2840   \brief   ITM Send Character
2841   \details Transmits a character via the ITM channel 0, and
2842            \li Just returns when no debugger is connected that has booked the output.
2843            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
2844   \param [in]     ch  Character to transmit.
2845   \returns            Character to transmit.
2846  */
2847 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
2848 {
2849   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
2850       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
2851   {
2852     while (ITM->PORT[0U].u32 == 0UL)
2853     {
2854       __NOP();
2855     }
2856     ITM->PORT[0U].u8 = (uint8_t)ch;
2857   }
2858   return (ch);
2859 }
2860
2861
2862 /**
2863   \brief   ITM Receive Character
2864   \details Inputs a character via the external variable \ref ITM_RxBuffer.
2865   \return             Received character.
2866   \return         -1  No character pending.
2867  */
2868 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
2869 {
2870   int32_t ch = -1;                           /* no character available */
2871
2872   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
2873   {
2874     ch = ITM_RxBuffer;
2875     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
2876   }
2877
2878   return (ch);
2879 }
2880
2881
2882 /**
2883   \brief   ITM Check Character
2884   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
2885   \return          0  No character available.
2886   \return          1  Character available.
2887  */
2888 __STATIC_INLINE int32_t ITM_CheckChar (void)
2889 {
2890
2891   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
2892   {
2893     return (0);                              /* no character available */
2894   }
2895   else
2896   {
2897     return (1);                              /*    character available */
2898   }
2899 }
2900
2901 /*@} end of CMSIS_core_DebugFunctions */
2902
2903
2904
2905
2906 #ifdef __cplusplus
2907 }
2908 #endif
2909
2910 #endif /* __CORE_ARMV8MML_H_DEPENDANT */
2911
2912 #endif /* __CMSIS_GENERIC */