]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_sc300.h
CMSIS_Core:
[cmsis] / CMSIS / Core / Include / core_sc300.h
1 /**************************************************************************//**
2  * @file     core_sc300.h
3  * @brief    CMSIS SC300 Core Peripheral Access Layer Header File
4  * @version  V5.00
5  * @date     29. June 2016
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2016 ARM Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * http://www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26  #pragma system_include         /* treat file as system include file for MISRA check */
27 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
28   #pragma clang system_header   /* treat file as system include file */
29 #endif
30
31 #ifndef __CORE_SC300_H_GENERIC
32 #define __CORE_SC300_H_GENERIC
33
34 #include <stdint.h>
35
36 #ifdef __cplusplus
37  extern "C" {
38 #endif
39
40 /**
41   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
42   CMSIS violates the following MISRA-C:2004 rules:
43
44    \li Required Rule 8.5, object/function definition in header file.<br>
45      Function definitions in header files are used to allow 'inlining'.
46
47    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
48      Unions are used for effective representation of core registers.
49
50    \li Advisory Rule 19.7, Function-like macro defined.<br>
51      Function-like macros are used to allow more efficient code.
52  */
53
54
55 /*******************************************************************************
56  *                 CMSIS definitions
57  ******************************************************************************/
58 /**
59   \ingroup SC3000
60   @{
61  */
62
63 /*  CMSIS SC300 definitions */
64 #define __SC300_CMSIS_VERSION_MAIN  ( 5U)                                    /*!< [31:16] CMSIS HAL main version */
65 #define __SC300_CMSIS_VERSION_SUB   ( 0U)                                    /*!< [15:0]  CMSIS HAL sub version */
66 #define __SC300_CMSIS_VERSION       ((__SC300_CMSIS_VERSION_MAIN << 16U) | \
67                                       __SC300_CMSIS_VERSION_SUB           )  /*!< CMSIS HAL version number */
68
69 #define __CORTEX_SC                 (300U)                                   /*!< Cortex secure core */
70
71 /* Common defines in core_*.h files
72   - #define __ASM               Compiler keyword for asm
73   - #define __INLINE            Compiler keyword for inline
74   - #define __STATIC_INLINE     Compiler keyword for static inline
75   - #define __NO_RETURN         function that never returns
76   - #define __USED              function or variable that is not optimized away
77   - #define __WEAK              weak function or variable
78   - #define __UNALIGNED_UINT32  pointer to unaligned uint32_t variable
79   - #define __ALIGNED(x)        compiler keyword to align a variable
80  */
81 #if   defined ( __CC_ARM )                                            /* ARM Compiler 4/5 */
82   #define __ASM                     __asm
83   #define __INLINE                  __inline
84   #define __STATIC_INLINE           static __inline
85   #define __NO_RETURN               __declspec(noreturn)
86   #define __USED                    __attribute__((used))
87   #define __WEAK                    __attribute__((weak))
88   #define __UNALIGNED_UINT32(x)     (*((__packed uint32_t *)(x)))
89   #define __ALIGNED(x)              __attribute__((aligned(x)))
90
91 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)       /* ARM Compiler 6 */
92   #define __ASM                     __asm
93   #define __INLINE                  __inline
94   #define __STATIC_INLINE           static __inline
95   #define __NO_RETURN               __attribute__((noreturn))
96   #define __USED                    __attribute__((used))
97   #define __WEAK                    __attribute__((weak))
98   #pragma clang diagnostic push
99   #pragma clang diagnostic ignored "-Wpacked"
100   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
101   #pragma clang diagnostic pop
102   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
103   #define __ALIGNED(x)              __attribute__((aligned(x)))
104
105 #elif defined ( __GNUC__ )                                            /* GNU Compiler */
106   #define __ASM                     __asm
107   #define __INLINE                  inline
108   #define __STATIC_INLINE           static inline
109   #define __NO_RETURN               __attribute__((noreturn))
110   #define __USED                    __attribute__((used))
111   #define __WEAK                    __attribute__((weak))
112   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
113   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
114   #define __ALIGNED(x)              __attribute__((aligned(x)))
115
116 #elif defined ( __ICCARM__ )                                          /* IAR Compiler */
117   #define __ASM                     __asm
118   #define __INLINE                  inline
119   #define __STATIC_INLINE           static inline
120   #define __NO_RETURN               __noreturn
121   #define __USED
122   #define __WEAK                    __weak
123   struct __packed T_UINT32 { uint32_t v; };
124   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
125   #define __ALIGNED(x)
126
127 #elif defined ( __TI_ARM__ )                                          /* TI ARM Compiler */
128   #define __ASM                     __asm
129   #define __INLINE                  inline
130   #define __STATIC_INLINE           static inline
131   #define __NO_RETURN               __attribute__((noreturn))
132   #define __USED                    __attribute__((used))
133   #define __WEAK                    __attribute__((weak))
134   struct __attribute__((packed)) T_UINT32 { uint32_t v; };
135   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
136   #define __ALIGNED(x)
137
138 #elif defined ( __TASKING__ )                                         /* TASKING Compiler */
139   #define __ASM                     __asm
140   #define __INLINE                  inline
141   #define __STATIC_INLINE           static inline
142   #define __NO_RETURN               __attribute__((noreturn))
143   #define __USED                    __attribute__((used))
144   #define __WEAK                    __attribute__((weak))
145   struct __packed__ T_UINT32 { uint32_t v; };
146   #define __UNALIGNED_UINT32(x)     (((struct T_UINT32 *)(x))->v)
147   #define __ALIGNED(x)              __align(x)
148
149 #elif defined ( __CSMC__ )                                            /* COSMIC Compiler */
150   #define __packed
151   #define __ASM                     _asm
152   #define __INLINE                  inline
153   #define __STATIC_INLINE           static inline
154   #define __NO_RETURN
155   #define __USED
156   #define __WEAK
157   #define __UNALIGNED_UINT32(x)     (*x)
158   #define __ALIGNED(x)
159
160 #else
161   #error Unknown compiler
162 #endif
163
164 /** __FPU_USED indicates whether an FPU is used or not.
165     This core does not support an FPU at all
166 */
167 #define __FPU_USED       0U
168
169 #if defined ( __CC_ARM )
170   #if defined __TARGET_FPU_VFP
171     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
172   #endif
173
174 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
175   #if defined __ARM_PCS_VFP
176     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
177   #endif
178
179 #elif defined ( __GNUC__ )
180   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
181     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
182   #endif
183
184 #elif defined ( __ICCARM__ )
185   #if defined __ARMVFP__
186     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
187   #endif
188
189 #elif defined ( __TI_ARM__ )
190   #if defined __TI_VFP_SUPPORT__
191     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
192   #endif
193
194 #elif defined ( __TASKING__ )
195   #if defined __FPU_VFP__
196     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
197   #endif
198
199 #elif defined ( __CSMC__ )
200   #if ( __CSMC__ & 0x400U)
201     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
202   #endif
203
204 #endif
205
206 #include "core_cminstr.h"                /* Core Instruction Access */
207 #include "core_cmfunc.h"                 /* Core Function Access */
208
209 #ifdef __cplusplus
210 }
211 #endif
212
213 #endif /* __CORE_SC300_H_GENERIC */
214
215 #ifndef __CMSIS_GENERIC
216
217 #ifndef __CORE_SC300_H_DEPENDANT
218 #define __CORE_SC300_H_DEPENDANT
219
220 #ifdef __cplusplus
221  extern "C" {
222 #endif
223
224 /* check device defines and use defaults */
225 #if defined __CHECK_DEVICE_DEFINES
226   #ifndef __SC300_REV
227     #define __SC300_REV               0x0000U
228     #warning "__SC300_REV not defined in device header file; using default!"
229   #endif
230
231   #ifndef __MPU_PRESENT
232     #define __MPU_PRESENT             0U
233     #warning "__MPU_PRESENT not defined in device header file; using default!"
234   #endif
235
236   #ifndef __NVIC_PRIO_BITS
237     #define __NVIC_PRIO_BITS          3U
238     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
239   #endif
240
241   #ifndef __Vendor_SysTickConfig
242     #define __Vendor_SysTickConfig    0U
243     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
244   #endif
245 #endif
246
247 /* IO definitions (access restrictions to peripheral registers) */
248 /**
249     \defgroup CMSIS_glob_defs CMSIS Global Defines
250
251     <strong>IO Type Qualifiers</strong> are used
252     \li to specify the access to peripheral variables.
253     \li for automatic generation of peripheral register debug information.
254 */
255 #ifdef __cplusplus
256   #define   __I     volatile             /*!< Defines 'read only' permissions */
257 #else
258   #define   __I     volatile const       /*!< Defines 'read only' permissions */
259 #endif
260 #define     __O     volatile             /*!< Defines 'write only' permissions */
261 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
262
263 /* following defines should be used for structure members */
264 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
265 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
266 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
267
268 /*@} end of group SC300 */
269
270
271
272 /*******************************************************************************
273  *                 Register Abstraction
274   Core Register contain:
275   - Core Register
276   - Core NVIC Register
277   - Core SCB Register
278   - Core SysTick Register
279   - Core Debug Register
280   - Core MPU Register
281  ******************************************************************************/
282 /**
283   \defgroup CMSIS_core_register Defines and Type Definitions
284   \brief Type definitions and defines for Cortex-M processor based devices.
285 */
286
287 /**
288   \ingroup    CMSIS_core_register
289   \defgroup   CMSIS_CORE  Status and Control Registers
290   \brief      Core Register type definitions.
291   @{
292  */
293
294 /**
295   \brief  Union type to access the Application Program Status Register (APSR).
296  */
297 typedef union
298 {
299   struct
300   {
301     uint32_t _reserved0:27;              /*!< bit:  0..26  Reserved */
302     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
303     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
304     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
305     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
306     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
307   } b;                                   /*!< Structure used for bit  access */
308   uint32_t w;                            /*!< Type      used for word access */
309 } APSR_Type;
310
311 /* APSR Register Definitions */
312 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
313 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
314
315 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
316 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
317
318 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
319 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
320
321 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
322 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
323
324 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
325 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
326
327
328 /**
329   \brief  Union type to access the Interrupt Program Status Register (IPSR).
330  */
331 typedef union
332 {
333   struct
334   {
335     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
336     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
337   } b;                                   /*!< Structure used for bit  access */
338   uint32_t w;                            /*!< Type      used for word access */
339 } IPSR_Type;
340
341 /* IPSR Register Definitions */
342 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
343 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
344
345
346 /**
347   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
348  */
349 typedef union
350 {
351   struct
352   {
353     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
354     uint32_t _reserved0:1;               /*!< bit:      9  Reserved */
355     uint32_t ICI_IT_1:6;                 /*!< bit: 10..15  ICI/IT part 1 */
356     uint32_t _reserved1:8;               /*!< bit: 16..23  Reserved */
357     uint32_t T:1;                        /*!< bit:     24  Thumb bit */
358     uint32_t ICI_IT_2:2;                 /*!< bit: 25..26  ICI/IT part 2 */
359     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
360     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
361     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
362     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
363     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
364   } b;                                   /*!< Structure used for bit  access */
365   uint32_t w;                            /*!< Type      used for word access */
366 } xPSR_Type;
367
368 /* xPSR Register Definitions */
369 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
370 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
371
372 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
373 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
374
375 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
376 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
377
378 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
379 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
380
381 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
382 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
383
384 #define xPSR_ICI_IT_2_Pos                  25U                                            /*!< xPSR: ICI/IT part 2 Position */
385 #define xPSR_ICI_IT_2_Msk                  (3UL << xPSR_ICI_IT_2_Pos)                     /*!< xPSR: ICI/IT part 2 Mask */
386
387 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
388 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
389
390 #define xPSR_ICI_IT_1_Pos                  10U                                            /*!< xPSR: ICI/IT part 1 Position */
391 #define xPSR_ICI_IT_1_Msk                  (0x3FUL << xPSR_ICI_IT_1_Pos)                  /*!< xPSR: ICI/IT part 1 Mask */
392
393 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
394 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
395
396
397 /**
398   \brief  Union type to access the Control Registers (CONTROL).
399  */
400 typedef union
401 {
402   struct
403   {
404     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
405     uint32_t SPSEL:1;                    /*!< bit:      1  Stack to be used */
406     uint32_t _reserved1:30;              /*!< bit:  2..31  Reserved */
407   } b;                                   /*!< Structure used for bit  access */
408   uint32_t w;                            /*!< Type      used for word access */
409 } CONTROL_Type;
410
411 /* CONTROL Register Definitions */
412 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
413 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
414
415 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
416 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
417
418 /*@} end of group CMSIS_CORE */
419
420
421 /**
422   \ingroup    CMSIS_core_register
423   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
424   \brief      Type definitions for the NVIC Registers
425   @{
426  */
427
428 /**
429   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
430  */
431 typedef struct
432 {
433   __IOM uint32_t ISER[8U];               /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
434         uint32_t RESERVED0[24U];
435   __IOM uint32_t ICER[8U];               /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
436         uint32_t RSERVED1[24U];
437   __IOM uint32_t ISPR[8U];               /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
438         uint32_t RESERVED2[24U];
439   __IOM uint32_t ICPR[8U];               /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
440         uint32_t RESERVED3[24U];
441   __IOM uint32_t IABR[8U];               /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
442         uint32_t RESERVED4[56U];
443   __IOM uint8_t  IP[240U];               /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
444         uint32_t RESERVED5[644U];
445   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
446 }  NVIC_Type;
447
448 /* Software Triggered Interrupt Register Definitions */
449 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
450 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
451
452 /*@} end of group CMSIS_NVIC */
453
454
455 /**
456   \ingroup  CMSIS_core_register
457   \defgroup CMSIS_SCB     System Control Block (SCB)
458   \brief    Type definitions for the System Control Block Registers
459   @{
460  */
461
462 /**
463   \brief  Structure type to access the System Control Block (SCB).
464  */
465 typedef struct
466 {
467   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
468   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
469   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
470   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
471   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
472   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
473   __IOM uint8_t  SHP[12U];               /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
474   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
475   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
476   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
477   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
478   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
479   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
480   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
481   __IM  uint32_t PFR[2U];                /*!< Offset: 0x040 (R/ )  Processor Feature Register */
482   __IM  uint32_t DFR;                    /*!< Offset: 0x048 (R/ )  Debug Feature Register */
483   __IM  uint32_t ADR;                    /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
484   __IM  uint32_t MMFR[4U];               /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
485   __IM  uint32_t ISAR[5U];               /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
486         uint32_t RESERVED0[5U];
487   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
488         uint32_t RESERVED1[129U];
489   __IOM uint32_t SFCR;                   /*!< Offset: 0x290 (R/W)  Security Features Control Register */
490 } SCB_Type;
491
492 /* SCB CPUID Register Definitions */
493 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
494 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
495
496 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
497 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
498
499 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
500 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
501
502 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
503 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
504
505 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
506 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
507
508 /* SCB Interrupt Control State Register Definitions */
509 #define SCB_ICSR_NMIPENDSET_Pos            31U                                            /*!< SCB ICSR: NMIPENDSET Position */
510 #define SCB_ICSR_NMIPENDSET_Msk            (1UL << SCB_ICSR_NMIPENDSET_Pos)               /*!< SCB ICSR: NMIPENDSET Mask */
511
512 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
513 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
514
515 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
516 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
517
518 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
519 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
520
521 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
522 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
523
524 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
525 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
526
527 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
528 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
529
530 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
531 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
532
533 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
534 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
535
536 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
537 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
538
539 /* SCB Vector Table Offset Register Definitions */
540 #define SCB_VTOR_TBLBASE_Pos               29U                                            /*!< SCB VTOR: TBLBASE Position */
541 #define SCB_VTOR_TBLBASE_Msk               (1UL << SCB_VTOR_TBLBASE_Pos)                  /*!< SCB VTOR: TBLBASE Mask */
542
543 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
544 #define SCB_VTOR_TBLOFF_Msk                (0x3FFFFFUL << SCB_VTOR_TBLOFF_Pos)            /*!< SCB VTOR: TBLOFF Mask */
545
546 /* SCB Application Interrupt and Reset Control Register Definitions */
547 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
548 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
549
550 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
551 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
552
553 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
554 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
555
556 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
557 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
558
559 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
560 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
561
562 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
563 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
564
565 #define SCB_AIRCR_VECTRESET_Pos             0U                                            /*!< SCB AIRCR: VECTRESET Position */
566 #define SCB_AIRCR_VECTRESET_Msk            (1UL /*<< SCB_AIRCR_VECTRESET_Pos*/)           /*!< SCB AIRCR: VECTRESET Mask */
567
568 /* SCB System Control Register Definitions */
569 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
570 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
571
572 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
573 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
574
575 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
576 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
577
578 /* SCB Configuration Control Register Definitions */
579 #define SCB_CCR_STKALIGN_Pos                9U                                            /*!< SCB CCR: STKALIGN Position */
580 #define SCB_CCR_STKALIGN_Msk               (1UL << SCB_CCR_STKALIGN_Pos)                  /*!< SCB CCR: STKALIGN Mask */
581
582 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
583 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
584
585 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
586 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
587
588 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
589 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
590
591 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
592 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
593
594 #define SCB_CCR_NONBASETHRDENA_Pos          0U                                            /*!< SCB CCR: NONBASETHRDENA Position */
595 #define SCB_CCR_NONBASETHRDENA_Msk         (1UL /*<< SCB_CCR_NONBASETHRDENA_Pos*/)        /*!< SCB CCR: NONBASETHRDENA Mask */
596
597 /* SCB System Handler Control and State Register Definitions */
598 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
599 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
600
601 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
602 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
603
604 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
605 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
606
607 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
608 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
609
610 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
611 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
612
613 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
614 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
615
616 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
617 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
618
619 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
620 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
621
622 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
623 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
624
625 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
626 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
627
628 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
629 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
630
631 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
632 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
633
634 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
635 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
636
637 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
638 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
639
640 /* SCB Configurable Fault Status Register Definitions */
641 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
642 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
643
644 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
645 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
646
647 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
648 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
649
650 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
651 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */
652 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
653
654 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */
655 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
656
657 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
658 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
659
660 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */
661 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
662
663 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */
664 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
665
666 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
667 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
668 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
669
670 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
671 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
672
673 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
674 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
675
676 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
677 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
678
679 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
680 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
681
682 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
683 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
684
685 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
686 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
687 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
688
689 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
690 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
691
692 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
693 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
694
695 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
696 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
697
698 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
699 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
700
701 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
702 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
703
704 /* SCB Hard Fault Status Register Definitions */
705 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
706 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
707
708 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
709 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
710
711 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
712 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
713
714 /* SCB Debug Fault Status Register Definitions */
715 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
716 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
717
718 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
719 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
720
721 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
722 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
723
724 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
725 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
726
727 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
728 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
729
730 /*@} end of group CMSIS_SCB */
731
732
733 /**
734   \ingroup  CMSIS_core_register
735   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
736   \brief    Type definitions for the System Control and ID Register not in the SCB
737   @{
738  */
739
740 /**
741   \brief  Structure type to access the System Control and ID Register not in the SCB.
742  */
743 typedef struct
744 {
745         uint32_t RESERVED0[1U];
746   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
747         uint32_t RESERVED1[1U];
748 } SCnSCB_Type;
749
750 /* Interrupt Controller Type Register Definitions */
751 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
752 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
753
754 /*@} end of group CMSIS_SCnotSCB */
755
756
757 /**
758   \ingroup  CMSIS_core_register
759   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
760   \brief    Type definitions for the System Timer Registers.
761   @{
762  */
763
764 /**
765   \brief  Structure type to access the System Timer (SysTick).
766  */
767 typedef struct
768 {
769   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
770   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
771   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
772   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
773 } SysTick_Type;
774
775 /* SysTick Control / Status Register Definitions */
776 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
777 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
778
779 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
780 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
781
782 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
783 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
784
785 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
786 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
787
788 /* SysTick Reload Register Definitions */
789 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
790 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
791
792 /* SysTick Current Register Definitions */
793 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
794 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
795
796 /* SysTick Calibration Register Definitions */
797 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
798 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
799
800 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
801 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
802
803 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
804 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
805
806 /*@} end of group CMSIS_SysTick */
807
808
809 /**
810   \ingroup  CMSIS_core_register
811   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
812   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
813   @{
814  */
815
816 /**
817   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
818  */
819 typedef struct
820 {
821   __OM  union
822   {
823     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
824     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
825     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
826   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
827         uint32_t RESERVED0[864U];
828   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
829         uint32_t RESERVED1[15U];
830   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
831         uint32_t RESERVED2[15U];
832   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
833         uint32_t RESERVED3[29U];
834   __OM  uint32_t IWR;                    /*!< Offset: 0xEF8 ( /W)  ITM Integration Write Register */
835   __IM  uint32_t IRR;                    /*!< Offset: 0xEFC (R/ )  ITM Integration Read Register */
836   __IOM uint32_t IMCR;                   /*!< Offset: 0xF00 (R/W)  ITM Integration Mode Control Register */
837         uint32_t RESERVED4[43U];
838   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
839   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
840         uint32_t RESERVED5[6U];
841   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
842   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
843   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
844   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
845   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
846   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
847   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
848   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
849   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
850   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
851   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
852   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
853 } ITM_Type;
854
855 /* ITM Trace Privilege Register Definitions */
856 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
857 #define ITM_TPR_PRIVMASK_Msk               (0xFUL /*<< ITM_TPR_PRIVMASK_Pos*/)            /*!< ITM TPR: PRIVMASK Mask */
858
859 /* ITM Trace Control Register Definitions */
860 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
861 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
862
863 #define ITM_TCR_TraceBusID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
864 #define ITM_TCR_TraceBusID_Msk             (0x7FUL << ITM_TCR_TraceBusID_Pos)             /*!< ITM TCR: ATBID Mask */
865
866 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
867 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
868
869 #define ITM_TCR_TSPrescale_Pos              8U                                            /*!< ITM TCR: TSPrescale Position */
870 #define ITM_TCR_TSPrescale_Msk             (3UL << ITM_TCR_TSPrescale_Pos)                /*!< ITM TCR: TSPrescale Mask */
871
872 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
873 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
874
875 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
876 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
877
878 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
879 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
880
881 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
882 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
883
884 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
885 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
886
887 /* ITM Integration Write Register Definitions */
888 #define ITM_IWR_ATVALIDM_Pos                0U                                            /*!< ITM IWR: ATVALIDM Position */
889 #define ITM_IWR_ATVALIDM_Msk               (1UL /*<< ITM_IWR_ATVALIDM_Pos*/)              /*!< ITM IWR: ATVALIDM Mask */
890
891 /* ITM Integration Read Register Definitions */
892 #define ITM_IRR_ATREADYM_Pos                0U                                            /*!< ITM IRR: ATREADYM Position */
893 #define ITM_IRR_ATREADYM_Msk               (1UL /*<< ITM_IRR_ATREADYM_Pos*/)              /*!< ITM IRR: ATREADYM Mask */
894
895 /* ITM Integration Mode Control Register Definitions */
896 #define ITM_IMCR_INTEGRATION_Pos            0U                                            /*!< ITM IMCR: INTEGRATION Position */
897 #define ITM_IMCR_INTEGRATION_Msk           (1UL /*<< ITM_IMCR_INTEGRATION_Pos*/)          /*!< ITM IMCR: INTEGRATION Mask */
898
899 /* ITM Lock Status Register Definitions */
900 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
901 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
902
903 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
904 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
905
906 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
907 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
908
909 /*@}*/ /* end of group CMSIS_ITM */
910
911
912 /**
913   \ingroup  CMSIS_core_register
914   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
915   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
916   @{
917  */
918
919 /**
920   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
921  */
922 typedef struct
923 {
924   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
925   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
926   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
927   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
928   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
929   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
930   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
931   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
932   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
933   __IOM uint32_t MASK0;                  /*!< Offset: 0x024 (R/W)  Mask Register 0 */
934   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
935         uint32_t RESERVED0[1U];
936   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
937   __IOM uint32_t MASK1;                  /*!< Offset: 0x034 (R/W)  Mask Register 1 */
938   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
939         uint32_t RESERVED1[1U];
940   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
941   __IOM uint32_t MASK2;                  /*!< Offset: 0x044 (R/W)  Mask Register 2 */
942   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
943         uint32_t RESERVED2[1U];
944   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
945   __IOM uint32_t MASK3;                  /*!< Offset: 0x054 (R/W)  Mask Register 3 */
946   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
947 } DWT_Type;
948
949 /* DWT Control Register Definitions */
950 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
951 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
952
953 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
954 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
955
956 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
957 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
958
959 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
960 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
961
962 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
963 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
964
965 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
966 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
967
968 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
969 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
970
971 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
972 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
973
974 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
975 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
976
977 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
978 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
979
980 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
981 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
982
983 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
984 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
985
986 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
987 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
988
989 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
990 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
991
992 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
993 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
994
995 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
996 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
997
998 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
999 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1000
1001 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1002 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1003
1004 /* DWT CPI Count Register Definitions */
1005 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1006 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1007
1008 /* DWT Exception Overhead Count Register Definitions */
1009 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1010 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1011
1012 /* DWT Sleep Count Register Definitions */
1013 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1014 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1015
1016 /* DWT LSU Count Register Definitions */
1017 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1018 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1019
1020 /* DWT Folded-instruction Count Register Definitions */
1021 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1022 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1023
1024 /* DWT Comparator Mask Register Definitions */
1025 #define DWT_MASK_MASK_Pos                   0U                                         /*!< DWT MASK: MASK Position */
1026 #define DWT_MASK_MASK_Msk                  (0x1FUL /*<< DWT_MASK_MASK_Pos*/)           /*!< DWT MASK: MASK Mask */
1027
1028 /* DWT Comparator Function Register Definitions */
1029 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1030 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1031
1032 #define DWT_FUNCTION_DATAVADDR1_Pos        16U                                         /*!< DWT FUNCTION: DATAVADDR1 Position */
1033 #define DWT_FUNCTION_DATAVADDR1_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR1_Pos)      /*!< DWT FUNCTION: DATAVADDR1 Mask */
1034
1035 #define DWT_FUNCTION_DATAVADDR0_Pos        12U                                         /*!< DWT FUNCTION: DATAVADDR0 Position */
1036 #define DWT_FUNCTION_DATAVADDR0_Msk        (0xFUL << DWT_FUNCTION_DATAVADDR0_Pos)      /*!< DWT FUNCTION: DATAVADDR0 Mask */
1037
1038 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1039 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1040
1041 #define DWT_FUNCTION_LNK1ENA_Pos            9U                                         /*!< DWT FUNCTION: LNK1ENA Position */
1042 #define DWT_FUNCTION_LNK1ENA_Msk           (0x1UL << DWT_FUNCTION_LNK1ENA_Pos)         /*!< DWT FUNCTION: LNK1ENA Mask */
1043
1044 #define DWT_FUNCTION_DATAVMATCH_Pos         8U                                         /*!< DWT FUNCTION: DATAVMATCH Position */
1045 #define DWT_FUNCTION_DATAVMATCH_Msk        (0x1UL << DWT_FUNCTION_DATAVMATCH_Pos)      /*!< DWT FUNCTION: DATAVMATCH Mask */
1046
1047 #define DWT_FUNCTION_CYCMATCH_Pos           7U                                         /*!< DWT FUNCTION: CYCMATCH Position */
1048 #define DWT_FUNCTION_CYCMATCH_Msk          (0x1UL << DWT_FUNCTION_CYCMATCH_Pos)        /*!< DWT FUNCTION: CYCMATCH Mask */
1049
1050 #define DWT_FUNCTION_EMITRANGE_Pos          5U                                         /*!< DWT FUNCTION: EMITRANGE Position */
1051 #define DWT_FUNCTION_EMITRANGE_Msk         (0x1UL << DWT_FUNCTION_EMITRANGE_Pos)       /*!< DWT FUNCTION: EMITRANGE Mask */
1052
1053 #define DWT_FUNCTION_FUNCTION_Pos           0U                                         /*!< DWT FUNCTION: FUNCTION Position */
1054 #define DWT_FUNCTION_FUNCTION_Msk          (0xFUL /*<< DWT_FUNCTION_FUNCTION_Pos*/)    /*!< DWT FUNCTION: FUNCTION Mask */
1055
1056 /*@}*/ /* end of group CMSIS_DWT */
1057
1058
1059 /**
1060   \ingroup  CMSIS_core_register
1061   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1062   \brief    Type definitions for the Trace Port Interface (TPI)
1063   @{
1064  */
1065
1066 /**
1067   \brief  Structure type to access the Trace Port Interface Register (TPI).
1068  */
1069 typedef struct
1070 {
1071   __IOM uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */
1072   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */
1073         uint32_t RESERVED0[2U];
1074   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1075         uint32_t RESERVED1[55U];
1076   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1077         uint32_t RESERVED2[131U];
1078   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1079   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1080   __IM  uint32_t FSCR;                   /*!< Offset: 0x308 (R/ )  Formatter Synchronization Counter Register */
1081         uint32_t RESERVED3[759U];
1082   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER */
1083   __IM  uint32_t FIFO0;                  /*!< Offset: 0xEEC (R/ )  Integration ETM Data */
1084   __IM  uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/ )  ITATBCTR2 */
1085         uint32_t RESERVED4[1U];
1086   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  ITATBCTR0 */
1087   __IM  uint32_t FIFO1;                  /*!< Offset: 0xEFC (R/ )  Integration ITM Data */
1088   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1089         uint32_t RESERVED5[39U];
1090   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1091   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1092         uint32_t RESERVED7[8U];
1093   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  TPIU_DEVID */
1094   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  TPIU_DEVTYPE */
1095 } TPI_Type;
1096
1097 /* TPI Asynchronous Clock Prescaler Register Definitions */
1098 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1099 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1100
1101 /* TPI Selected Pin Protocol Register Definitions */
1102 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1103 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1104
1105 /* TPI Formatter and Flush Status Register Definitions */
1106 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1107 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1108
1109 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1110 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1111
1112 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1113 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1114
1115 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1116 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1117
1118 /* TPI Formatter and Flush Control Register Definitions */
1119 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1120 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1121
1122 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1123 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1124
1125 /* TPI TRIGGER Register Definitions */
1126 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1127 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1128
1129 /* TPI Integration ETM Data Register Definitions (FIFO0) */
1130 #define TPI_FIFO0_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO0: ITM_ATVALID Position */
1131 #define TPI_FIFO0_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ITM_ATVALID_Pos)        /*!< TPI FIFO0: ITM_ATVALID Mask */
1132
1133 #define TPI_FIFO0_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO0: ITM_bytecount Position */
1134 #define TPI_FIFO0_ITM_bytecount_Msk        (0x3UL << TPI_FIFO0_ITM_bytecount_Pos)      /*!< TPI FIFO0: ITM_bytecount Mask */
1135
1136 #define TPI_FIFO0_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO0: ETM_ATVALID Position */
1137 #define TPI_FIFO0_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ETM_ATVALID_Pos)        /*!< TPI FIFO0: ETM_ATVALID Mask */
1138
1139 #define TPI_FIFO0_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO0: ETM_bytecount Position */
1140 #define TPI_FIFO0_ETM_bytecount_Msk        (0x3UL << TPI_FIFO0_ETM_bytecount_Pos)      /*!< TPI FIFO0: ETM_bytecount Mask */
1141
1142 #define TPI_FIFO0_ETM2_Pos                 16U                                         /*!< TPI FIFO0: ETM2 Position */
1143 #define TPI_FIFO0_ETM2_Msk                 (0xFFUL << TPI_FIFO0_ETM2_Pos)              /*!< TPI FIFO0: ETM2 Mask */
1144
1145 #define TPI_FIFO0_ETM1_Pos                  8U                                         /*!< TPI FIFO0: ETM1 Position */
1146 #define TPI_FIFO0_ETM1_Msk                 (0xFFUL << TPI_FIFO0_ETM1_Pos)              /*!< TPI FIFO0: ETM1 Mask */
1147
1148 #define TPI_FIFO0_ETM0_Pos                  0U                                         /*!< TPI FIFO0: ETM0 Position */
1149 #define TPI_FIFO0_ETM0_Msk                 (0xFFUL /*<< TPI_FIFO0_ETM0_Pos*/)          /*!< TPI FIFO0: ETM0 Mask */
1150
1151 /* TPI ITATBCTR2 Register Definitions */
1152 #define TPI_ITATBCTR2_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR2: ATREADY Position */
1153 #define TPI_ITATBCTR2_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR2_ATREADY_Pos*/)    /*!< TPI ITATBCTR2: ATREADY Mask */
1154
1155 /* TPI Integration ITM Data Register Definitions (FIFO1) */
1156 #define TPI_FIFO1_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO1: ITM_ATVALID Position */
1157 #define TPI_FIFO1_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ITM_ATVALID_Pos)        /*!< TPI FIFO1: ITM_ATVALID Mask */
1158
1159 #define TPI_FIFO1_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO1: ITM_bytecount Position */
1160 #define TPI_FIFO1_ITM_bytecount_Msk        (0x3UL << TPI_FIFO1_ITM_bytecount_Pos)      /*!< TPI FIFO1: ITM_bytecount Mask */
1161
1162 #define TPI_FIFO1_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO1: ETM_ATVALID Position */
1163 #define TPI_FIFO1_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ETM_ATVALID_Pos)        /*!< TPI FIFO1: ETM_ATVALID Mask */
1164
1165 #define TPI_FIFO1_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO1: ETM_bytecount Position */
1166 #define TPI_FIFO1_ETM_bytecount_Msk        (0x3UL << TPI_FIFO1_ETM_bytecount_Pos)      /*!< TPI FIFO1: ETM_bytecount Mask */
1167
1168 #define TPI_FIFO1_ITM2_Pos                 16U                                         /*!< TPI FIFO1: ITM2 Position */
1169 #define TPI_FIFO1_ITM2_Msk                 (0xFFUL << TPI_FIFO1_ITM2_Pos)              /*!< TPI FIFO1: ITM2 Mask */
1170
1171 #define TPI_FIFO1_ITM1_Pos                  8U                                         /*!< TPI FIFO1: ITM1 Position */
1172 #define TPI_FIFO1_ITM1_Msk                 (0xFFUL << TPI_FIFO1_ITM1_Pos)              /*!< TPI FIFO1: ITM1 Mask */
1173
1174 #define TPI_FIFO1_ITM0_Pos                  0U                                         /*!< TPI FIFO1: ITM0 Position */
1175 #define TPI_FIFO1_ITM0_Msk                 (0xFFUL /*<< TPI_FIFO1_ITM0_Pos*/)          /*!< TPI FIFO1: ITM0 Mask */
1176
1177 /* TPI ITATBCTR0 Register Definitions */
1178 #define TPI_ITATBCTR0_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR0: ATREADY Position */
1179 #define TPI_ITATBCTR0_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR0_ATREADY_Pos*/)    /*!< TPI ITATBCTR0: ATREADY Mask */
1180
1181 /* TPI Integration Mode Control Register Definitions */
1182 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1183 #define TPI_ITCTRL_Mode_Msk                (0x1UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1184
1185 /* TPI DEVID Register Definitions */
1186 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1187 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1188
1189 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1190 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1191
1192 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1193 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1194
1195 #define TPI_DEVID_MinBufSz_Pos              6U                                         /*!< TPI DEVID: MinBufSz Position */
1196 #define TPI_DEVID_MinBufSz_Msk             (0x7UL << TPI_DEVID_MinBufSz_Pos)           /*!< TPI DEVID: MinBufSz Mask */
1197
1198 #define TPI_DEVID_AsynClkIn_Pos             5U                                         /*!< TPI DEVID: AsynClkIn Position */
1199 #define TPI_DEVID_AsynClkIn_Msk            (0x1UL << TPI_DEVID_AsynClkIn_Pos)          /*!< TPI DEVID: AsynClkIn Mask */
1200
1201 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1202 #define TPI_DEVID_NrTraceInput_Msk         (0x1FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1203
1204 /* TPI DEVTYPE Register Definitions */
1205 #define TPI_DEVTYPE_MajorType_Pos           4U                                         /*!< TPI DEVTYPE: MajorType Position */
1206 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1207
1208 #define TPI_DEVTYPE_SubType_Pos             0U                                         /*!< TPI DEVTYPE: SubType Position */
1209 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1210
1211 /*@}*/ /* end of group CMSIS_TPI */
1212
1213
1214 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1215 /**
1216   \ingroup  CMSIS_core_register
1217   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1218   \brief    Type definitions for the Memory Protection Unit (MPU)
1219   @{
1220  */
1221
1222 /**
1223   \brief  Structure type to access the Memory Protection Unit (MPU).
1224  */
1225 typedef struct
1226 {
1227   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1228   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1229   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region RNRber Register */
1230   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1231   __IOM uint32_t RASR;                   /*!< Offset: 0x010 (R/W)  MPU Region Attribute and Size Register */
1232   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Alias 1 Region Base Address Register */
1233   __IOM uint32_t RASR_A1;                /*!< Offset: 0x018 (R/W)  MPU Alias 1 Region Attribute and Size Register */
1234   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Alias 2 Region Base Address Register */
1235   __IOM uint32_t RASR_A2;                /*!< Offset: 0x020 (R/W)  MPU Alias 2 Region Attribute and Size Register */
1236   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Alias 3 Region Base Address Register */
1237   __IOM uint32_t RASR_A3;                /*!< Offset: 0x028 (R/W)  MPU Alias 3 Region Attribute and Size Register */
1238 } MPU_Type;
1239
1240 /* MPU Type Register Definitions */
1241 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1242 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1243
1244 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1245 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1246
1247 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1248 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1249
1250 /* MPU Control Register Definitions */
1251 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1252 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1253
1254 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1255 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1256
1257 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1258 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1259
1260 /* MPU Region Number Register Definitions */
1261 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1262 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1263
1264 /* MPU Region Base Address Register Definitions */
1265 #define MPU_RBAR_ADDR_Pos                   5U                                            /*!< MPU RBAR: ADDR Position */
1266 #define MPU_RBAR_ADDR_Msk                  (0x7FFFFFFUL << MPU_RBAR_ADDR_Pos)             /*!< MPU RBAR: ADDR Mask */
1267
1268 #define MPU_RBAR_VALID_Pos                  4U                                            /*!< MPU RBAR: VALID Position */
1269 #define MPU_RBAR_VALID_Msk                 (1UL << MPU_RBAR_VALID_Pos)                    /*!< MPU RBAR: VALID Mask */
1270
1271 #define MPU_RBAR_REGION_Pos                 0U                                            /*!< MPU RBAR: REGION Position */
1272 #define MPU_RBAR_REGION_Msk                (0xFUL /*<< MPU_RBAR_REGION_Pos*/)             /*!< MPU RBAR: REGION Mask */
1273
1274 /* MPU Region Attribute and Size Register Definitions */
1275 #define MPU_RASR_ATTRS_Pos                 16U                                            /*!< MPU RASR: MPU Region Attribute field Position */
1276 #define MPU_RASR_ATTRS_Msk                 (0xFFFFUL << MPU_RASR_ATTRS_Pos)               /*!< MPU RASR: MPU Region Attribute field Mask */
1277
1278 #define MPU_RASR_XN_Pos                    28U                                            /*!< MPU RASR: ATTRS.XN Position */
1279 #define MPU_RASR_XN_Msk                    (1UL << MPU_RASR_XN_Pos)                       /*!< MPU RASR: ATTRS.XN Mask */
1280
1281 #define MPU_RASR_AP_Pos                    24U                                            /*!< MPU RASR: ATTRS.AP Position */
1282 #define MPU_RASR_AP_Msk                    (0x7UL << MPU_RASR_AP_Pos)                     /*!< MPU RASR: ATTRS.AP Mask */
1283
1284 #define MPU_RASR_TEX_Pos                   19U                                            /*!< MPU RASR: ATTRS.TEX Position */
1285 #define MPU_RASR_TEX_Msk                   (0x7UL << MPU_RASR_TEX_Pos)                    /*!< MPU RASR: ATTRS.TEX Mask */
1286
1287 #define MPU_RASR_S_Pos                     18U                                            /*!< MPU RASR: ATTRS.S Position */
1288 #define MPU_RASR_S_Msk                     (1UL << MPU_RASR_S_Pos)                        /*!< MPU RASR: ATTRS.S Mask */
1289
1290 #define MPU_RASR_C_Pos                     17U                                            /*!< MPU RASR: ATTRS.C Position */
1291 #define MPU_RASR_C_Msk                     (1UL << MPU_RASR_C_Pos)                        /*!< MPU RASR: ATTRS.C Mask */
1292
1293 #define MPU_RASR_B_Pos                     16U                                            /*!< MPU RASR: ATTRS.B Position */
1294 #define MPU_RASR_B_Msk                     (1UL << MPU_RASR_B_Pos)                        /*!< MPU RASR: ATTRS.B Mask */
1295
1296 #define MPU_RASR_SRD_Pos                    8U                                            /*!< MPU RASR: Sub-Region Disable Position */
1297 #define MPU_RASR_SRD_Msk                   (0xFFUL << MPU_RASR_SRD_Pos)                   /*!< MPU RASR: Sub-Region Disable Mask */
1298
1299 #define MPU_RASR_SIZE_Pos                   1U                                            /*!< MPU RASR: Region Size Field Position */
1300 #define MPU_RASR_SIZE_Msk                  (0x1FUL << MPU_RASR_SIZE_Pos)                  /*!< MPU RASR: Region Size Field Mask */
1301
1302 #define MPU_RASR_ENABLE_Pos                 0U                                            /*!< MPU RASR: Region enable bit Position */
1303 #define MPU_RASR_ENABLE_Msk                (1UL /*<< MPU_RASR_ENABLE_Pos*/)               /*!< MPU RASR: Region enable bit Disable Mask */
1304
1305 /*@} end of group CMSIS_MPU */
1306 #endif
1307
1308
1309 /**
1310   \ingroup  CMSIS_core_register
1311   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1312   \brief    Type definitions for the Core Debug Registers
1313   @{
1314  */
1315
1316 /**
1317   \brief  Structure type to access the Core Debug Register (CoreDebug).
1318  */
1319 typedef struct
1320 {
1321   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1322   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1323   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1324   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1325 } CoreDebug_Type;
1326
1327 /* Debug Halting Control and Status Register Definitions */
1328 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */
1329 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */
1330
1331 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */
1332 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */
1333
1334 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */
1335 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */
1336
1337 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */
1338 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */
1339
1340 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */
1341 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */
1342
1343 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */
1344 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */
1345
1346 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */
1347 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */
1348
1349 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */
1350 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */
1351
1352 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */
1353 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */
1354
1355 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */
1356 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */
1357
1358 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */
1359 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */
1360
1361 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */
1362 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */
1363
1364 /* Debug Core Register Selector Register Definitions */
1365 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */
1366 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */
1367
1368 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */
1369 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */
1370
1371 /* Debug Exception and Monitor Control Register Definitions */
1372 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */
1373 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */
1374
1375 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */
1376 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */
1377
1378 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */
1379 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */
1380
1381 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */
1382 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */
1383
1384 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */
1385 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */
1386
1387 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */
1388 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */
1389
1390 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */
1391 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */
1392
1393 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */
1394 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */
1395
1396 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */
1397 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */
1398
1399 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */
1400 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */
1401
1402 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */
1403 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */
1404
1405 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */
1406 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */
1407
1408 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */
1409 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */
1410
1411 /*@} end of group CMSIS_CoreDebug */
1412
1413
1414 /**
1415   \ingroup    CMSIS_core_register
1416   \defgroup   CMSIS_core_bitfield     Core register bit field macros
1417   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
1418   @{
1419  */
1420
1421 /**
1422   \brief   Mask and shift a bit field value for use in a register bit range.
1423   \param[in] field  Name of the register bit field.
1424   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
1425   \return           Masked and shifted value.
1426 */
1427 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
1428
1429 /**
1430   \brief     Mask and shift a register value to extract a bit filed value.
1431   \param[in] field  Name of the register bit field.
1432   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
1433   \return           Masked and shifted bit field value.
1434 */
1435 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
1436
1437 /*@} end of group CMSIS_core_bitfield */
1438
1439
1440 /**
1441   \ingroup    CMSIS_core_register
1442   \defgroup   CMSIS_core_base     Core Definitions
1443   \brief      Definitions for base addresses, unions, and structures.
1444   @{
1445  */
1446
1447 /* Memory mapping of SC300 Hardware */
1448 #define SCS_BASE            (0xE000E000UL)                            /*!< System Control Space Base Address */
1449 #define ITM_BASE            (0xE0000000UL)                            /*!< ITM Base Address */
1450 #define DWT_BASE            (0xE0001000UL)                            /*!< DWT Base Address */
1451 #define TPI_BASE            (0xE0040000UL)                            /*!< TPI Base Address */
1452 #define CoreDebug_BASE      (0xE000EDF0UL)                            /*!< Core Debug Base Address */
1453 #define SysTick_BASE        (SCS_BASE +  0x0010UL)                    /*!< SysTick Base Address */
1454 #define NVIC_BASE           (SCS_BASE +  0x0100UL)                    /*!< NVIC Base Address */
1455 #define SCB_BASE            (SCS_BASE +  0x0D00UL)                    /*!< System Control Block Base Address */
1456
1457 #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE      )   /*!< System control Register not in SCB */
1458 #define SCB                 ((SCB_Type       *)     SCB_BASE      )   /*!< SCB configuration struct */
1459 #define SysTick             ((SysTick_Type   *)     SysTick_BASE  )   /*!< SysTick configuration struct */
1460 #define NVIC                ((NVIC_Type      *)     NVIC_BASE     )   /*!< NVIC configuration struct */
1461 #define ITM                 ((ITM_Type       *)     ITM_BASE      )   /*!< ITM configuration struct */
1462 #define DWT                 ((DWT_Type       *)     DWT_BASE      )   /*!< DWT configuration struct */
1463 #define TPI                 ((TPI_Type       *)     TPI_BASE      )   /*!< TPI configuration struct */
1464 #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE)   /*!< Core Debug configuration struct */
1465
1466 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1467   #define MPU_BASE          (SCS_BASE +  0x0D90UL)                    /*!< Memory Protection Unit */
1468   #define MPU               ((MPU_Type       *)     MPU_BASE      )   /*!< Memory Protection Unit */
1469 #endif
1470
1471 /*@} */
1472
1473
1474
1475 /*******************************************************************************
1476  *                Hardware Abstraction Layer
1477   Core Function Interface contains:
1478   - Core NVIC Functions
1479   - Core SysTick Functions
1480   - Core Debug Functions
1481   - Core Register Access Functions
1482  ******************************************************************************/
1483 /**
1484   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
1485 */
1486
1487
1488
1489 /* ##########################   NVIC functions  #################################### */
1490 /**
1491   \ingroup  CMSIS_Core_FunctionInterface
1492   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
1493   \brief    Functions that manage interrupts and exceptions via the NVIC.
1494   @{
1495  */
1496
1497 /**
1498   \brief   Set Priority Grouping
1499   \details Sets the priority grouping field using the required unlock sequence.
1500            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
1501            Only values from 0..7 are used.
1502            In case of a conflict between priority grouping and available
1503            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
1504   \param [in]      PriorityGroup  Priority grouping field.
1505  */
1506 __STATIC_INLINE void NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
1507 {
1508   uint32_t reg_value;
1509   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
1510
1511   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
1512   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
1513   reg_value  =  (reg_value                                   |
1514                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
1515                 (PriorityGroupTmp << 8U)                      );              /* Insert write key and priorty group */
1516   SCB->AIRCR =  reg_value;
1517 }
1518
1519
1520 /**
1521   \brief   Get Priority Grouping
1522   \details Reads the priority grouping field from the NVIC Interrupt Controller.
1523   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
1524  */
1525 __STATIC_INLINE uint32_t NVIC_GetPriorityGrouping(void)
1526 {
1527   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
1528 }
1529
1530
1531 /**
1532   \brief   Enable Interrupt
1533   \details Enables a device specific interrupt in the NVIC interrupt controller.
1534   \param [in]      IRQn  Device specific interrupt number.
1535   \note    IRQn must not be negative.
1536  */
1537 __STATIC_INLINE void NVIC_EnableIRQ(IRQn_Type IRQn)
1538 {
1539   if ((int32_t)(IRQn) >= 0)
1540   {
1541     NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
1542   }
1543 }
1544
1545
1546 /**
1547   \brief   Get Interrupt Enable status
1548   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
1549   \param [in]      IRQn  Device specific interrupt number.
1550   \return             0  Interrupt is not enabled.
1551   \return             1  Interrupt is enabled.
1552   \note    IRQn must not be negative.
1553  */
1554 __STATIC_INLINE uint32_t NVIC_GetEnableIRQ(IRQn_Type IRQn)
1555 {
1556   if ((int32_t)(IRQn) >= 0)
1557   {
1558     return((uint32_t)(((NVIC->ISER[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1559   }
1560   else
1561   {
1562     return(0U);
1563   }
1564 }
1565
1566
1567 /**
1568   \brief   Disable Interrupt
1569   \details Disables a device specific interrupt in the NVIC interrupt controller.
1570   \param [in]      IRQn  Device specific interrupt number.
1571   \note    IRQn must not be negative.
1572  */
1573 __STATIC_INLINE void NVIC_DisableIRQ(IRQn_Type IRQn)
1574 {
1575   if ((int32_t)(IRQn) >= 0)
1576   {
1577     NVIC->ICER[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
1578   }
1579 }
1580
1581
1582 /**
1583   \brief   Get Pending Interrupt
1584   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
1585   \param [in]      IRQn  Device specific interrupt number.
1586   \return             0  Interrupt status is not pending.
1587   \return             1  Interrupt status is pending.
1588   \note    IRQn must not be negative.
1589  */
1590 __STATIC_INLINE uint32_t NVIC_GetPendingIRQ(IRQn_Type IRQn)
1591 {
1592   if ((int32_t)(IRQn) >= 0)
1593   {
1594     return((uint32_t)(((NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1595   }
1596   else
1597   {
1598     return(0U);
1599   }
1600 }
1601
1602
1603 /**
1604   \brief   Set Pending Interrupt
1605   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
1606   \param [in]      IRQn  Device specific interrupt number.
1607   \note    IRQn must not be negative.
1608  */
1609 __STATIC_INLINE void NVIC_SetPendingIRQ(IRQn_Type IRQn)
1610 {
1611   if ((int32_t)(IRQn) >= 0)
1612   {
1613     NVIC->ISPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
1614   }
1615 }
1616
1617
1618 /**
1619   \brief   Clear Pending Interrupt
1620   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
1621   \param [in]      IRQn  Device specific interrupt number.
1622   \note    IRQn must not be negative.
1623  */
1624 __STATIC_INLINE void NVIC_ClearPendingIRQ(IRQn_Type IRQn)
1625 {
1626   if ((int32_t)(IRQn) >= 0)
1627   {
1628     NVIC->ICPR[(((uint32_t)(int32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL));
1629   }
1630 }
1631
1632
1633 /**
1634   \brief   Get Active Interrupt
1635   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
1636   \param [in]      IRQn  Device specific interrupt number.
1637   \return             0  Interrupt status is not active.
1638   \return             1  Interrupt status is active.
1639   \note    IRQn must not be negative.
1640  */
1641 __STATIC_INLINE uint32_t NVIC_GetActive(IRQn_Type IRQn)
1642 {
1643   if ((int32_t)(IRQn) >= 0)
1644   {
1645     return((uint32_t)(((NVIC->IABR[(((uint32_t)(int32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)(int32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1646   }
1647   else
1648   {
1649     return(0U);
1650   }
1651 }
1652
1653
1654 /**
1655   \brief   Set Interrupt Priority
1656   \details Sets the priority of a device specific interrupt or a processor exception.
1657            The interrupt number can be positive to specify a device specific interrupt,
1658            or negative to specify a processor exception.
1659   \param [in]      IRQn  Interrupt number.
1660   \param [in]  priority  Priority to set.
1661   \note    The priority cannot be set for every processor exception.
1662  */
1663 __STATIC_INLINE void NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
1664 {
1665   if ((int32_t)(IRQn) >= 0)
1666   {
1667     NVIC->IP[((uint32_t)(int32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
1668   }
1669   else
1670   {
1671     SCB->SHP[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
1672   }
1673 }
1674
1675
1676 /**
1677   \brief   Get Interrupt Priority
1678   \details Reads the priority of a device specific interrupt or a processor exception.
1679            The interrupt number can be positive to specify a device specific interrupt,
1680            or negative to specify a processor exception.
1681   \param [in]   IRQn  Interrupt number.
1682   \return             Interrupt Priority.
1683                       Value is aligned automatically to the implemented priority bits of the microcontroller.
1684  */
1685 __STATIC_INLINE uint32_t NVIC_GetPriority(IRQn_Type IRQn)
1686 {
1687
1688   if ((int32_t)(IRQn) >= 0)
1689   {
1690     return(((uint32_t)NVIC->IP[((uint32_t)(int32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
1691   }
1692   else
1693   {
1694     return(((uint32_t)SCB->SHP[(((uint32_t)(int32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
1695   }
1696 }
1697
1698
1699 /**
1700   \brief   Encode Priority
1701   \details Encodes the priority for an interrupt with the given priority group,
1702            preemptive priority value, and subpriority value.
1703            In case of a conflict between priority grouping and available
1704            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
1705   \param [in]     PriorityGroup  Used priority group.
1706   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
1707   \param [in]       SubPriority  Subpriority value (starting from 0).
1708   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
1709  */
1710 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
1711 {
1712   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
1713   uint32_t PreemptPriorityBits;
1714   uint32_t SubPriorityBits;
1715
1716   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
1717   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
1718
1719   return (
1720            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
1721            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
1722          );
1723 }
1724
1725
1726 /**
1727   \brief   Decode Priority
1728   \details Decodes an interrupt priority value with a given priority group to
1729            preemptive priority value and subpriority value.
1730            In case of a conflict between priority grouping and available
1731            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
1732   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
1733   \param [in]     PriorityGroup  Used priority group.
1734   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
1735   \param [out]     pSubPriority  Subpriority value (starting from 0).
1736  */
1737 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
1738 {
1739   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
1740   uint32_t PreemptPriorityBits;
1741   uint32_t SubPriorityBits;
1742
1743   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
1744   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
1745
1746   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
1747   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
1748 }
1749
1750
1751 /**
1752   \brief   System Reset
1753   \details Initiates a system reset request to reset the MCU.
1754  */
1755 __STATIC_INLINE void NVIC_SystemReset(void)
1756 {
1757   __DSB();                                                          /* Ensure all outstanding memory accesses included
1758                                                                        buffered write are completed before reset */
1759   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
1760                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
1761                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
1762   __DSB();                                                          /* Ensure completion of memory access */
1763
1764   for(;;)                                                           /* wait until reset */
1765   {
1766     __NOP();
1767   }
1768 }
1769
1770 /*@} end of CMSIS_Core_NVICFunctions */
1771
1772
1773 /* ##########################  FPU functions  #################################### */
1774 /**
1775   \ingroup  CMSIS_Core_FunctionInterface
1776   \defgroup CMSIS_Core_FpuFunctions FPU Functions
1777   \brief    Function that provides FPU type.
1778   @{
1779  */
1780
1781 /**
1782   \brief   get FPU type
1783   \details returns the FPU type
1784   \returns
1785    - \b  0: No FPU
1786    - \b  1: Single precision FPU
1787    - \b  2: Double + Single precision FPU
1788  */
1789 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
1790 {
1791     return 0U;           /* No FPU */
1792 }
1793
1794
1795 /*@} end of CMSIS_Core_FpuFunctions */
1796
1797
1798
1799 /* ##################################    SysTick function  ############################################ */
1800 /**
1801   \ingroup  CMSIS_Core_FunctionInterface
1802   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
1803   \brief    Functions that configure the System.
1804   @{
1805  */
1806
1807 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
1808
1809 /**
1810   \brief   System Tick Configuration
1811   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
1812            Counter is in free running mode to generate periodic interrupts.
1813   \param [in]  ticks  Number of ticks between two interrupts.
1814   \return          0  Function succeeded.
1815   \return          1  Function failed.
1816   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
1817            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
1818            must contain a vendor-specific implementation of this function.
1819  */
1820 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
1821 {
1822   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
1823   {
1824     return (1UL);                                                   /* Reload value impossible */
1825   }
1826
1827   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
1828   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
1829   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
1830   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
1831                    SysTick_CTRL_TICKINT_Msk   |
1832                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
1833   return (0UL);                                                     /* Function successful */
1834 }
1835
1836 #endif
1837
1838 /*@} end of CMSIS_Core_SysTickFunctions */
1839
1840
1841
1842 /* ##################################### Debug In/Output function ########################################### */
1843 /**
1844   \ingroup  CMSIS_Core_FunctionInterface
1845   \defgroup CMSIS_core_DebugFunctions ITM Functions
1846   \brief    Functions that access the ITM debug interface.
1847   @{
1848  */
1849
1850 extern volatile int32_t ITM_RxBuffer;                    /*!< External variable to receive characters. */
1851 #define                 ITM_RXBUFFER_EMPTY   0x5AA55AA5U /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
1852
1853
1854 /**
1855   \brief   ITM Send Character
1856   \details Transmits a character via the ITM channel 0, and
1857            \li Just returns when no debugger is connected that has booked the output.
1858            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
1859   \param [in]     ch  Character to transmit.
1860   \returns            Character to transmit.
1861  */
1862 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
1863 {
1864   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
1865       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
1866   {
1867     while (ITM->PORT[0U].u32 == 0UL)
1868     {
1869       __NOP();
1870     }
1871     ITM->PORT[0U].u8 = (uint8_t)ch;
1872   }
1873   return (ch);
1874 }
1875
1876
1877 /**
1878   \brief   ITM Receive Character
1879   \details Inputs a character via the external variable \ref ITM_RxBuffer.
1880   \return             Received character.
1881   \return         -1  No character pending.
1882  */
1883 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
1884 {
1885   int32_t ch = -1;                           /* no character available */
1886
1887   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
1888   {
1889     ch = ITM_RxBuffer;
1890     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
1891   }
1892
1893   return (ch);
1894 }
1895
1896
1897 /**
1898   \brief   ITM Check Character
1899   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
1900   \return          0  No character available.
1901   \return          1  Character available.
1902  */
1903 __STATIC_INLINE int32_t ITM_CheckChar (void)
1904 {
1905
1906   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
1907   {
1908     return (0);                              /* no character available */
1909   }
1910   else
1911   {
1912     return (1);                              /*    character available */
1913   }
1914 }
1915
1916 /*@} end of CMSIS_core_DebugFunctions */
1917
1918
1919
1920
1921 #ifdef __cplusplus
1922 }
1923 #endif
1924
1925 #endif /* __CORE_SC300_H_DEPENDANT */
1926
1927 #endif /* __CMSIS_GENERIC */