]> begriffs open source - cmsis/blob - CMSIS/CoreValidation/Source/Config/CV_Config.h
CoreValidation: Fixed Cortex-A9neon mfpu setting to be compatible between AC6 and...
[cmsis] / CMSIS / CoreValidation / Source / Config / CV_Config.h
1 /*-----------------------------------------------------------------------------
2  *      Name:         CV_Config.h 
3  *      Purpose:      CV Config header
4  *----------------------------------------------------------------------------
5  *      Copyright (c) 2017 ARM Limited. All rights reserved.
6  *----------------------------------------------------------------------------*/
7 #ifndef __CV_CONFIG_H
8 #define __CV_CONFIG_H
9
10 #include "RTE_Components.h"
11 #include CMSIS_device_header
12
13 //-------- <<< Use Configuration Wizard in Context Menu >>> --------------------
14
15 // <h> Common Test Settings
16 // <o> Print Output Format <0=> Plain Text <1=> XML
17 // <i> Set the test results output format to plain text or XML
18 #ifndef PRINT_XML_REPORT
19 #define PRINT_XML_REPORT            0
20 #endif
21 // <o> Buffer size for assertions results
22 // <i> Set the buffer size for assertions results buffer
23 #define BUFFER_ASSERTIONS           128U
24 // </h>
25
26 // <h> Disable Test Cases
27 // <i> Uncheck to disable an individual test case
28 // <q00> TC_CoreInstr_NOP
29 // <q01> TC_CoreInstr_REV
30 // <q02> TC_CoreInstr_REV16
31 // <q03> TC_CoreInstr_REVSH
32 // <q04> TC_CoreInstr_ROR
33 // <q05> TC_CoreInstr_RBIT
34 // <q06> TC_CoreInstr_CLZ
35 // <q07> TC_CoreInstr_SSAT
36 // <q08> TC_CoreInstr_USAT
37 //
38 // <q09> TC_CoreFunc_EnDisIRQ
39 // <q10> TC_CoreFunc_Control
40 // <q11> TC_CoreFunc_IPSR
41 // <q12> TC_CoreFunc_APSR
42 // <q13> TC_CoreFunc_PSP
43 // <q14> TC_CoreFunc_MSP
44 // <q13> TC_CoreFunc_PSPLIM
45 // <q14> TC_CoreFunc_PSPLIM_NS
46 // <q15> TC_CoreFunc_MSPLIM
47 // <q16> TC_CoreFunc_MSPLIM_NS
48 // <q17> TC_CoreFunc_PRIMASK
49 // <q18> TC_CoreFunc_FAULTMASK
50 // <q19> TC_CoreFunc_BASEPRI
51 // <q20> TC_CoreFunc_FPSCR
52 //
53 // <q21> TC_MPU_SetClear
54 // <q22> TC_MPU_Load
55 #define TC_COREINSTR_NOP_EN         1
56 #define TC_COREINSTR_REV_EN         1
57 #define TC_COREINSTR_REV16_EN       1
58 #define TC_COREINSTR_REVSH_EN       1
59 #define TC_COREINSTR_ROR_EN         1
60 #define TC_COREINSTR_RBIT_EN        1
61 #define TC_COREINSTR_CLZ_EN         1
62 #define TC_COREINSTR_SSAT_EN        1
63 #define TC_COREINSTR_USAT_EN        1
64
65 #define TC_COREFUNC_ENDISIRQ_EN     1
66 #define TC_COREFUNC_CONTROL_EN      1
67 #define TC_COREFUNC_IPSR_EN         1
68 #define TC_COREFUNC_APSR_EN         1
69 #define TC_COREFUNC_PSP_EN          1
70 #define TC_COREFUNC_MSP_EN          1
71 #define TC_COREFUNC_PSPLIM_EN       1
72 #define TC_COREFUNC_PSPLIM_NS_EN    1
73 #define TC_COREFUNC_MSPLIM_EN       1
74 #define TC_COREFUNC_MSPLIM_NS_EN    1
75 #define TC_COREFUNC_PRIMASK_EN      1
76 #define TC_COREFUNC_FAULTMASK_EN    1
77 #define TC_COREFUNC_BASEPRI_EN      1
78 #define TC_COREFUNC_FPSCR_EN        1
79
80 #define TC_MPU_SETCLEAR_EN          1
81 #define TC_MPU_LOAD_EN              1
82 // </h>
83
84 #endif /* __CV_CONFIG_H */
85