]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_armv8mbl.h
RTOS2: Update documentation for OS Tick
[cmsis] / CMSIS / Core / Include / core_armv8mbl.h
1 /**************************************************************************//**
2  * @file     core_armv8mbl.h
3  * @brief    CMSIS Armv8-M Baseline Core Peripheral Access Layer Header File
4  * @version  V5.2.0
5  * @date     04. April 2023
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2023 Arm Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26   #pragma system_include                        /* treat file as system include file for MISRA check */
27 #elif defined (__clang__)
28   #pragma clang system_header                   /* treat file as system include file */
29 #elif defined ( __GNUC__ )
30   #pragma GCC diagnostic ignored "-Wpedantic"   /* disable pedantic warning due to unnamed structs/unions */
31 #endif
32
33 #ifndef __CORE_ARMV8MBL_H_GENERIC
34 #define __CORE_ARMV8MBL_H_GENERIC
35
36 #include <stdint.h>
37
38 #ifdef __cplusplus
39  extern "C" {
40 #endif
41
42 /**
43   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
44   CMSIS violates the following MISRA-C:2004 rules:
45
46    \li Required Rule 8.5, object/function definition in header file.<br>
47      Function definitions in header files are used to allow 'inlining'.
48
49    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
50      Unions are used for effective representation of core registers.
51
52    \li Advisory Rule 19.7, Function-like macro defined.<br>
53      Function-like macros are used to allow more efficient code.
54  */
55
56
57 /*******************************************************************************
58  *                 CMSIS definitions
59  ******************************************************************************/
60 /**
61   \ingroup Cortex_ARMv8MBL
62   @{
63  */
64
65 #include "cmsis_version.h"
66
67 /*  CMSIS definitions */
68 #define __ARMv8MBL_CMSIS_VERSION_MAIN  (__CM_CMSIS_VERSION_MAIN)                   /*!< \deprecated [31:16] CMSIS HAL main version */
69 #define __ARMv8MBL_CMSIS_VERSION_SUB   (__CM_CMSIS_VERSION_SUB)                    /*!< \deprecated [15:0]  CMSIS HAL sub version */
70 #define __ARMv8MBL_CMSIS_VERSION       ((__ARMv8MBL_CMSIS_VERSION_MAIN << 16U) | \
71                                          __ARMv8MBL_CMSIS_VERSION_SUB           )  /*!< \deprecated CMSIS HAL version number */
72
73 #define __CORTEX_M                     (2U)                                        /*!< Cortex-M Core */
74
75 /** __FPU_USED indicates whether an FPU is used or not.
76     This core does not support an FPU at all
77 */
78 #define __FPU_USED       0U
79
80 #if defined ( __CC_ARM )
81   #if defined __TARGET_FPU_VFP
82     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
83   #endif
84
85 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
86   #if defined __ARM_FP
87     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
88   #endif
89
90 #elif defined (__ti__)
91   #if defined (__ARM_FP)
92     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
93   #endif
94
95 #elif defined ( __GNUC__ )
96   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
97     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
98   #endif
99
100 #elif defined ( __ICCARM__ )
101   #if defined __ARMVFP__
102     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
103   #endif
104
105 #elif defined ( __TI_ARM__ )
106   #if defined __TI_VFP_SUPPORT__
107     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
108   #endif
109
110 #elif defined ( __TASKING__ )
111   #if defined __FPU_VFP__
112     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
113   #endif
114
115 #elif defined ( __CSMC__ )
116   #if ( __CSMC__ & 0x400U)
117     #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
118   #endif
119
120 #endif
121
122 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
123
124
125 #ifdef __cplusplus
126 }
127 #endif
128
129 #endif /* __CORE_ARMV8MBL_H_GENERIC */
130
131 #ifndef __CMSIS_GENERIC
132
133 #ifndef __CORE_ARMV8MBL_H_DEPENDANT
134 #define __CORE_ARMV8MBL_H_DEPENDANT
135
136 #ifdef __cplusplus
137  extern "C" {
138 #endif
139
140 /* check device defines and use defaults */
141 #if defined __CHECK_DEVICE_DEFINES
142   #ifndef __ARMv8MBL_REV
143     #define __ARMv8MBL_REV               0x0000U
144     #warning "__ARMv8MBL_REV not defined in device header file; using default!"
145   #endif
146
147   #ifndef __FPU_PRESENT
148     #define __FPU_PRESENT             0U
149     #warning "__FPU_PRESENT not defined in device header file; using default!"
150   #endif
151
152   #ifndef __MPU_PRESENT
153     #define __MPU_PRESENT             0U
154     #warning "__MPU_PRESENT not defined in device header file; using default!"
155   #endif
156
157   #ifndef __SAUREGION_PRESENT
158     #define __SAUREGION_PRESENT       0U
159     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
160   #endif
161
162   #ifndef __VTOR_PRESENT
163     #define __VTOR_PRESENT            0U
164     #warning "__VTOR_PRESENT not defined in device header file; using default!"
165   #endif
166
167   #ifndef __NVIC_PRIO_BITS
168     #define __NVIC_PRIO_BITS          2U
169     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
170   #endif
171
172   #ifndef __Vendor_SysTickConfig
173     #define __Vendor_SysTickConfig    0U
174     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
175   #endif
176
177   #ifndef __ETM_PRESENT
178     #define __ETM_PRESENT             0U
179     #warning "__ETM_PRESENT not defined in device header file; using default!"
180   #endif
181
182   #ifndef __MTB_PRESENT
183     #define __MTB_PRESENT             0U
184     #warning "__MTB_PRESENT not defined in device header file; using default!"
185   #endif
186
187 #endif
188
189 /* IO definitions (access restrictions to peripheral registers) */
190 /**
191     \defgroup CMSIS_glob_defs CMSIS Global Defines
192
193     <strong>IO Type Qualifiers</strong> are used
194     \li to specify the access to peripheral variables.
195     \li for automatic generation of peripheral register debug information.
196 */
197 #ifdef __cplusplus
198   #define   __I     volatile             /*!< Defines 'read only' permissions */
199 #else
200   #define   __I     volatile const       /*!< Defines 'read only' permissions */
201 #endif
202 #define     __O     volatile             /*!< Defines 'write only' permissions */
203 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
204
205 /* following defines should be used for structure members */
206 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
207 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
208 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
209
210 /*@} end of group ARMv8MBL */
211
212
213
214 /*******************************************************************************
215  *                 Register Abstraction
216   Core Register contain:
217   - Core Register
218   - Core NVIC Register
219   - Core SCB Register
220   - Core SysTick Register
221   - Core Debug Register
222   - Core MPU Register
223   - Core SAU Register
224  ******************************************************************************/
225 /**
226   \defgroup CMSIS_core_register Defines and Type Definitions
227   \brief Type definitions and defines for Cortex-M processor based devices.
228 */
229
230 /**
231   \ingroup    CMSIS_core_register
232   \defgroup   CMSIS_CORE  Status and Control Registers
233   \brief      Core Register type definitions.
234   @{
235  */
236
237 /**
238   \brief  Union type to access the Application Program Status Register (APSR).
239  */
240 typedef union
241 {
242   struct
243   {
244     uint32_t _reserved0:28;              /*!< bit:  0..27  Reserved */
245     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
246     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
247     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
248     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
249   } b;                                   /*!< Structure used for bit  access */
250   uint32_t w;                            /*!< Type      used for word access */
251 } APSR_Type;
252
253 /* APSR Register Definitions */
254 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
255 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
256
257 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
258 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
259
260 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
261 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
262
263 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
264 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
265
266
267 /**
268   \brief  Union type to access the Interrupt Program Status Register (IPSR).
269  */
270 typedef union
271 {
272   struct
273   {
274     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
275     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
276   } b;                                   /*!< Structure used for bit  access */
277   uint32_t w;                            /*!< Type      used for word access */
278 } IPSR_Type;
279
280 /* IPSR Register Definitions */
281 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
282 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
283
284
285 /**
286   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
287  */
288 typedef union
289 {
290   struct
291   {
292     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
293     uint32_t _reserved0:15;              /*!< bit:  9..23  Reserved */
294     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
295     uint32_t _reserved1:3;               /*!< bit: 25..27  Reserved */
296     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
297     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
298     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
299     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
300   } b;                                   /*!< Structure used for bit  access */
301   uint32_t w;                            /*!< Type      used for word access */
302 } xPSR_Type;
303
304 /* xPSR Register Definitions */
305 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
306 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
307
308 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
309 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
310
311 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
312 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
313
314 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
315 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
316
317 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
318 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
319
320 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
321 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
322
323
324 /**
325   \brief  Union type to access the Control Registers (CONTROL).
326  */
327 typedef union
328 {
329   struct
330   {
331     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
332     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
333     uint32_t _reserved1:30;              /*!< bit:  2..31  Reserved */
334   } b;                                   /*!< Structure used for bit  access */
335   uint32_t w;                            /*!< Type      used for word access */
336 } CONTROL_Type;
337
338 /* CONTROL Register Definitions */
339 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
340 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
341
342 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
343 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
344
345 /*@} end of group CMSIS_CORE */
346
347
348 /**
349   \ingroup    CMSIS_core_register
350   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
351   \brief      Type definitions for the NVIC Registers
352   @{
353  */
354
355 /**
356   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
357  */
358 typedef struct
359 {
360   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
361         uint32_t RESERVED0[16U];
362   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
363         uint32_t RSERVED1[16U];
364   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
365         uint32_t RESERVED2[16U];
366   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
367         uint32_t RESERVED3[16U];
368   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
369         uint32_t RESERVED4[16U];
370   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
371         uint32_t RESERVED5[16U];
372   __IOM uint32_t IPR[124U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register */
373 }  NVIC_Type;
374
375 /*@} end of group CMSIS_NVIC */
376
377
378 /**
379   \ingroup  CMSIS_core_register
380   \defgroup CMSIS_SCB     System Control Block (SCB)
381   \brief    Type definitions for the System Control Block Registers
382   @{
383  */
384
385 /**
386   \brief  Structure type to access the System Control Block (SCB).
387  */
388 typedef struct
389 {
390   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
391   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
392 #if defined (__VTOR_PRESENT) && (__VTOR_PRESENT == 1U)
393   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
394 #else
395         uint32_t RESERVED0;
396 #endif
397   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
398   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
399   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
400         uint32_t RESERVED1;
401   __IOM uint32_t SHPR[2U];               /*!< Offset: 0x01C (R/W)  System Handlers Priority Registers. [0] is RESERVED */
402   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
403 } SCB_Type;
404
405 /* SCB CPUID Register Definitions */
406 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
407 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
408
409 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
410 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
411
412 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
413 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
414
415 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
416 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
417
418 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
419 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
420
421 /* SCB Interrupt Control State Register Definitions */
422 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
423 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
424
425 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
426 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
427
428 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
429 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
430
431 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
432 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
433
434 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
435 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
436
437 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
438 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
439
440 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
441 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
442
443 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
444 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
445
446 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
447 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
448
449 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
450 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
451
452 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
453 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
454
455 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
456 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
457
458 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
459 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
460
461 #if defined (__VTOR_PRESENT) && (__VTOR_PRESENT == 1U)
462 /* SCB Vector Table Offset Register Definitions */
463 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
464 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
465 #endif
466
467 /* SCB Application Interrupt and Reset Control Register Definitions */
468 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
469 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
470
471 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
472 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
473
474 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
475 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
476
477 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
478 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
479
480 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
481 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
482
483 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
484 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
485
486 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
487 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
488
489 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
490 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
491
492 /* SCB System Control Register Definitions */
493 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
494 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
495
496 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
497 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
498
499 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
500 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
501
502 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
503 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
504
505 /* SCB Configuration Control Register Definitions */
506 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
507 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
508
509 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
510 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
511
512 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
513 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
514
515 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
516 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
517
518 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
519 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
520
521 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
522 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
523
524 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
525 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
526
527 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
528 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
529
530 /* SCB System Handler Control and State Register Definitions */
531 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
532 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
533
534 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
535 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
536
537 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
538 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
539
540 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
541 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
542
543 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
544 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
545
546 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
547 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
548
549 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
550 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
551
552 /*@} end of group CMSIS_SCB */
553
554
555 /**
556   \ingroup  CMSIS_core_register
557   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
558   \brief    Type definitions for the System Timer Registers.
559   @{
560  */
561
562 /**
563   \brief  Structure type to access the System Timer (SysTick).
564  */
565 typedef struct
566 {
567   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
568   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
569   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
570   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
571 } SysTick_Type;
572
573 /* SysTick Control / Status Register Definitions */
574 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
575 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
576
577 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
578 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
579
580 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
581 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
582
583 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
584 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
585
586 /* SysTick Reload Register Definitions */
587 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
588 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
589
590 /* SysTick Current Register Definitions */
591 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
592 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
593
594 /* SysTick Calibration Register Definitions */
595 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
596 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
597
598 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
599 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
600
601 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
602 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
603
604 /*@} end of group CMSIS_SysTick */
605
606
607 /**
608   \ingroup  CMSIS_core_register
609   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
610   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
611   @{
612  */
613
614 /**
615   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
616  */
617 typedef struct
618 {
619   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
620         uint32_t RESERVED0[6U];
621   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
622   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
623         uint32_t RESERVED1[1U];
624   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
625         uint32_t RESERVED2[1U];
626   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
627         uint32_t RESERVED3[1U];
628   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
629         uint32_t RESERVED4[1U];
630   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
631         uint32_t RESERVED5[1U];
632   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
633         uint32_t RESERVED6[1U];
634   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
635         uint32_t RESERVED7[1U];
636   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
637         uint32_t RESERVED8[1U];
638   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
639         uint32_t RESERVED9[1U];
640   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
641         uint32_t RESERVED10[1U];
642   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
643         uint32_t RESERVED11[1U];
644   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
645         uint32_t RESERVED12[1U];
646   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
647         uint32_t RESERVED13[1U];
648   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
649         uint32_t RESERVED14[1U];
650   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
651         uint32_t RESERVED15[1U];
652   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
653         uint32_t RESERVED16[1U];
654   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
655         uint32_t RESERVED17[1U];
656   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
657         uint32_t RESERVED18[1U];
658   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
659         uint32_t RESERVED19[1U];
660   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
661         uint32_t RESERVED20[1U];
662   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
663         uint32_t RESERVED21[1U];
664   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
665         uint32_t RESERVED22[1U];
666   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
667         uint32_t RESERVED23[1U];
668   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
669         uint32_t RESERVED24[1U];
670   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
671         uint32_t RESERVED25[1U];
672   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
673         uint32_t RESERVED26[1U];
674   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
675         uint32_t RESERVED27[1U];
676   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
677         uint32_t RESERVED28[1U];
678   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
679         uint32_t RESERVED29[1U];
680   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
681         uint32_t RESERVED30[1U];
682   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
683         uint32_t RESERVED31[1U];
684   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
685 } DWT_Type;
686
687 /* DWT Control Register Definitions */
688 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
689 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
690
691 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
692 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
693
694 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
695 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
696
697 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
698 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
699
700 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
701 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
702
703 /* DWT Comparator Function Register Definitions */
704 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
705 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
706
707 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
708 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
709
710 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
711 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
712
713 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
714 #define DWT_FUNCTION_ACTION_Msk            (0x3UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
715
716 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
717 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
718
719 /*@}*/ /* end of group CMSIS_DWT */
720
721
722 /**
723   \ingroup  CMSIS_core_register
724   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
725   \brief    Type definitions for the Trace Port Interface (TPI)
726   @{
727  */
728
729 /**
730   \brief  Structure type to access the Trace Port Interface Register (TPI).
731  */
732 typedef struct
733 {
734   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Sizes Register */
735   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Sizes Register */
736         uint32_t RESERVED0[2U];
737   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
738         uint32_t RESERVED1[55U];
739   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
740         uint32_t RESERVED2[131U];
741   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
742   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
743   __IOM uint32_t PSCR;                   /*!< Offset: 0x308 (R/W)  Periodic Synchronization Control Register */
744         uint32_t RESERVED3[809U];
745   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  Software Lock Access Register */
746   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  Software Lock Status Register */
747         uint32_t RESERVED4[4U];
748   __IM  uint32_t TYPE;                   /*!< Offset: 0xFC8 (R/ )  Device Identifier Register */
749   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  Device Type Register */
750 } TPI_Type;
751
752 /* TPI Asynchronous Clock Prescaler Register Definitions */
753 #define TPI_ACPR_SWOSCALER_Pos              0U                                         /*!< TPI ACPR: SWOSCALER Position */
754 #define TPI_ACPR_SWOSCALER_Msk             (0xFFFFUL /*<< TPI_ACPR_SWOSCALER_Pos*/)    /*!< TPI ACPR: SWOSCALER Mask */
755
756 /* TPI Selected Pin Protocol Register Definitions */
757 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
758 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
759
760 /* TPI Formatter and Flush Status Register Definitions */
761 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
762 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
763
764 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
765 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
766
767 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
768 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
769
770 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
771 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
772
773 /* TPI Formatter and Flush Control Register Definitions */
774 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
775 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
776
777 #define TPI_FFCR_FOnMan_Pos                 6U                                         /*!< TPI FFCR: FOnMan Position */
778 #define TPI_FFCR_FOnMan_Msk                (0x1UL << TPI_FFCR_FOnMan_Pos)              /*!< TPI FFCR: FOnMan Mask */
779
780 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
781 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
782
783 /* TPI Periodic Synchronization Control Register Definitions */
784 #define TPI_PSCR_PSCount_Pos                0U                                         /*!< TPI PSCR: PSCount Position */
785 #define TPI_PSCR_PSCount_Msk               (0x1FUL /*<< TPI_PSCR_PSCount_Pos*/)        /*!< TPI PSCR: TPSCount Mask */
786
787 /* TPI Software Lock Status Register Definitions */
788 #define TPI_LSR_nTT_Pos                     1U                                         /*!< TPI LSR: Not thirty-two bit. Position */
789 #define TPI_LSR_nTT_Msk                    (0x1UL << TPI_LSR_nTT_Pos)                  /*!< TPI LSR: Not thirty-two bit. Mask */
790
791 #define TPI_LSR_SLK_Pos                     1U                                         /*!< TPI LSR: Software Lock status Position */
792 #define TPI_LSR_SLK_Msk                    (0x1UL << TPI_LSR_SLK_Pos)                  /*!< TPI LSR: Software Lock status Mask */
793
794 #define TPI_LSR_SLI_Pos                     0U                                         /*!< TPI LSR: Software Lock implemented Position */
795 #define TPI_LSR_SLI_Msk                    (0x1UL /*<< TPI_LSR_SLI_Pos*/)              /*!< TPI LSR: Software Lock implemented Mask */
796
797 /* TPI DEVID Register Definitions */
798 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
799 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
800
801 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
802 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
803
804 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
805 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
806
807 #define TPI_DEVID_FIFOSZ_Pos                6U                                         /*!< TPI DEVID: FIFO depth Position */
808 #define TPI_DEVID_FIFOSZ_Msk               (0x7UL << TPI_DEVID_FIFOSZ_Pos)             /*!< TPI DEVID: FIFO depth Mask */
809
810 /* TPI DEVTYPE Register Definitions */
811 #define TPI_DEVTYPE_SubType_Pos             4U                                         /*!< TPI DEVTYPE: SubType Position */
812 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
813
814 #define TPI_DEVTYPE_MajorType_Pos           0U                                         /*!< TPI DEVTYPE: MajorType Position */
815 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
816
817 /*@}*/ /* end of group CMSIS_TPI */
818
819
820 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
821 /**
822   \ingroup  CMSIS_core_register
823   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
824   \brief    Type definitions for the Memory Protection Unit (MPU)
825   @{
826  */
827
828 /**
829   \brief  Structure type to access the Memory Protection Unit (MPU).
830  */
831 typedef struct
832 {
833   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
834   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
835   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
836   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
837   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
838         uint32_t RESERVED0[7U];
839   union {
840   __IOM uint32_t MAIR[2];
841   struct {
842   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
843   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
844   };
845   };
846 } MPU_Type;
847
848 #define MPU_TYPE_RALIASES                  1U
849
850 /* MPU Type Register Definitions */
851 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
852 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
853
854 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
855 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
856
857 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
858 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
859
860 /* MPU Control Register Definitions */
861 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
862 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
863
864 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
865 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
866
867 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
868 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
869
870 /* MPU Region Number Register Definitions */
871 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
872 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
873
874 /* MPU Region Base Address Register Definitions */
875 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
876 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
877
878 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
879 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
880
881 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
882 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
883
884 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
885 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
886
887 /* MPU Region Limit Address Register Definitions */
888 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
889 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
890
891 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
892 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
893
894 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: EN Position */
895 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: EN Mask */
896
897 /* MPU Memory Attribute Indirection Register 0 Definitions */
898 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
899 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
900
901 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
902 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
903
904 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
905 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
906
907 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
908 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
909
910 /* MPU Memory Attribute Indirection Register 1 Definitions */
911 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
912 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
913
914 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
915 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
916
917 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
918 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
919
920 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
921 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
922
923 /*@} end of group CMSIS_MPU */
924 #endif
925
926
927 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
928 /**
929   \ingroup  CMSIS_core_register
930   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
931   \brief    Type definitions for the Security Attribution Unit (SAU)
932   @{
933  */
934
935 /**
936   \brief  Structure type to access the Security Attribution Unit (SAU).
937  */
938 typedef struct
939 {
940   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
941   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
942 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
943   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
944   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
945   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
946 #endif
947 } SAU_Type;
948
949 /* SAU Control Register Definitions */
950 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
951 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
952
953 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
954 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
955
956 /* SAU Type Register Definitions */
957 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
958 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
959
960 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
961 /* SAU Region Number Register Definitions */
962 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
963 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
964
965 /* SAU Region Base Address Register Definitions */
966 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
967 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
968
969 /* SAU Region Limit Address Register Definitions */
970 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
971 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
972
973 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
974 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
975
976 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
977 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
978
979 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
980
981 /*@} end of group CMSIS_SAU */
982 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
983
984
985 /* CoreDebug is deprecated. replaced by DCB (Debug Control Block) */
986 /**
987   \ingroup  CMSIS_core_register
988   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
989   \brief    Type definitions for the Core Debug Registers
990   @{
991  */
992
993 /**
994   \brief  \deprecated Structure type to access the Core Debug Register (CoreDebug).
995  */
996 typedef struct
997 {
998   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
999   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1000   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1001   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1002         uint32_t RESERVED0[1U];
1003   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1004   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1005 } CoreDebug_Type;
1006
1007 /* Debug Halting Control and Status Register Definitions */
1008 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< \deprecated CoreDebug DHCSR: DBGKEY Position */
1009 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< \deprecated CoreDebug DHCSR: DBGKEY Mask */
1010
1011 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< \deprecated CoreDebug DHCSR: S_RESTART_ST Position */
1012 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< \deprecated CoreDebug DHCSR: S_RESTART_ST Mask */
1013
1014 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< \deprecated CoreDebug DHCSR: S_RESET_ST Position */
1015 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< \deprecated CoreDebug DHCSR: S_RESET_ST Mask */
1016
1017 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< \deprecated CoreDebug DHCSR: S_RETIRE_ST Position */
1018 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< \deprecated CoreDebug DHCSR: S_RETIRE_ST Mask */
1019
1020 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< \deprecated CoreDebug DHCSR: S_LOCKUP Position */
1021 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< \deprecated CoreDebug DHCSR: S_LOCKUP Mask */
1022
1023 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< \deprecated CoreDebug DHCSR: S_SLEEP Position */
1024 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< \deprecated CoreDebug DHCSR: S_SLEEP Mask */
1025
1026 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< \deprecated CoreDebug DHCSR: S_HALT Position */
1027 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< \deprecated CoreDebug DHCSR: S_HALT Mask */
1028
1029 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< \deprecated CoreDebug DHCSR: S_REGRDY Position */
1030 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< \deprecated CoreDebug DHCSR: S_REGRDY Mask */
1031
1032 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< \deprecated CoreDebug DHCSR: C_MASKINTS Position */
1033 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< \deprecated CoreDebug DHCSR: C_MASKINTS Mask */
1034
1035 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< \deprecated CoreDebug DHCSR: C_STEP Position */
1036 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< \deprecated CoreDebug DHCSR: C_STEP Mask */
1037
1038 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< \deprecated CoreDebug DHCSR: C_HALT Position */
1039 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< \deprecated CoreDebug DHCSR: C_HALT Mask */
1040
1041 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< \deprecated CoreDebug DHCSR: C_DEBUGEN Position */
1042 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< \deprecated CoreDebug DHCSR: C_DEBUGEN Mask */
1043
1044 /* Debug Core Register Selector Register Definitions */
1045 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< \deprecated CoreDebug DCRSR: REGWnR Position */
1046 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< \deprecated CoreDebug DCRSR: REGWnR Mask */
1047
1048 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< \deprecated CoreDebug DCRSR: REGSEL Position */
1049 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< \deprecated CoreDebug DCRSR: REGSEL Mask */
1050
1051 /* Debug Exception and Monitor Control Register Definitions */
1052 #define CoreDebug_DEMCR_DWTENA_Pos         24U                                            /*!< \deprecated CoreDebug DEMCR: DWTENA Position */
1053 #define CoreDebug_DEMCR_DWTENA_Msk         (1UL << CoreDebug_DEMCR_DWTENA_Pos)            /*!< \deprecated CoreDebug DEMCR: DWTENA Mask */
1054
1055 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< \deprecated CoreDebug DEMCR: VC_HARDERR Position */
1056 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< \deprecated CoreDebug DEMCR: VC_HARDERR Mask */
1057
1058 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< \deprecated CoreDebug DEMCR: VC_CORERESET Position */
1059 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< \deprecated CoreDebug DEMCR: VC_CORERESET Mask */
1060
1061 /* Debug Authentication Control Register Definitions */
1062 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< \deprecated CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1063 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< \deprecated CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
1064
1065 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< \deprecated CoreDebug DAUTHCTRL: SPNIDENSEL Position */
1066 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< \deprecated CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
1067
1068 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< \deprecated CoreDebug DAUTHCTRL: INTSPIDEN Position */
1069 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< \deprecated CoreDebug DAUTHCTRL: INTSPIDEN Mask */
1070
1071 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< \deprecated CoreDebug DAUTHCTRL: SPIDENSEL Position */
1072 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< \deprecated CoreDebug DAUTHCTRL: SPIDENSEL Mask */
1073
1074 /* Debug Security Control and Status Register Definitions */
1075 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< \deprecated CoreDebug DSCSR: CDS Position */
1076 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< \deprecated CoreDebug DSCSR: CDS Mask */
1077
1078 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< \deprecated CoreDebug DSCSR: SBRSEL Position */
1079 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< \deprecated CoreDebug DSCSR: SBRSEL Mask */
1080
1081 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< \deprecated CoreDebug DSCSR: SBRSELEN Position */
1082 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< \deprecated CoreDebug DSCSR: SBRSELEN Mask */
1083
1084 /*@} end of group CMSIS_CoreDebug */
1085
1086
1087 /**
1088   \ingroup    CMSIS_core_register
1089   \defgroup CMSIS_DCB       Debug Control Block
1090   \brief    Type definitions for the Debug Control Block Registers
1091   @{
1092  */
1093
1094 /**
1095   \brief  Structure type to access the Debug Control Block Registers (DCB).
1096  */
1097 typedef struct
1098 {
1099   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1100   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1101   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1102   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1103         uint32_t RESERVED0[1U];
1104   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1105   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1106 } DCB_Type;
1107
1108 /* DHCSR, Debug Halting Control and Status Register Definitions */
1109 #define DCB_DHCSR_DBGKEY_Pos               16U                                            /*!< DCB DHCSR: Debug key Position */
1110 #define DCB_DHCSR_DBGKEY_Msk               (0xFFFFUL << DCB_DHCSR_DBGKEY_Pos)             /*!< DCB DHCSR: Debug key Mask */
1111
1112 #define DCB_DHCSR_S_RESTART_ST_Pos         26U                                            /*!< DCB DHCSR: Restart sticky status Position */
1113 #define DCB_DHCSR_S_RESTART_ST_Msk         (0x1UL << DCB_DHCSR_S_RESTART_ST_Pos)          /*!< DCB DHCSR: Restart sticky status Mask */
1114
1115 #define DCB_DHCSR_S_RESET_ST_Pos           25U                                            /*!< DCB DHCSR: Reset sticky status Position */
1116 #define DCB_DHCSR_S_RESET_ST_Msk           (0x1UL << DCB_DHCSR_S_RESET_ST_Pos)            /*!< DCB DHCSR: Reset sticky status Mask */
1117
1118 #define DCB_DHCSR_S_RETIRE_ST_Pos          24U                                            /*!< DCB DHCSR: Retire sticky status Position */
1119 #define DCB_DHCSR_S_RETIRE_ST_Msk          (0x1UL << DCB_DHCSR_S_RETIRE_ST_Pos)           /*!< DCB DHCSR: Retire sticky status Mask */
1120
1121 #define DCB_DHCSR_S_SDE_Pos                20U                                            /*!< DCB DHCSR: Secure debug enabled Position */
1122 #define DCB_DHCSR_S_SDE_Msk                (0x1UL << DCB_DHCSR_S_SDE_Pos)                 /*!< DCB DHCSR: Secure debug enabled Mask */
1123
1124 #define DCB_DHCSR_S_LOCKUP_Pos             19U                                            /*!< DCB DHCSR: Lockup status Position */
1125 #define DCB_DHCSR_S_LOCKUP_Msk             (0x1UL << DCB_DHCSR_S_LOCKUP_Pos)              /*!< DCB DHCSR: Lockup status Mask */
1126
1127 #define DCB_DHCSR_S_SLEEP_Pos              18U                                            /*!< DCB DHCSR: Sleeping status Position */
1128 #define DCB_DHCSR_S_SLEEP_Msk              (0x1UL << DCB_DHCSR_S_SLEEP_Pos)               /*!< DCB DHCSR: Sleeping status Mask */
1129
1130 #define DCB_DHCSR_S_HALT_Pos               17U                                            /*!< DCB DHCSR: Halted status Position */
1131 #define DCB_DHCSR_S_HALT_Msk               (0x1UL << DCB_DHCSR_S_HALT_Pos)                /*!< DCB DHCSR: Halted status Mask */
1132
1133 #define DCB_DHCSR_S_REGRDY_Pos             16U                                            /*!< DCB DHCSR: Register ready status Position */
1134 #define DCB_DHCSR_S_REGRDY_Msk             (0x1UL << DCB_DHCSR_S_REGRDY_Pos)              /*!< DCB DHCSR: Register ready status Mask */
1135
1136 #define DCB_DHCSR_C_MASKINTS_Pos            3U                                            /*!< DCB DHCSR: Mask interrupts control Position */
1137 #define DCB_DHCSR_C_MASKINTS_Msk           (0x1UL << DCB_DHCSR_C_MASKINTS_Pos)            /*!< DCB DHCSR: Mask interrupts control Mask */
1138
1139 #define DCB_DHCSR_C_STEP_Pos                2U                                            /*!< DCB DHCSR: Step control Position */
1140 #define DCB_DHCSR_C_STEP_Msk               (0x1UL << DCB_DHCSR_C_STEP_Pos)                /*!< DCB DHCSR: Step control Mask */
1141
1142 #define DCB_DHCSR_C_HALT_Pos                1U                                            /*!< DCB DHCSR: Halt control Position */
1143 #define DCB_DHCSR_C_HALT_Msk               (0x1UL << DCB_DHCSR_C_HALT_Pos)                /*!< DCB DHCSR: Halt control Mask */
1144
1145 #define DCB_DHCSR_C_DEBUGEN_Pos             0U                                            /*!< DCB DHCSR: Debug enable control Position */
1146 #define DCB_DHCSR_C_DEBUGEN_Msk            (0x1UL /*<< DCB_DHCSR_C_DEBUGEN_Pos*/)         /*!< DCB DHCSR: Debug enable control Mask */
1147
1148 /* DCRSR, Debug Core Register Select Register Definitions */
1149 #define DCB_DCRSR_REGWnR_Pos               16U                                            /*!< DCB DCRSR: Register write/not-read Position */
1150 #define DCB_DCRSR_REGWnR_Msk               (0x1UL << DCB_DCRSR_REGWnR_Pos)                /*!< DCB DCRSR: Register write/not-read Mask */
1151
1152 #define DCB_DCRSR_REGSEL_Pos                0U                                            /*!< DCB DCRSR: Register selector Position */
1153 #define DCB_DCRSR_REGSEL_Msk               (0x7FUL /*<< DCB_DCRSR_REGSEL_Pos*/)           /*!< DCB DCRSR: Register selector Mask */
1154
1155 /* DCRDR, Debug Core Register Data Register Definitions */
1156 #define DCB_DCRDR_DBGTMP_Pos                0U                                            /*!< DCB DCRDR: Data temporary buffer Position */
1157 #define DCB_DCRDR_DBGTMP_Msk               (0xFFFFFFFFUL /*<< DCB_DCRDR_DBGTMP_Pos*/)     /*!< DCB DCRDR: Data temporary buffer Mask */
1158
1159 /* DEMCR, Debug Exception and Monitor Control Register Definitions */
1160 #define DCB_DEMCR_TRCENA_Pos               24U                                            /*!< DCB DEMCR: Trace enable Position */
1161 #define DCB_DEMCR_TRCENA_Msk               (0x1UL << DCB_DEMCR_TRCENA_Pos)                /*!< DCB DEMCR: Trace enable Mask */
1162
1163 #define DCB_DEMCR_VC_HARDERR_Pos           10U                                            /*!< DCB DEMCR: Vector Catch HardFault errors Position */
1164 #define DCB_DEMCR_VC_HARDERR_Msk           (0x1UL << DCB_DEMCR_VC_HARDERR_Pos)            /*!< DCB DEMCR: Vector Catch HardFault errors Mask */
1165
1166 #define DCB_DEMCR_VC_CORERESET_Pos          0U                                            /*!< DCB DEMCR: Vector Catch Core reset Position */
1167 #define DCB_DEMCR_VC_CORERESET_Msk         (0x1UL /*<< DCB_DEMCR_VC_CORERESET_Pos*/)      /*!< DCB DEMCR: Vector Catch Core reset Mask */
1168
1169 /* DAUTHCTRL, Debug Authentication Control Register Definitions */
1170 #define DCB_DAUTHCTRL_INTSPNIDEN_Pos        3U                                            /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Position */
1171 #define DCB_DAUTHCTRL_INTSPNIDEN_Msk       (0x1UL << DCB_DAUTHCTRL_INTSPNIDEN_Pos)        /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Mask */
1172
1173 #define DCB_DAUTHCTRL_SPNIDENSEL_Pos        2U                                            /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Position */
1174 #define DCB_DAUTHCTRL_SPNIDENSEL_Msk       (0x1UL << DCB_DAUTHCTRL_SPNIDENSEL_Pos)        /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Mask */
1175
1176 #define DCB_DAUTHCTRL_INTSPIDEN_Pos         1U                                            /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Position */
1177 #define DCB_DAUTHCTRL_INTSPIDEN_Msk        (0x1UL << DCB_DAUTHCTRL_INTSPIDEN_Pos)         /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Mask */
1178
1179 #define DCB_DAUTHCTRL_SPIDENSEL_Pos         0U                                            /*!< DCB DAUTHCTRL: Secure invasive debug enable select Position */
1180 #define DCB_DAUTHCTRL_SPIDENSEL_Msk        (0x1UL /*<< DCB_DAUTHCTRL_SPIDENSEL_Pos*/)     /*!< DCB DAUTHCTRL: Secure invasive debug enable select Mask */
1181
1182 /* DSCSR, Debug Security Control and Status Register Definitions */
1183 #define DCB_DSCSR_CDSKEY_Pos               17U                                            /*!< DCB DSCSR: CDS write-enable key Position */
1184 #define DCB_DSCSR_CDSKEY_Msk               (0x1UL << DCB_DSCSR_CDSKEY_Pos)                /*!< DCB DSCSR: CDS write-enable key Mask */
1185
1186 #define DCB_DSCSR_CDS_Pos                  16U                                            /*!< DCB DSCSR: Current domain Secure Position */
1187 #define DCB_DSCSR_CDS_Msk                  (0x1UL << DCB_DSCSR_CDS_Pos)                   /*!< DCB DSCSR: Current domain Secure Mask */
1188
1189 #define DCB_DSCSR_SBRSEL_Pos                1U                                            /*!< DCB DSCSR: Secure banked register select Position */
1190 #define DCB_DSCSR_SBRSEL_Msk               (0x1UL << DCB_DSCSR_SBRSEL_Pos)                /*!< DCB DSCSR: Secure banked register select Mask */
1191
1192 #define DCB_DSCSR_SBRSELEN_Pos              0U                                            /*!< DCB DSCSR: Secure banked register select enable Position */
1193 #define DCB_DSCSR_SBRSELEN_Msk             (0x1UL /*<< DCB_DSCSR_SBRSELEN_Pos*/)          /*!< DCB DSCSR: Secure banked register select enable Mask */
1194
1195 /*@} end of group CMSIS_DCB */
1196
1197
1198
1199 /**
1200   \ingroup  CMSIS_core_register
1201   \defgroup CMSIS_DIB       Debug Identification Block
1202   \brief    Type definitions for the Debug Identification Block Registers
1203   @{
1204  */
1205
1206 /**
1207   \brief  Structure type to access the Debug Identification Block Registers (DIB).
1208  */
1209 typedef struct
1210 {
1211   __OM  uint32_t DLAR;                   /*!< Offset: 0x000 ( /W)  SCS Software Lock Access Register */
1212   __IM  uint32_t DLSR;                   /*!< Offset: 0x004 (R/ )  SCS Software Lock Status Register */
1213   __IM  uint32_t DAUTHSTATUS;            /*!< Offset: 0x008 (R/ )  Debug Authentication Status Register */
1214   __IM  uint32_t DDEVARCH;               /*!< Offset: 0x00C (R/ )  SCS Device Architecture Register */
1215   __IM  uint32_t DDEVTYPE;               /*!< Offset: 0x010 (R/ )  SCS Device Type Register */
1216 } DIB_Type;
1217
1218 /* DLAR, SCS Software Lock Access Register Definitions */
1219 #define DIB_DLAR_KEY_Pos                    0U                                            /*!< DIB DLAR: KEY Position */
1220 #define DIB_DLAR_KEY_Msk                   (0xFFFFFFFFUL /*<< DIB_DLAR_KEY_Pos */)        /*!< DIB DLAR: KEY Mask */
1221
1222 /* DLSR, SCS Software Lock Status Register Definitions */
1223 #define DIB_DLSR_nTT_Pos                    2U                                            /*!< DIB DLSR: Not thirty-two bit Position */
1224 #define DIB_DLSR_nTT_Msk                   (0x1UL << DIB_DLSR_nTT_Pos )                   /*!< DIB DLSR: Not thirty-two bit Mask */
1225
1226 #define DIB_DLSR_SLK_Pos                    1U                                            /*!< DIB DLSR: Software Lock status Position */
1227 #define DIB_DLSR_SLK_Msk                   (0x1UL << DIB_DLSR_SLK_Pos )                   /*!< DIB DLSR: Software Lock status Mask */
1228
1229 #define DIB_DLSR_SLI_Pos                    0U                                            /*!< DIB DLSR: Software Lock implemented Position */
1230 #define DIB_DLSR_SLI_Msk                   (0x1UL /*<< DIB_DLSR_SLI_Pos*/)                /*!< DIB DLSR: Software Lock implemented Mask */
1231
1232 /* DAUTHSTATUS, Debug Authentication Status Register Definitions */
1233 #define DIB_DAUTHSTATUS_SNID_Pos            6U                                            /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Position */
1234 #define DIB_DAUTHSTATUS_SNID_Msk           (0x3UL << DIB_DAUTHSTATUS_SNID_Pos )           /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Mask */
1235
1236 #define DIB_DAUTHSTATUS_SID_Pos             4U                                            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Position */
1237 #define DIB_DAUTHSTATUS_SID_Msk            (0x3UL << DIB_DAUTHSTATUS_SID_Pos )            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Mask */
1238
1239 #define DIB_DAUTHSTATUS_NSNID_Pos           2U                                            /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Position */
1240 #define DIB_DAUTHSTATUS_NSNID_Msk          (0x3UL << DIB_DAUTHSTATUS_NSNID_Pos )          /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Mask */
1241
1242 #define DIB_DAUTHSTATUS_NSID_Pos            0U                                            /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Position */
1243 #define DIB_DAUTHSTATUS_NSID_Msk           (0x3UL /*<< DIB_DAUTHSTATUS_NSID_Pos*/)        /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Mask */
1244
1245 /* DDEVARCH, SCS Device Architecture Register Definitions */
1246 #define DIB_DDEVARCH_ARCHITECT_Pos         21U                                            /*!< DIB DDEVARCH: Architect Position */
1247 #define DIB_DDEVARCH_ARCHITECT_Msk         (0x7FFUL << DIB_DDEVARCH_ARCHITECT_Pos )       /*!< DIB DDEVARCH: Architect Mask */
1248
1249 #define DIB_DDEVARCH_PRESENT_Pos           20U                                            /*!< DIB DDEVARCH: DEVARCH Present Position */
1250 #define DIB_DDEVARCH_PRESENT_Msk           (0x1FUL << DIB_DDEVARCH_PRESENT_Pos )          /*!< DIB DDEVARCH: DEVARCH Present Mask */
1251
1252 #define DIB_DDEVARCH_REVISION_Pos          16U                                            /*!< DIB DDEVARCH: Revision Position */
1253 #define DIB_DDEVARCH_REVISION_Msk          (0xFUL << DIB_DDEVARCH_REVISION_Pos )          /*!< DIB DDEVARCH: Revision Mask */
1254
1255 #define DIB_DDEVARCH_ARCHVER_Pos           12U                                            /*!< DIB DDEVARCH: Architecture Version Position */
1256 #define DIB_DDEVARCH_ARCHVER_Msk           (0xFUL << DIB_DDEVARCH_ARCHVER_Pos )           /*!< DIB DDEVARCH: Architecture Version Mask */
1257
1258 #define DIB_DDEVARCH_ARCHPART_Pos           0U                                            /*!< DIB DDEVARCH: Architecture Part Position */
1259 #define DIB_DDEVARCH_ARCHPART_Msk          (0xFFFUL /*<< DIB_DDEVARCH_ARCHPART_Pos*/)     /*!< DIB DDEVARCH: Architecture Part Mask */
1260
1261 /* DDEVTYPE, SCS Device Type Register Definitions */
1262 #define DIB_DDEVTYPE_SUB_Pos                4U                                            /*!< DIB DDEVTYPE: Sub-type Position */
1263 #define DIB_DDEVTYPE_SUB_Msk               (0xFUL << DIB_DDEVTYPE_SUB_Pos )               /*!< DIB DDEVTYPE: Sub-type Mask */
1264
1265 #define DIB_DDEVTYPE_MAJOR_Pos              0U                                            /*!< DIB DDEVTYPE: Major type Position */
1266 #define DIB_DDEVTYPE_MAJOR_Msk             (0xFUL /*<< DIB_DDEVTYPE_MAJOR_Pos*/)          /*!< DIB DDEVTYPE: Major type Mask */
1267
1268
1269 /*@} end of group CMSIS_DIB */
1270
1271
1272 /**
1273   \ingroup    CMSIS_core_register
1274   \defgroup   CMSIS_core_bitfield     Core register bit field macros
1275   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
1276   @{
1277  */
1278
1279 /**
1280   \brief   Mask and shift a bit field value for use in a register bit range.
1281   \param[in] field  Name of the register bit field.
1282   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
1283   \return           Masked and shifted value.
1284 */
1285 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
1286
1287 /**
1288   \brief     Mask and shift a register value to extract a bit filed value.
1289   \param[in] field  Name of the register bit field.
1290   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
1291   \return           Masked and shifted bit field value.
1292 */
1293 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
1294
1295 /*@} end of group CMSIS_core_bitfield */
1296
1297
1298 /**
1299   \ingroup    CMSIS_core_register
1300   \defgroup   CMSIS_core_base     Core Definitions
1301   \brief      Definitions for base addresses, unions, and structures.
1302   @{
1303  */
1304
1305 /* Memory mapping of Core Hardware */
1306   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
1307   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
1308   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
1309   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< \deprecated Core Debug Base Address */
1310   #define DCB_BASE            (0xE000EDF0UL)                             /*!< DCB Base Address */
1311   #define DIB_BASE            (0xE000EFB0UL)                             /*!< DIB Base Address */
1312   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
1313   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
1314   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
1315
1316
1317   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
1318   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
1319   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
1320   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
1321   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
1322   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< \deprecated Core Debug configuration struct */
1323   #define DCB                 ((DCB_Type       *)     DCB_BASE         ) /*!< DCB configuration struct */
1324   #define DIB                 ((DIB_Type       *)     DIB_BASE         ) /*!< DIB configuration struct */
1325
1326   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1327     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
1328     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
1329   #endif
1330
1331   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1332     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
1333     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
1334   #endif
1335
1336 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1337   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
1338   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< \deprecated Core Debug Base Address           (non-secure address space) */
1339   #define DCB_BASE_NS         (0xE002EDF0UL)                             /*!< DCB Base Address                  (non-secure address space) */
1340   #define DIB_BASE_NS         (0xE002EFB0UL)                             /*!< DIB Base Address                  (non-secure address space) */
1341   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
1342   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
1343   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
1344
1345   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
1346   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
1347   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
1348   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< \deprecated Core Debug configuration struct   (non-secure address space) */
1349   #define DCB_NS              ((DCB_Type       *)     DCB_BASE_NS      ) /*!< DCB configuration struct          (non-secure address space) */
1350   #define DIB_NS              ((DIB_Type       *)     DIB_BASE_NS      ) /*!< DIB configuration struct          (non-secure address space) */
1351
1352   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1353     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
1354     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
1355   #endif
1356
1357 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1358 /*@} */
1359
1360
1361
1362 /*******************************************************************************
1363  *                Hardware Abstraction Layer
1364   Core Function Interface contains:
1365   - Core NVIC Functions
1366   - Core SysTick Functions
1367   - Core Debug Functions
1368   - Core Register Access Functions
1369  ******************************************************************************/
1370 /**
1371   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
1372 */
1373
1374
1375
1376 /* ##########################   NVIC functions  #################################### */
1377 /**
1378   \ingroup  CMSIS_Core_FunctionInterface
1379   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
1380   \brief    Functions that manage interrupts and exceptions via the NVIC.
1381   @{
1382  */
1383
1384 #ifdef CMSIS_NVIC_VIRTUAL
1385   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
1386     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
1387   #endif
1388   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
1389 #else
1390   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
1391   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
1392   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
1393   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
1394   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
1395   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
1396   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
1397   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
1398   #define NVIC_GetActive              __NVIC_GetActive
1399   #define NVIC_SetPriority            __NVIC_SetPriority
1400   #define NVIC_GetPriority            __NVIC_GetPriority
1401   #define NVIC_SystemReset            __NVIC_SystemReset
1402 #endif /* CMSIS_NVIC_VIRTUAL */
1403
1404 #ifdef CMSIS_VECTAB_VIRTUAL
1405   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
1406     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
1407   #endif
1408   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
1409 #else
1410   #define NVIC_SetVector              __NVIC_SetVector
1411   #define NVIC_GetVector              __NVIC_GetVector
1412 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
1413
1414 #define NVIC_USER_IRQ_OFFSET          16
1415
1416
1417 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
1418
1419 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */
1420 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
1421
1422 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
1423 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
1424 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
1425 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
1426 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
1427 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
1428 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
1429 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
1430
1431 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
1432 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
1433 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
1434 #else
1435 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
1436 #endif
1437
1438
1439 /* Interrupt Priorities are WORD accessible only under Armv6-M                  */
1440 /* The following MACROS handle generation of the register offset and byte masks */
1441 #define _BIT_SHIFT(IRQn)         (  ((((uint32_t)(int32_t)(IRQn))         )      &  0x03UL) * 8UL)
1442 #define _SHP_IDX(IRQn)           ( (((((uint32_t)(int32_t)(IRQn)) & 0x0FUL)-8UL) >>    2UL)      )
1443 #define _IP_IDX(IRQn)            (   (((uint32_t)(int32_t)(IRQn))                >>    2UL)      )
1444
1445 #define __NVIC_SetPriorityGrouping(X) (void)(X)
1446 #define __NVIC_GetPriorityGrouping()  (0U)
1447
1448 /**
1449   \brief   Enable Interrupt
1450   \details Enables a device specific interrupt in the NVIC interrupt controller.
1451   \param [in]      IRQn  Device specific interrupt number.
1452   \note    IRQn must not be negative.
1453  */
1454 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
1455 {
1456   if ((int32_t)(IRQn) >= 0)
1457   {
1458     __COMPILER_BARRIER();
1459     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1460     __COMPILER_BARRIER();
1461   }
1462 }
1463
1464
1465 /**
1466   \brief   Get Interrupt Enable status
1467   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
1468   \param [in]      IRQn  Device specific interrupt number.
1469   \return             0  Interrupt is not enabled.
1470   \return             1  Interrupt is enabled.
1471   \note    IRQn must not be negative.
1472  */
1473 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
1474 {
1475   if ((int32_t)(IRQn) >= 0)
1476   {
1477     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1478   }
1479   else
1480   {
1481     return(0U);
1482   }
1483 }
1484
1485
1486 /**
1487   \brief   Disable Interrupt
1488   \details Disables a device specific interrupt in the NVIC interrupt controller.
1489   \param [in]      IRQn  Device specific interrupt number.
1490   \note    IRQn must not be negative.
1491  */
1492 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
1493 {
1494   if ((int32_t)(IRQn) >= 0)
1495   {
1496     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1497     __DSB();
1498     __ISB();
1499   }
1500 }
1501
1502
1503 /**
1504   \brief   Get Pending Interrupt
1505   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
1506   \param [in]      IRQn  Device specific interrupt number.
1507   \return             0  Interrupt status is not pending.
1508   \return             1  Interrupt status is pending.
1509   \note    IRQn must not be negative.
1510  */
1511 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
1512 {
1513   if ((int32_t)(IRQn) >= 0)
1514   {
1515     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1516   }
1517   else
1518   {
1519     return(0U);
1520   }
1521 }
1522
1523
1524 /**
1525   \brief   Set Pending Interrupt
1526   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
1527   \param [in]      IRQn  Device specific interrupt number.
1528   \note    IRQn must not be negative.
1529  */
1530 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
1531 {
1532   if ((int32_t)(IRQn) >= 0)
1533   {
1534     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1535   }
1536 }
1537
1538
1539 /**
1540   \brief   Clear Pending Interrupt
1541   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
1542   \param [in]      IRQn  Device specific interrupt number.
1543   \note    IRQn must not be negative.
1544  */
1545 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
1546 {
1547   if ((int32_t)(IRQn) >= 0)
1548   {
1549     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1550   }
1551 }
1552
1553
1554 /**
1555   \brief   Get Active Interrupt
1556   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
1557   \param [in]      IRQn  Device specific interrupt number.
1558   \return             0  Interrupt status is not active.
1559   \return             1  Interrupt status is active.
1560   \note    IRQn must not be negative.
1561  */
1562 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
1563 {
1564   if ((int32_t)(IRQn) >= 0)
1565   {
1566     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1567   }
1568   else
1569   {
1570     return(0U);
1571   }
1572 }
1573
1574
1575 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1576 /**
1577   \brief   Get Interrupt Target State
1578   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
1579   \param [in]      IRQn  Device specific interrupt number.
1580   \return             0  if interrupt is assigned to Secure
1581   \return             1  if interrupt is assigned to Non Secure
1582   \note    IRQn must not be negative.
1583  */
1584 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
1585 {
1586   if ((int32_t)(IRQn) >= 0)
1587   {
1588     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1589   }
1590   else
1591   {
1592     return(0U);
1593   }
1594 }
1595
1596
1597 /**
1598   \brief   Set Interrupt Target State
1599   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
1600   \param [in]      IRQn  Device specific interrupt number.
1601   \return             0  if interrupt is assigned to Secure
1602                       1  if interrupt is assigned to Non Secure
1603   \note    IRQn must not be negative.
1604  */
1605 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
1606 {
1607   if ((int32_t)(IRQn) >= 0)
1608   {
1609     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
1610     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1611   }
1612   else
1613   {
1614     return(0U);
1615   }
1616 }
1617
1618
1619 /**
1620   \brief   Clear Interrupt Target State
1621   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
1622   \param [in]      IRQn  Device specific interrupt number.
1623   \return             0  if interrupt is assigned to Secure
1624                       1  if interrupt is assigned to Non Secure
1625   \note    IRQn must not be negative.
1626  */
1627 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
1628 {
1629   if ((int32_t)(IRQn) >= 0)
1630   {
1631     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
1632     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1633   }
1634   else
1635   {
1636     return(0U);
1637   }
1638 }
1639 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1640
1641
1642 /**
1643   \brief   Set Interrupt Priority
1644   \details Sets the priority of a device specific interrupt or a processor exception.
1645            The interrupt number can be positive to specify a device specific interrupt,
1646            or negative to specify a processor exception.
1647   \param [in]      IRQn  Interrupt number.
1648   \param [in]  priority  Priority to set.
1649   \note    The priority cannot be set for every processor exception.
1650  */
1651 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
1652 {
1653   if ((int32_t)(IRQn) >= 0)
1654   {
1655     NVIC->IPR[_IP_IDX(IRQn)]  = ((uint32_t)(NVIC->IPR[_IP_IDX(IRQn)]  & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
1656        (((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
1657   }
1658   else
1659   {
1660     SCB->SHPR[_SHP_IDX(IRQn)] = ((uint32_t)(SCB->SHPR[_SHP_IDX(IRQn)] & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
1661        (((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
1662   }
1663 }
1664
1665
1666 /**
1667   \brief   Get Interrupt Priority
1668   \details Reads the priority of a device specific interrupt or a processor exception.
1669            The interrupt number can be positive to specify a device specific interrupt,
1670            or negative to specify a processor exception.
1671   \param [in]   IRQn  Interrupt number.
1672   \return             Interrupt Priority.
1673                       Value is aligned automatically to the implemented priority bits of the microcontroller.
1674  */
1675 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
1676 {
1677
1678   if ((int32_t)(IRQn) >= 0)
1679   {
1680     return((uint32_t)(((NVIC->IPR[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8U - __NVIC_PRIO_BITS)));
1681   }
1682   else
1683   {
1684     return((uint32_t)(((SCB->SHPR[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8U - __NVIC_PRIO_BITS)));
1685   }
1686 }
1687
1688
1689 /**
1690   \brief   Encode Priority
1691   \details Encodes the priority for an interrupt with the given priority group,
1692            preemptive priority value, and subpriority value.
1693            In case of a conflict between priority grouping and available
1694            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
1695   \param [in]     PriorityGroup  Used priority group.
1696   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
1697   \param [in]       SubPriority  Subpriority value (starting from 0).
1698   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
1699  */
1700 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
1701 {
1702   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
1703   uint32_t PreemptPriorityBits;
1704   uint32_t SubPriorityBits;
1705
1706   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
1707   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
1708
1709   return (
1710            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
1711            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
1712          );
1713 }
1714
1715
1716 /**
1717   \brief   Decode Priority
1718   \details Decodes an interrupt priority value with a given priority group to
1719            preemptive priority value and subpriority value.
1720            In case of a conflict between priority grouping and available
1721            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
1722   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
1723   \param [in]     PriorityGroup  Used priority group.
1724   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
1725   \param [out]     pSubPriority  Subpriority value (starting from 0).
1726  */
1727 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
1728 {
1729   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
1730   uint32_t PreemptPriorityBits;
1731   uint32_t SubPriorityBits;
1732
1733   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
1734   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
1735
1736   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
1737   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
1738 }
1739
1740
1741 /**
1742   \brief   Set Interrupt Vector
1743   \details Sets an interrupt vector in SRAM based interrupt vector table.
1744            The interrupt number can be positive to specify a device specific interrupt,
1745            or negative to specify a processor exception.
1746            VTOR must been relocated to SRAM before.
1747            If VTOR is not present address 0 must be mapped to SRAM.
1748   \param [in]   IRQn      Interrupt number
1749   \param [in]   vector    Address of interrupt handler function
1750  */
1751 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
1752 {
1753 #if defined (__VTOR_PRESENT) && (__VTOR_PRESENT == 1U)
1754   uint32_t *vectors = (uint32_t *)SCB->VTOR;
1755 #else
1756   uint32_t *vectors = (uint32_t *)0x0U;
1757 #endif
1758   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
1759   __DSB();
1760 }
1761
1762
1763 /**
1764   \brief   Get Interrupt Vector
1765   \details Reads an interrupt vector from interrupt vector table.
1766            The interrupt number can be positive to specify a device specific interrupt,
1767            or negative to specify a processor exception.
1768   \param [in]   IRQn      Interrupt number.
1769   \return                 Address of interrupt handler function
1770  */
1771 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
1772 {
1773 #if defined (__VTOR_PRESENT) && (__VTOR_PRESENT == 1U)
1774   uint32_t *vectors = (uint32_t *)SCB->VTOR;
1775 #else
1776   uint32_t *vectors = (uint32_t *)0x0U;
1777 #endif
1778   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
1779 }
1780
1781
1782 /**
1783   \brief   System Reset
1784   \details Initiates a system reset request to reset the MCU.
1785  */
1786 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
1787 {
1788   __DSB();                                                          /* Ensure all outstanding memory accesses included
1789                                                                        buffered write are completed before reset */
1790   SCB->AIRCR  = ((0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
1791                  SCB_AIRCR_SYSRESETREQ_Msk);
1792   __DSB();                                                          /* Ensure completion of memory access */
1793
1794   for(;;)                                                           /* wait until reset */
1795   {
1796     __NOP();
1797   }
1798 }
1799
1800 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1801 /**
1802   \brief   Enable Interrupt (non-secure)
1803   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
1804   \param [in]      IRQn  Device specific interrupt number.
1805   \note    IRQn must not be negative.
1806  */
1807 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
1808 {
1809   if ((int32_t)(IRQn) >= 0)
1810   {
1811     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1812   }
1813 }
1814
1815
1816 /**
1817   \brief   Get Interrupt Enable status (non-secure)
1818   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
1819   \param [in]      IRQn  Device specific interrupt number.
1820   \return             0  Interrupt is not enabled.
1821   \return             1  Interrupt is enabled.
1822   \note    IRQn must not be negative.
1823  */
1824 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
1825 {
1826   if ((int32_t)(IRQn) >= 0)
1827   {
1828     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1829   }
1830   else
1831   {
1832     return(0U);
1833   }
1834 }
1835
1836
1837 /**
1838   \brief   Disable Interrupt (non-secure)
1839   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
1840   \param [in]      IRQn  Device specific interrupt number.
1841   \note    IRQn must not be negative.
1842  */
1843 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
1844 {
1845   if ((int32_t)(IRQn) >= 0)
1846   {
1847     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1848   }
1849 }
1850
1851
1852 /**
1853   \brief   Get Pending Interrupt (non-secure)
1854   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
1855   \param [in]      IRQn  Device specific interrupt number.
1856   \return             0  Interrupt status is not pending.
1857   \return             1  Interrupt status is pending.
1858   \note    IRQn must not be negative.
1859  */
1860 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
1861 {
1862   if ((int32_t)(IRQn) >= 0)
1863   {
1864     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1865   }
1866   else
1867   {
1868     return(0U);
1869   }
1870 }
1871
1872
1873 /**
1874   \brief   Set Pending Interrupt (non-secure)
1875   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
1876   \param [in]      IRQn  Device specific interrupt number.
1877   \note    IRQn must not be negative.
1878  */
1879 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
1880 {
1881   if ((int32_t)(IRQn) >= 0)
1882   {
1883     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1884   }
1885 }
1886
1887
1888 /**
1889   \brief   Clear Pending Interrupt (non-secure)
1890   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
1891   \param [in]      IRQn  Device specific interrupt number.
1892   \note    IRQn must not be negative.
1893  */
1894 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
1895 {
1896   if ((int32_t)(IRQn) >= 0)
1897   {
1898     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
1899   }
1900 }
1901
1902
1903 /**
1904   \brief   Get Active Interrupt (non-secure)
1905   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
1906   \param [in]      IRQn  Device specific interrupt number.
1907   \return             0  Interrupt status is not active.
1908   \return             1  Interrupt status is active.
1909   \note    IRQn must not be negative.
1910  */
1911 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
1912 {
1913   if ((int32_t)(IRQn) >= 0)
1914   {
1915     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
1916   }
1917   else
1918   {
1919     return(0U);
1920   }
1921 }
1922
1923
1924 /**
1925   \brief   Set Interrupt Priority (non-secure)
1926   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
1927            The interrupt number can be positive to specify a device specific interrupt,
1928            or negative to specify a processor exception.
1929   \param [in]      IRQn  Interrupt number.
1930   \param [in]  priority  Priority to set.
1931   \note    The priority cannot be set for every non-secure processor exception.
1932  */
1933 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
1934 {
1935   if ((int32_t)(IRQn) >= 0)
1936   {
1937     NVIC_NS->IPR[_IP_IDX(IRQn)]  = ((uint32_t)(NVIC_NS->IPR[_IP_IDX(IRQn)]  & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
1938        (((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
1939   }
1940   else
1941   {
1942     SCB_NS->SHPR[_SHP_IDX(IRQn)] = ((uint32_t)(SCB_NS->SHPR[_SHP_IDX(IRQn)] & ~(0xFFUL << _BIT_SHIFT(IRQn))) |
1943        (((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL) << _BIT_SHIFT(IRQn)));
1944   }
1945 }
1946
1947
1948 /**
1949   \brief   Get Interrupt Priority (non-secure)
1950   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
1951            The interrupt number can be positive to specify a device specific interrupt,
1952            or negative to specify a processor exception.
1953   \param [in]   IRQn  Interrupt number.
1954   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
1955  */
1956 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
1957 {
1958
1959   if ((int32_t)(IRQn) >= 0)
1960   {
1961     return((uint32_t)(((NVIC_NS->IPR[ _IP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8U - __NVIC_PRIO_BITS)));
1962   }
1963   else
1964   {
1965     return((uint32_t)(((SCB_NS->SHPR[_SHP_IDX(IRQn)] >> _BIT_SHIFT(IRQn) ) & (uint32_t)0xFFUL) >> (8U - __NVIC_PRIO_BITS)));
1966   }
1967 }
1968 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
1969
1970 /*@} end of CMSIS_Core_NVICFunctions */
1971
1972 /* ##########################  MPU functions  #################################### */
1973
1974 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1975
1976 #include "mpu_armv8.h"
1977
1978 #endif
1979
1980 /* ##########################  FPU functions  #################################### */
1981 /**
1982   \ingroup  CMSIS_Core_FunctionInterface
1983   \defgroup CMSIS_Core_FpuFunctions FPU Functions
1984   \brief    Function that provides FPU type.
1985   @{
1986  */
1987
1988 /**
1989   \brief   get FPU type
1990   \details returns the FPU type
1991   \returns
1992    - \b  0: No FPU
1993    - \b  1: Single precision FPU
1994    - \b  2: Double + Single precision FPU
1995  */
1996 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
1997 {
1998     return 0U;           /* No FPU */
1999 }
2000
2001
2002 /*@} end of CMSIS_Core_FpuFunctions */
2003
2004
2005
2006 /* ##########################   SAU functions  #################################### */
2007 /**
2008   \ingroup  CMSIS_Core_FunctionInterface
2009   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2010   \brief    Functions that configure the SAU.
2011   @{
2012  */
2013
2014 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2015
2016 /**
2017   \brief   Enable SAU
2018   \details Enables the Security Attribution Unit (SAU).
2019  */
2020 __STATIC_INLINE void TZ_SAU_Enable(void)
2021 {
2022     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2023 }
2024
2025
2026
2027 /**
2028   \brief   Disable SAU
2029   \details Disables the Security Attribution Unit (SAU).
2030  */
2031 __STATIC_INLINE void TZ_SAU_Disable(void)
2032 {
2033     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2034 }
2035
2036 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2037
2038 /*@} end of CMSIS_Core_SAUFunctions */
2039
2040
2041
2042
2043 /* ##################################    Debug Control function  ############################################ */
2044 /**
2045   \ingroup  CMSIS_Core_FunctionInterface
2046   \defgroup CMSIS_Core_DCBFunctions Debug Control Functions
2047   \brief    Functions that access the Debug Control Block.
2048   @{
2049  */
2050
2051  
2052 /**
2053   \brief   Set Debug Authentication Control Register
2054   \details writes to Debug Authentication Control register.
2055   \param [in]  value  value to be writen.
2056  */
2057 __STATIC_INLINE void DCB_SetAuthCtrl(uint32_t value)
2058 {
2059     __DSB();
2060     __ISB();
2061     DCB->DAUTHCTRL = value;
2062     __DSB();
2063     __ISB();
2064 }
2065
2066
2067 /**
2068   \brief   Get Debug Authentication Control Register
2069   \details Reads Debug Authentication Control register.
2070   \return             Debug Authentication Control Register.
2071  */
2072 __STATIC_INLINE uint32_t DCB_GetAuthCtrl(void)
2073 {
2074     return (DCB->DAUTHCTRL);
2075 }
2076
2077
2078 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2079 /**
2080   \brief   Set Debug Authentication Control Register (non-secure)
2081   \details writes to non-secure Debug Authentication Control register when in secure state.
2082   \param [in]  value  value to be writen
2083  */
2084 __STATIC_INLINE void TZ_DCB_SetAuthCtrl_NS(uint32_t value)
2085 {
2086     __DSB();
2087     __ISB();
2088     DCB_NS->DAUTHCTRL = value;
2089     __DSB();
2090     __ISB();
2091 }
2092
2093
2094 /**
2095   \brief   Get Debug Authentication Control Register (non-secure)
2096   \details Reads non-secure Debug Authentication Control register when in secure state.
2097   \return             Debug Authentication Control Register.
2098  */
2099 __STATIC_INLINE uint32_t TZ_DCB_GetAuthCtrl_NS(void)
2100 {
2101     return (DCB_NS->DAUTHCTRL);
2102 }
2103 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2104
2105 /*@} end of CMSIS_Core_DCBFunctions */
2106
2107
2108
2109
2110 /* ##################################    Debug Identification function  ############################################ */
2111 /**
2112   \ingroup  CMSIS_Core_FunctionInterface
2113   \defgroup CMSIS_Core_DIBFunctions Debug Identification Functions
2114   \brief    Functions that access the Debug Identification Block.
2115   @{
2116  */
2117
2118  
2119 /**
2120   \brief   Get Debug Authentication Status Register
2121   \details Reads Debug Authentication Status register.
2122   \return             Debug Authentication Status Register.
2123  */
2124 __STATIC_INLINE uint32_t DIB_GetAuthStatus(void)
2125 {
2126     return (DIB->DAUTHSTATUS);
2127 }
2128
2129
2130 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2131 /**
2132   \brief   Get Debug Authentication Status Register (non-secure)
2133   \details Reads non-secure Debug Authentication Status register when in secure state.
2134   \return             Debug Authentication Status Register.
2135  */
2136 __STATIC_INLINE uint32_t TZ_DIB_GetAuthStatus_NS(void)
2137 {
2138     return (DIB_NS->DAUTHSTATUS);
2139 }
2140 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2141
2142 /*@} end of CMSIS_Core_DCBFunctions */
2143
2144
2145
2146
2147 /* ##################################    SysTick function  ############################################ */
2148 /**
2149   \ingroup  CMSIS_Core_FunctionInterface
2150   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
2151   \brief    Functions that configure the System.
2152   @{
2153  */
2154
2155 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
2156
2157 /**
2158   \brief   System Tick Configuration
2159   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
2160            Counter is in free running mode to generate periodic interrupts.
2161   \param [in]  ticks  Number of ticks between two interrupts.
2162   \return          0  Function succeeded.
2163   \return          1  Function failed.
2164   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2165            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
2166            must contain a vendor-specific implementation of this function.
2167  */
2168 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
2169 {
2170   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2171   {
2172     return (1UL);                                                   /* Reload value impossible */
2173   }
2174
2175   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
2176   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2177   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
2178   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2179                    SysTick_CTRL_TICKINT_Msk   |
2180                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
2181   return (0UL);                                                     /* Function successful */
2182 }
2183
2184 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2185 /**
2186   \brief   System Tick Configuration (non-secure)
2187   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
2188            Counter is in free running mode to generate periodic interrupts.
2189   \param [in]  ticks  Number of ticks between two interrupts.
2190   \return          0  Function succeeded.
2191   \return          1  Function failed.
2192   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2193            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
2194            must contain a vendor-specific implementation of this function.
2195
2196  */
2197 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
2198 {
2199   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2200   {
2201     return (1UL);                                                         /* Reload value impossible */
2202   }
2203
2204   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
2205   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2206   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
2207   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2208                       SysTick_CTRL_TICKINT_Msk   |
2209                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
2210   return (0UL);                                                           /* Function successful */
2211 }
2212 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2213
2214 #endif
2215
2216 /*@} end of CMSIS_Core_SysTickFunctions */
2217
2218
2219
2220
2221 #ifdef __cplusplus
2222 }
2223 #endif
2224
2225 #endif /* __CORE_ARMV8MBL_H_DEPENDANT */
2226
2227 #endif /* __CMSIS_GENERIC */