1 /*-----------------------------------------------------------------------------
3 * Purpose: CV Config header
4 *----------------------------------------------------------------------------
5 * Copyright (c) 2017 ARM Limited. All rights reserved.
6 *----------------------------------------------------------------------------*/
10 #include "RTE_Components.h"
11 #include CMSIS_device_header
13 //-------- <<< Use Configuration Wizard in Context Menu >>> --------------------
15 // <h> Common Test Settings
16 // <o> Print Output Format <0=> Plain Text <1=> XML
17 // <i> Set the test results output format to plain text or XML
18 #ifndef PRINT_XML_REPORT
19 #define PRINT_XML_REPORT 0
21 // <o> Buffer size for assertions results
22 // <i> Set the buffer size for assertions results buffer
23 #define BUFFER_ASSERTIONS 128U
26 // <h> Disable Test Cases
27 // <i> Uncheck to disable an individual test case
28 // <q00> TC_CoreInstr_NOP
29 // <q01> TC_CoreInstr_REV
30 // <q02> TC_CoreInstr_REV16
31 // <q03> TC_CoreInstr_REVSH
32 // <q04> TC_CoreInstr_ROR
33 // <q05> TC_CoreInstr_RBIT
34 // <q06> TC_CoreInstr_CLZ
35 // <q07> TC_CoreInstr_SSAT
36 // <q08> TC_CoreInstr_USAT
38 // <q09> TC_CoreAFunc_FPSCR
39 // <q10> TC_CoreAFunc_CPSR
40 // <q11> TC_CoreAFunc_Mode
41 // <q12> TC_CoreAFunc_SP
42 // <q13> TC_CoreAFunc_SP_usr
43 // <q14> TC_CoreAFunc_FPEXC
44 // <q15> TC_COREAFUNC_ACTLR
45 // <q16> TC_COREAFUNC_CPACR
46 // <q17> TC_COREAFUNC_DFSR
47 // <q18> TC_COREAFUNC_IFSR
48 // <q19> TC_COREAFUNC_ISR
49 // <q20> TC_COREAFUNC_CBAR
50 // <q21> TC_COREAFUNC_TTBR0
51 // <q22> TC_COREAFUNC_DACR
52 // <q23> TC_COREAFUNC_SCTLR
53 // <q24> TC_COREAFUNC_ACTRL
54 // <q25> TC_COREAFUNC_MPIDR
55 // <q26> TC_COREAFUNC_VBAR
57 // <q27> TC_GENTIMER_CNTFRQ
58 // <q28> TC_GENTIMER_CNTP_TVAL
59 // <q29> TC_GENTIMER_CNTP_CTL
60 // <q30> TC_GENTIMER_CNTPCT
61 // <q31> TC_GENTIMER_CNTP_CVAL
62 #define TC_COREINSTR_NOP_EN 1
63 #define TC_COREINSTR_REV_EN 1
64 #define TC_COREINSTR_REV16_EN 1
65 #define TC_COREINSTR_REVSH_EN 1
66 #define TC_COREINSTR_ROR_EN 1
67 #define TC_COREINSTR_RBIT_EN 1
68 #define TC_COREINSTR_CLZ_EN 1
69 #define TC_COREINSTR_SSAT_EN 1
70 #define TC_COREINSTR_USAT_EN 1
72 #define TC_COREAFUNC_IRQ 1
73 #define TC_COREAFUNC_FPSCR 1
74 #define TC_COREAFUNC_CPSR 1
75 #define TC_COREAFUNC_MODE 1
76 #define TC_COREAFUNC_SP 1
77 #define TC_COREAFUNC_SP_USR 1
78 #define TC_COREAFUNC_FPEXC 1
79 #define TC_COREAFUNC_ACTLR 1
80 #define TC_COREAFUNC_CPACR 1
81 #define TC_COREAFUNC_DFSR 1
82 #define TC_COREAFUNC_IFSR 1
83 #define TC_COREAFUNC_ISR 1
84 #define TC_COREAFUNC_CBAR 1
85 #define TC_COREAFUNC_TTBR0 1
86 #define TC_COREAFUNC_DACR 1
87 #define TC_COREAFUNC_SCTLR 1
88 #define TC_COREAFUNC_ACTRL 1
89 #define TC_COREAFUNC_MPIDR 1
90 #define TC_COREAFUNC_VBAR 1
92 #define TC_GENTIMER_CNTFRQ 1
93 #define TC_GENTIMER_CNTP_TVAL 1
94 #define TC_GENTIMER_CNTP_CTL 1
95 #define TC_GENTIMER_CNTPCT 1
96 #define TC_GENTIMER_CNTP_CVAL 1
100 #endif /* __CV_CONFIG_H */