]> begriffs open source - cmsis/blob - CMSIS/Core/Include/cmsis_iccarm.h
Update develop documentation on gh-pages using gh-action.
[cmsis] / CMSIS / Core / Include / cmsis_iccarm.h
1 /**************************************************************************//**
2  * @file     cmsis_iccarm.h
3  * @brief    CMSIS compiler ICCARM (IAR Compiler for Arm) header file
4  * @version  V5.2.0
5  * @date     28. January 2020
6  ******************************************************************************/
7
8 //------------------------------------------------------------------------------
9 //
10 // Copyright (c) 2017-2020 IAR Systems
11 // Copyright (c) 2017-2019 Arm Limited. All rights reserved.
12 //
13 // SPDX-License-Identifier: Apache-2.0
14 //
15 // Licensed under the Apache License, Version 2.0 (the "License")
16 // you may not use this file except in compliance with the License.
17 // You may obtain a copy of the License at
18 //     http://www.apache.org/licenses/LICENSE-2.0
19 //
20 // Unless required by applicable law or agreed to in writing, software
21 // distributed under the License is distributed on an "AS IS" BASIS,
22 // WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
23 // See the License for the specific language governing permissions and
24 // limitations under the License.
25 //
26 //------------------------------------------------------------------------------
27
28
29 #ifndef __CMSIS_ICCARM_H__
30 #define __CMSIS_ICCARM_H__
31
32 #ifndef __ICCARM__
33   #error This file should only be compiled by ICCARM
34 #endif
35
36 #pragma system_include
37
38 #define __IAR_FT _Pragma("inline=forced") __intrinsic
39
40 #if (__VER__ >= 8000000)
41   #define __ICCARM_V8 1
42 #else
43   #define __ICCARM_V8 0
44 #endif
45
46 #ifndef __ALIGNED
47   #if __ICCARM_V8
48     #define __ALIGNED(x) __attribute__((aligned(x)))
49   #elif (__VER__ >= 7080000)
50     /* Needs IAR language extensions */
51     #define __ALIGNED(x) __attribute__((aligned(x)))
52   #else
53     #warning No compiler specific solution for __ALIGNED.__ALIGNED is ignored.
54     #define __ALIGNED(x)
55   #endif
56 #endif
57
58
59 /* Define compiler macros for CPU architecture, used in CMSIS 5.
60  */
61 #if __ARM_ARCH_6M__ || __ARM_ARCH_7M__ || __ARM_ARCH_7EM__ || __ARM_ARCH_8M_BASE__ || __ARM_ARCH_8M_MAIN__
62 /* Macros already defined */
63 #else
64   #if defined(__ARM8M_MAINLINE__) || defined(__ARM8EM_MAINLINE__)
65     #define __ARM_ARCH_8M_MAIN__ 1
66   #elif defined(__ARM8M_BASELINE__)
67     #define __ARM_ARCH_8M_BASE__ 1
68   #elif defined(__ARM_ARCH_PROFILE) && __ARM_ARCH_PROFILE == 'M'
69     #if __ARM_ARCH == 6
70       #define __ARM_ARCH_6M__ 1
71     #elif __ARM_ARCH == 7
72       #if __ARM_FEATURE_DSP
73         #define __ARM_ARCH_7EM__ 1
74       #else
75         #define __ARM_ARCH_7M__ 1
76       #endif
77     #endif /* __ARM_ARCH */
78   #endif /* __ARM_ARCH_PROFILE == 'M' */
79 #endif
80
81 /* Alternativ core deduction for older ICCARM's */
82 #if !defined(__ARM_ARCH_6M__) && !defined(__ARM_ARCH_7M__) && !defined(__ARM_ARCH_7EM__) && \
83     !defined(__ARM_ARCH_8M_BASE__) && !defined(__ARM_ARCH_8M_MAIN__)
84   #if defined(__ARM6M__) && (__CORE__ == __ARM6M__)
85     #define __ARM_ARCH_6M__ 1
86   #elif defined(__ARM7M__) && (__CORE__ == __ARM7M__)
87     #define __ARM_ARCH_7M__ 1
88   #elif defined(__ARM7EM__) && (__CORE__ == __ARM7EM__)
89     #define __ARM_ARCH_7EM__  1
90   #elif defined(__ARM8M_BASELINE__) && (__CORE == __ARM8M_BASELINE__)
91     #define __ARM_ARCH_8M_BASE__ 1
92   #elif defined(__ARM8M_MAINLINE__) && (__CORE == __ARM8M_MAINLINE__)
93     #define __ARM_ARCH_8M_MAIN__ 1
94   #elif defined(__ARM8EM_MAINLINE__) && (__CORE == __ARM8EM_MAINLINE__)
95     #define __ARM_ARCH_8M_MAIN__ 1
96   #else
97     #error "Unknown target."
98   #endif
99 #endif
100
101
102
103 #if defined(__ARM_ARCH_6M__) && __ARM_ARCH_6M__==1
104   #define __IAR_M0_FAMILY  1
105 #elif defined(__ARM_ARCH_8M_BASE__) && __ARM_ARCH_8M_BASE__==1
106   #define __IAR_M0_FAMILY  1
107 #else
108   #define __IAR_M0_FAMILY  0
109 #endif
110
111
112 #ifndef __ASM
113   #define __ASM __asm
114 #endif
115
116 #ifndef   __COMPILER_BARRIER
117   #define __COMPILER_BARRIER() __ASM volatile("":::"memory")
118 #endif
119
120 #ifndef __INLINE
121   #define __INLINE inline
122 #endif
123
124 #ifndef   __NO_RETURN
125   #if __ICCARM_V8
126     #define __NO_RETURN __attribute__((__noreturn__))
127   #else
128     #define __NO_RETURN _Pragma("object_attribute=__noreturn")
129   #endif
130 #endif
131
132 #ifndef   __PACKED
133   #if __ICCARM_V8
134     #define __PACKED __attribute__((packed, aligned(1)))
135   #else
136     /* Needs IAR language extensions */
137     #define __PACKED __packed
138   #endif
139 #endif
140
141 #ifndef   __PACKED_STRUCT
142   #if __ICCARM_V8
143     #define __PACKED_STRUCT struct __attribute__((packed, aligned(1)))
144   #else
145     /* Needs IAR language extensions */
146     #define __PACKED_STRUCT __packed struct
147   #endif
148 #endif
149
150 #ifndef   __PACKED_UNION
151   #if __ICCARM_V8
152     #define __PACKED_UNION union __attribute__((packed, aligned(1)))
153   #else
154     /* Needs IAR language extensions */
155     #define __PACKED_UNION __packed union
156   #endif
157 #endif
158
159 #ifndef   __RESTRICT
160   #if __ICCARM_V8
161     #define __RESTRICT            __restrict
162   #else
163     /* Needs IAR language extensions */
164     #define __RESTRICT            restrict
165   #endif
166 #endif
167
168 #ifndef   __STATIC_INLINE
169   #define __STATIC_INLINE       static inline
170 #endif
171
172 #ifndef   __FORCEINLINE
173   #define __FORCEINLINE         _Pragma("inline=forced")
174 #endif
175
176 #ifndef   __STATIC_FORCEINLINE
177   #define __STATIC_FORCEINLINE  __FORCEINLINE __STATIC_INLINE
178 #endif
179
180 #ifndef __UNALIGNED_UINT16_READ
181 #pragma language=save
182 #pragma language=extended
183 __IAR_FT uint16_t __iar_uint16_read(void const *ptr)
184 {
185   return *(__packed uint16_t*)(ptr);
186 }
187 #pragma language=restore
188 #define __UNALIGNED_UINT16_READ(PTR) __iar_uint16_read(PTR)
189 #endif
190
191
192 #ifndef __UNALIGNED_UINT16_WRITE
193 #pragma language=save
194 #pragma language=extended
195 __IAR_FT void __iar_uint16_write(void const *ptr, uint16_t val)
196 {
197   *(__packed uint16_t*)(ptr) = val;;
198 }
199 #pragma language=restore
200 #define __UNALIGNED_UINT16_WRITE(PTR,VAL) __iar_uint16_write(PTR,VAL)
201 #endif
202
203 #ifndef __UNALIGNED_UINT32_READ
204 #pragma language=save
205 #pragma language=extended
206 __IAR_FT uint32_t __iar_uint32_read(void const *ptr)
207 {
208   return *(__packed uint32_t*)(ptr);
209 }
210 #pragma language=restore
211 #define __UNALIGNED_UINT32_READ(PTR) __iar_uint32_read(PTR)
212 #endif
213
214 #ifndef __UNALIGNED_UINT32_WRITE
215 #pragma language=save
216 #pragma language=extended
217 __IAR_FT void __iar_uint32_write(void const *ptr, uint32_t val)
218 {
219   *(__packed uint32_t*)(ptr) = val;;
220 }
221 #pragma language=restore
222 #define __UNALIGNED_UINT32_WRITE(PTR,VAL) __iar_uint32_write(PTR,VAL)
223 #endif
224
225 #ifndef __UNALIGNED_UINT32   /* deprecated */
226 #pragma language=save
227 #pragma language=extended
228 __packed struct  __iar_u32 { uint32_t v; };
229 #pragma language=restore
230 #define __UNALIGNED_UINT32(PTR) (((struct __iar_u32 *)(PTR))->v)
231 #endif
232
233 #ifndef   __USED
234   #if __ICCARM_V8
235     #define __USED __attribute__((used))
236   #else
237     #define __USED _Pragma("__root")
238   #endif
239 #endif
240
241 #undef __WEAK                           /* undo the definition from DLib_Defaults.h */
242 #ifndef   __WEAK
243   #if __ICCARM_V8
244     #define __WEAK __attribute__((weak))
245   #else
246     #define __WEAK _Pragma("__weak")
247   #endif
248 #endif
249
250 #ifndef __PROGRAM_START
251 #define __PROGRAM_START           __iar_program_start
252 #endif
253
254 #ifndef __INITIAL_SP
255 #define __INITIAL_SP              CSTACK$$Limit
256 #endif
257
258 #ifndef __STACK_LIMIT
259 #define __STACK_LIMIT             CSTACK$$Base
260 #endif
261
262 #ifndef __VECTOR_TABLE
263 #define __VECTOR_TABLE            __vector_table
264 #endif
265
266 #ifndef __VECTOR_TABLE_ATTRIBUTE
267 #define __VECTOR_TABLE_ATTRIBUTE  @".intvec"
268 #endif
269
270 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
271 #ifndef __STACK_SEAL
272 #define __STACK_SEAL              STACKSEAL$$Base
273 #endif
274
275 #ifndef __TZ_STACK_SEAL_SIZE
276 #define __TZ_STACK_SEAL_SIZE      8U
277 #endif
278
279 #ifndef __TZ_STACK_SEAL_VALUE
280 #define __TZ_STACK_SEAL_VALUE     0xFEF5EDA5FEF5EDA5ULL
281 #endif
282
283 __STATIC_FORCEINLINE void __TZ_set_STACKSEAL_S (uint32_t* stackTop) {
284   *((uint64_t *)stackTop) = __TZ_STACK_SEAL_VALUE;
285 }
286 #endif
287
288 #ifndef __ICCARM_INTRINSICS_VERSION__
289   #define __ICCARM_INTRINSICS_VERSION__  0
290 #endif
291
292 #if __ICCARM_INTRINSICS_VERSION__ == 2
293
294   #if defined(__CLZ)
295     #undef __CLZ
296   #endif
297   #if defined(__REVSH)
298     #undef __REVSH
299   #endif
300   #if defined(__RBIT)
301     #undef __RBIT
302   #endif
303   #if defined(__SSAT)
304     #undef __SSAT
305   #endif
306   #if defined(__USAT)
307     #undef __USAT
308   #endif
309
310   #include "iccarm_builtin.h"
311
312   #define __disable_fault_irq __iar_builtin_disable_fiq
313   #define __disable_irq       __iar_builtin_disable_interrupt
314   #define __enable_fault_irq  __iar_builtin_enable_fiq
315   #define __enable_irq        __iar_builtin_enable_interrupt
316   #define __arm_rsr           __iar_builtin_rsr
317   #define __arm_wsr           __iar_builtin_wsr
318
319
320   #define __get_APSR()                (__arm_rsr("APSR"))
321   #define __get_BASEPRI()             (__arm_rsr("BASEPRI"))
322   #define __get_CONTROL()             (__arm_rsr("CONTROL"))
323   #define __get_FAULTMASK()           (__arm_rsr("FAULTMASK"))
324
325   #if ((defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)) && \
326        (defined (__FPU_USED   ) && (__FPU_USED    == 1U))     )
327     #define __get_FPSCR()             (__arm_rsr("FPSCR"))
328     #define __set_FPSCR(VALUE)        (__arm_wsr("FPSCR", (VALUE)))
329   #else
330     #define __get_FPSCR()             ( 0 )
331     #define __set_FPSCR(VALUE)        ((void)VALUE)
332   #endif
333
334   #define __get_IPSR()                (__arm_rsr("IPSR"))
335   #define __get_MSP()                 (__arm_rsr("MSP"))
336   #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
337        (!defined (__ARM_FEATURE_CMSE) || (__ARM_FEATURE_CMSE < 3)))
338     // without main extensions, the non-secure MSPLIM is RAZ/WI
339     #define __get_MSPLIM()            (0U)
340   #else
341     #define __get_MSPLIM()            (__arm_rsr("MSPLIM"))
342   #endif
343   #define __get_PRIMASK()             (__arm_rsr("PRIMASK"))
344   #define __get_PSP()                 (__arm_rsr("PSP"))
345
346   #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
347        (!defined (__ARM_FEATURE_CMSE) || (__ARM_FEATURE_CMSE < 3)))
348     // without main extensions, the non-secure PSPLIM is RAZ/WI
349     #define __get_PSPLIM()            (0U)
350   #else
351     #define __get_PSPLIM()            (__arm_rsr("PSPLIM"))
352   #endif
353
354   #define __get_xPSR()                (__arm_rsr("xPSR"))
355
356   #define __set_BASEPRI(VALUE)        (__arm_wsr("BASEPRI", (VALUE)))
357   #define __set_BASEPRI_MAX(VALUE)    (__arm_wsr("BASEPRI_MAX", (VALUE)))
358   #define __set_CONTROL(VALUE)        (__arm_wsr("CONTROL", (VALUE)))
359   #define __set_FAULTMASK(VALUE)      (__arm_wsr("FAULTMASK", (VALUE)))
360   #define __set_MSP(VALUE)            (__arm_wsr("MSP", (VALUE)))
361
362   #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
363        (!defined (__ARM_FEATURE_CMSE) || (__ARM_FEATURE_CMSE < 3)))
364     // without main extensions, the non-secure MSPLIM is RAZ/WI
365     #define __set_MSPLIM(VALUE)       ((void)(VALUE))
366   #else
367     #define __set_MSPLIM(VALUE)       (__arm_wsr("MSPLIM", (VALUE)))
368   #endif
369   #define __set_PRIMASK(VALUE)        (__arm_wsr("PRIMASK", (VALUE)))
370   #define __set_PSP(VALUE)            (__arm_wsr("PSP", (VALUE)))
371   #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
372        (!defined (__ARM_FEATURE_CMSE) || (__ARM_FEATURE_CMSE < 3)))
373     // without main extensions, the non-secure PSPLIM is RAZ/WI
374     #define __set_PSPLIM(VALUE)       ((void)(VALUE))
375   #else
376     #define __set_PSPLIM(VALUE)       (__arm_wsr("PSPLIM", (VALUE)))
377   #endif
378
379   #define __TZ_get_CONTROL_NS()       (__arm_rsr("CONTROL_NS"))
380   #define __TZ_set_CONTROL_NS(VALUE)  (__arm_wsr("CONTROL_NS", (VALUE)))
381   #define __TZ_get_PSP_NS()           (__arm_rsr("PSP_NS"))
382   #define __TZ_set_PSP_NS(VALUE)      (__arm_wsr("PSP_NS", (VALUE)))
383   #define __TZ_get_MSP_NS()           (__arm_rsr("MSP_NS"))
384   #define __TZ_set_MSP_NS(VALUE)      (__arm_wsr("MSP_NS", (VALUE)))
385   #define __TZ_get_SP_NS()            (__arm_rsr("SP_NS"))
386   #define __TZ_set_SP_NS(VALUE)       (__arm_wsr("SP_NS", (VALUE)))
387   #define __TZ_get_PRIMASK_NS()       (__arm_rsr("PRIMASK_NS"))
388   #define __TZ_set_PRIMASK_NS(VALUE)  (__arm_wsr("PRIMASK_NS", (VALUE)))
389   #define __TZ_get_BASEPRI_NS()       (__arm_rsr("BASEPRI_NS"))
390   #define __TZ_set_BASEPRI_NS(VALUE)  (__arm_wsr("BASEPRI_NS", (VALUE)))
391   #define __TZ_get_FAULTMASK_NS()     (__arm_rsr("FAULTMASK_NS"))
392   #define __TZ_set_FAULTMASK_NS(VALUE)(__arm_wsr("FAULTMASK_NS", (VALUE)))
393
394   #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
395        (!defined (__ARM_FEATURE_CMSE) || (__ARM_FEATURE_CMSE < 3)))
396     // without main extensions, the non-secure PSPLIM is RAZ/WI
397     #define __TZ_get_PSPLIM_NS()      (0U)
398     #define __TZ_set_PSPLIM_NS(VALUE) ((void)(VALUE))
399   #else
400     #define __TZ_get_PSPLIM_NS()      (__arm_rsr("PSPLIM_NS"))
401     #define __TZ_set_PSPLIM_NS(VALUE) (__arm_wsr("PSPLIM_NS", (VALUE)))
402   #endif
403
404   #define __TZ_get_MSPLIM_NS()        (__arm_rsr("MSPLIM_NS"))
405   #define __TZ_set_MSPLIM_NS(VALUE)   (__arm_wsr("MSPLIM_NS", (VALUE)))
406
407   #define __NOP     __iar_builtin_no_operation
408
409   #define __CLZ     __iar_builtin_CLZ
410   #define __CLREX   __iar_builtin_CLREX
411
412   #define __DMB     __iar_builtin_DMB
413   #define __DSB     __iar_builtin_DSB
414   #define __ISB     __iar_builtin_ISB
415
416   #define __LDREXB  __iar_builtin_LDREXB
417   #define __LDREXH  __iar_builtin_LDREXH
418   #define __LDREXW  __iar_builtin_LDREX
419
420   #define __RBIT    __iar_builtin_RBIT
421   #define __REV     __iar_builtin_REV
422   #define __REV16   __iar_builtin_REV16
423
424   __IAR_FT int16_t __REVSH(int16_t val)
425   {
426     return (int16_t) __iar_builtin_REVSH(val);
427   }
428
429   #define __ROR     __iar_builtin_ROR
430   #define __RRX     __iar_builtin_RRX
431
432   #define __SEV     __iar_builtin_SEV
433
434   #if !__IAR_M0_FAMILY
435     #define __SSAT    __iar_builtin_SSAT
436   #endif
437
438   #define __STREXB  __iar_builtin_STREXB
439   #define __STREXH  __iar_builtin_STREXH
440   #define __STREXW  __iar_builtin_STREX
441
442   #if !__IAR_M0_FAMILY
443     #define __USAT    __iar_builtin_USAT
444   #endif
445
446   #define __WFE     __iar_builtin_WFE
447   #define __WFI     __iar_builtin_WFI
448
449   #if __ARM_MEDIA__
450     #define __SADD8   __iar_builtin_SADD8
451     #define __QADD8   __iar_builtin_QADD8
452     #define __SHADD8  __iar_builtin_SHADD8
453     #define __UADD8   __iar_builtin_UADD8
454     #define __UQADD8  __iar_builtin_UQADD8
455     #define __UHADD8  __iar_builtin_UHADD8
456     #define __SSUB8   __iar_builtin_SSUB8
457     #define __QSUB8   __iar_builtin_QSUB8
458     #define __SHSUB8  __iar_builtin_SHSUB8
459     #define __USUB8   __iar_builtin_USUB8
460     #define __UQSUB8  __iar_builtin_UQSUB8
461     #define __UHSUB8  __iar_builtin_UHSUB8
462     #define __SADD16  __iar_builtin_SADD16
463     #define __QADD16  __iar_builtin_QADD16
464     #define __SHADD16 __iar_builtin_SHADD16
465     #define __UADD16  __iar_builtin_UADD16
466     #define __UQADD16 __iar_builtin_UQADD16
467     #define __UHADD16 __iar_builtin_UHADD16
468     #define __SSUB16  __iar_builtin_SSUB16
469     #define __QSUB16  __iar_builtin_QSUB16
470     #define __SHSUB16 __iar_builtin_SHSUB16
471     #define __USUB16  __iar_builtin_USUB16
472     #define __UQSUB16 __iar_builtin_UQSUB16
473     #define __UHSUB16 __iar_builtin_UHSUB16
474     #define __SASX    __iar_builtin_SASX
475     #define __QASX    __iar_builtin_QASX
476     #define __SHASX   __iar_builtin_SHASX
477     #define __UASX    __iar_builtin_UASX
478     #define __UQASX   __iar_builtin_UQASX
479     #define __UHASX   __iar_builtin_UHASX
480     #define __SSAX    __iar_builtin_SSAX
481     #define __QSAX    __iar_builtin_QSAX
482     #define __SHSAX   __iar_builtin_SHSAX
483     #define __USAX    __iar_builtin_USAX
484     #define __UQSAX   __iar_builtin_UQSAX
485     #define __UHSAX   __iar_builtin_UHSAX
486     #define __USAD8   __iar_builtin_USAD8
487     #define __USADA8  __iar_builtin_USADA8
488     #define __SSAT16  __iar_builtin_SSAT16
489     #define __USAT16  __iar_builtin_USAT16
490     #define __UXTB16  __iar_builtin_UXTB16
491     #define __UXTAB16 __iar_builtin_UXTAB16
492     #define __SXTB16  __iar_builtin_SXTB16
493     #define __SXTAB16 __iar_builtin_SXTAB16
494     #define __SMUAD   __iar_builtin_SMUAD
495     #define __SMUADX  __iar_builtin_SMUADX
496     #define __SMMLA   __iar_builtin_SMMLA
497     #define __SMLAD   __iar_builtin_SMLAD
498     #define __SMLADX  __iar_builtin_SMLADX
499     #define __SMLALD  __iar_builtin_SMLALD
500     #define __SMLALDX __iar_builtin_SMLALDX
501     #define __SMUSD   __iar_builtin_SMUSD
502     #define __SMUSDX  __iar_builtin_SMUSDX
503     #define __SMLSD   __iar_builtin_SMLSD
504     #define __SMLSDX  __iar_builtin_SMLSDX
505     #define __SMLSLD  __iar_builtin_SMLSLD
506     #define __SMLSLDX __iar_builtin_SMLSLDX
507     #define __SEL     __iar_builtin_SEL
508     #define __QADD    __iar_builtin_QADD
509     #define __QSUB    __iar_builtin_QSUB
510     #define __PKHBT   __iar_builtin_PKHBT
511     #define __PKHTB   __iar_builtin_PKHTB
512   #endif
513
514 #else /* __ICCARM_INTRINSICS_VERSION__ == 2 */
515
516   #if __IAR_M0_FAMILY
517    /* Avoid clash between intrinsics.h and arm_math.h when compiling for Cortex-M0. */
518     #define __CLZ  __cmsis_iar_clz_not_active
519     #define __SSAT __cmsis_iar_ssat_not_active
520     #define __USAT __cmsis_iar_usat_not_active
521     #define __RBIT __cmsis_iar_rbit_not_active
522     #define __get_APSR  __cmsis_iar_get_APSR_not_active
523   #endif
524
525
526   #if (!((defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)) && \
527          (defined (__FPU_USED   ) && (__FPU_USED    == 1U))     ))
528     #define __get_FPSCR __cmsis_iar_get_FPSR_not_active
529     #define __set_FPSCR __cmsis_iar_set_FPSR_not_active
530   #endif
531
532   #ifdef __INTRINSICS_INCLUDED
533   #error intrinsics.h is already included previously!
534   #endif
535
536   #include <intrinsics.h>
537
538   #if __IAR_M0_FAMILY
539    /* Avoid clash between intrinsics.h and arm_math.h when compiling for Cortex-M0. */
540     #undef __CLZ
541     #undef __SSAT
542     #undef __USAT
543     #undef __RBIT
544     #undef __get_APSR
545
546     __STATIC_INLINE uint8_t __CLZ(uint32_t data)
547     {
548       if (data == 0U) { return 32U; }
549
550       uint32_t count = 0U;
551       uint32_t mask = 0x80000000U;
552
553       while ((data & mask) == 0U)
554       {
555         count += 1U;
556         mask = mask >> 1U;
557       }
558       return count;
559     }
560
561     __STATIC_INLINE uint32_t __RBIT(uint32_t v)
562     {
563       uint8_t sc = 31U;
564       uint32_t r = v;
565       for (v >>= 1U; v; v >>= 1U)
566       {
567         r <<= 1U;
568         r |= v & 1U;
569         sc--;
570       }
571       return (r << sc);
572     }
573
574     __STATIC_INLINE  uint32_t __get_APSR(void)
575     {
576       uint32_t res;
577       __asm("MRS      %0,APSR" : "=r" (res));
578       return res;
579     }
580
581   #endif
582
583   #if (!((defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)) && \
584          (defined (__FPU_USED   ) && (__FPU_USED    == 1U))     ))
585     #undef __get_FPSCR
586     #undef __set_FPSCR
587     #define __get_FPSCR()       (0)
588     #define __set_FPSCR(VALUE)  ((void)VALUE)
589   #endif
590
591   #pragma diag_suppress=Pe940
592   #pragma diag_suppress=Pe177
593
594   #define __enable_irq    __enable_interrupt
595   #define __disable_irq   __disable_interrupt
596   #define __NOP           __no_operation
597
598   #define __get_xPSR      __get_PSR
599
600   #if (!defined(__ARM_ARCH_6M__) || __ARM_ARCH_6M__==0)
601
602     __IAR_FT uint32_t __LDREXW(uint32_t volatile *ptr)
603     {
604       return __LDREX((unsigned long *)ptr);
605     }
606
607     __IAR_FT uint32_t __STREXW(uint32_t value, uint32_t volatile *ptr)
608     {
609       return __STREX(value, (unsigned long *)ptr);
610     }
611   #endif
612
613
614   /* __CORTEX_M is defined in core_cm0.h, core_cm3.h and core_cm4.h. */
615   #if (__CORTEX_M >= 0x03)
616
617     __IAR_FT uint32_t __RRX(uint32_t value)
618     {
619       uint32_t result;
620       __ASM volatile("RRX      %0, %1" : "=r"(result) : "r" (value));
621       return(result);
622     }
623
624     __IAR_FT void __set_BASEPRI_MAX(uint32_t value)
625     {
626       __asm volatile("MSR      BASEPRI_MAX,%0"::"r" (value));
627     }
628
629
630     #define __enable_fault_irq  __enable_fiq
631     #define __disable_fault_irq __disable_fiq
632
633
634   #endif /* (__CORTEX_M >= 0x03) */
635
636   __IAR_FT uint32_t __ROR(uint32_t op1, uint32_t op2)
637   {
638     return (op1 >> op2) | (op1 << ((sizeof(op1)*8)-op2));
639   }
640
641   #if ((defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) || \
642        (defined (__ARM_ARCH_8M_BASE__ ) && (__ARM_ARCH_8M_BASE__ == 1))    )
643
644    __IAR_FT uint32_t __get_MSPLIM(void)
645     {
646       uint32_t res;
647     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
648          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
649       // without main extensions, the non-secure MSPLIM is RAZ/WI
650       res = 0U;
651     #else
652       __asm volatile("MRS      %0,MSPLIM" : "=r" (res));
653     #endif
654       return res;
655     }
656
657     __IAR_FT void   __set_MSPLIM(uint32_t value)
658     {
659     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
660          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
661       // without main extensions, the non-secure MSPLIM is RAZ/WI
662       (void)value;
663     #else
664       __asm volatile("MSR      MSPLIM,%0" :: "r" (value));
665     #endif
666     }
667
668     __IAR_FT uint32_t __get_PSPLIM(void)
669     {
670       uint32_t res;
671     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
672          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
673       // without main extensions, the non-secure PSPLIM is RAZ/WI
674       res = 0U;
675     #else
676       __asm volatile("MRS      %0,PSPLIM" : "=r" (res));
677     #endif
678       return res;
679     }
680
681     __IAR_FT void   __set_PSPLIM(uint32_t value)
682     {
683     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
684          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
685       // without main extensions, the non-secure PSPLIM is RAZ/WI
686       (void)value;
687     #else
688       __asm volatile("MSR      PSPLIM,%0" :: "r" (value));
689     #endif
690     }
691
692     __IAR_FT uint32_t __TZ_get_CONTROL_NS(void)
693     {
694       uint32_t res;
695       __asm volatile("MRS      %0,CONTROL_NS" : "=r" (res));
696       return res;
697     }
698
699     __IAR_FT void   __TZ_set_CONTROL_NS(uint32_t value)
700     {
701       __asm volatile("MSR      CONTROL_NS,%0" :: "r" (value));
702     }
703
704     __IAR_FT uint32_t   __TZ_get_PSP_NS(void)
705     {
706       uint32_t res;
707       __asm volatile("MRS      %0,PSP_NS" : "=r" (res));
708       return res;
709     }
710
711     __IAR_FT void   __TZ_set_PSP_NS(uint32_t value)
712     {
713       __asm volatile("MSR      PSP_NS,%0" :: "r" (value));
714     }
715
716     __IAR_FT uint32_t   __TZ_get_MSP_NS(void)
717     {
718       uint32_t res;
719       __asm volatile("MRS      %0,MSP_NS" : "=r" (res));
720       return res;
721     }
722
723     __IAR_FT void   __TZ_set_MSP_NS(uint32_t value)
724     {
725       __asm volatile("MSR      MSP_NS,%0" :: "r" (value));
726     }
727
728     __IAR_FT uint32_t   __TZ_get_SP_NS(void)
729     {
730       uint32_t res;
731       __asm volatile("MRS      %0,SP_NS" : "=r" (res));
732       return res;
733     }
734     __IAR_FT void   __TZ_set_SP_NS(uint32_t value)
735     {
736       __asm volatile("MSR      SP_NS,%0" :: "r" (value));
737     }
738
739     __IAR_FT uint32_t   __TZ_get_PRIMASK_NS(void)
740     {
741       uint32_t res;
742       __asm volatile("MRS      %0,PRIMASK_NS" : "=r" (res));
743       return res;
744     }
745
746     __IAR_FT void   __TZ_set_PRIMASK_NS(uint32_t value)
747     {
748       __asm volatile("MSR      PRIMASK_NS,%0" :: "r" (value));
749     }
750
751     __IAR_FT uint32_t   __TZ_get_BASEPRI_NS(void)
752     {
753       uint32_t res;
754       __asm volatile("MRS      %0,BASEPRI_NS" : "=r" (res));
755       return res;
756     }
757
758     __IAR_FT void   __TZ_set_BASEPRI_NS(uint32_t value)
759     {
760       __asm volatile("MSR      BASEPRI_NS,%0" :: "r" (value));
761     }
762
763     __IAR_FT uint32_t   __TZ_get_FAULTMASK_NS(void)
764     {
765       uint32_t res;
766       __asm volatile("MRS      %0,FAULTMASK_NS" : "=r" (res));
767       return res;
768     }
769
770     __IAR_FT void   __TZ_set_FAULTMASK_NS(uint32_t value)
771     {
772       __asm volatile("MSR      FAULTMASK_NS,%0" :: "r" (value));
773     }
774
775     __IAR_FT uint32_t   __TZ_get_PSPLIM_NS(void)
776     {
777       uint32_t res;
778     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
779          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
780       // without main extensions, the non-secure PSPLIM is RAZ/WI
781       res = 0U;
782     #else
783       __asm volatile("MRS      %0,PSPLIM_NS" : "=r" (res));
784     #endif
785       return res;
786     }
787
788     __IAR_FT void   __TZ_set_PSPLIM_NS(uint32_t value)
789     {
790     #if (!(defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) && \
791          (!defined (__ARM_FEATURE_CMSE  ) || (__ARM_FEATURE_CMSE   < 3)))
792       // without main extensions, the non-secure PSPLIM is RAZ/WI
793       (void)value;
794     #else
795       __asm volatile("MSR      PSPLIM_NS,%0" :: "r" (value));
796     #endif
797     }
798
799     __IAR_FT uint32_t   __TZ_get_MSPLIM_NS(void)
800     {
801       uint32_t res;
802       __asm volatile("MRS      %0,MSPLIM_NS" : "=r" (res));
803       return res;
804     }
805
806     __IAR_FT void   __TZ_set_MSPLIM_NS(uint32_t value)
807     {
808       __asm volatile("MSR      MSPLIM_NS,%0" :: "r" (value));
809     }
810
811   #endif /* __ARM_ARCH_8M_MAIN__ or __ARM_ARCH_8M_BASE__ */
812
813 #endif   /* __ICCARM_INTRINSICS_VERSION__ == 2 */
814
815 #define __BKPT(value)    __asm volatile ("BKPT     %0" : : "i"(value))
816
817 #if __IAR_M0_FAMILY
818   __STATIC_INLINE int32_t __SSAT(int32_t val, uint32_t sat)
819   {
820     if ((sat >= 1U) && (sat <= 32U))
821     {
822       const int32_t max = (int32_t)((1U << (sat - 1U)) - 1U);
823       const int32_t min = -1 - max ;
824       if (val > max)
825       {
826         return max;
827       }
828       else if (val < min)
829       {
830         return min;
831       }
832     }
833     return val;
834   }
835
836   __STATIC_INLINE uint32_t __USAT(int32_t val, uint32_t sat)
837   {
838     if (sat <= 31U)
839     {
840       const uint32_t max = ((1U << sat) - 1U);
841       if (val > (int32_t)max)
842       {
843         return max;
844       }
845       else if (val < 0)
846       {
847         return 0U;
848       }
849     }
850     return (uint32_t)val;
851   }
852 #endif
853
854 #if (__CORTEX_M >= 0x03)   /* __CORTEX_M is defined in core_cm0.h, core_cm3.h and core_cm4.h. */
855
856   __IAR_FT uint8_t __LDRBT(volatile uint8_t *addr)
857   {
858     uint32_t res;
859     __ASM volatile ("LDRBT %0, [%1]" : "=r" (res) : "r" (addr) : "memory");
860     return ((uint8_t)res);
861   }
862
863   __IAR_FT uint16_t __LDRHT(volatile uint16_t *addr)
864   {
865     uint32_t res;
866     __ASM volatile ("LDRHT %0, [%1]" : "=r" (res) : "r" (addr) : "memory");
867     return ((uint16_t)res);
868   }
869
870   __IAR_FT uint32_t __LDRT(volatile uint32_t *addr)
871   {
872     uint32_t res;
873     __ASM volatile ("LDRT %0, [%1]" : "=r" (res) : "r" (addr) : "memory");
874     return res;
875   }
876
877   __IAR_FT void __STRBT(uint8_t value, volatile uint8_t *addr)
878   {
879     __ASM volatile ("STRBT %1, [%0]" : : "r" (addr), "r" ((uint32_t)value) : "memory");
880   }
881
882   __IAR_FT void __STRHT(uint16_t value, volatile uint16_t *addr)
883   {
884     __ASM volatile ("STRHT %1, [%0]" : : "r" (addr), "r" ((uint32_t)value) : "memory");
885   }
886
887   __IAR_FT void __STRT(uint32_t value, volatile uint32_t *addr)
888   {
889     __ASM volatile ("STRT %1, [%0]" : : "r" (addr), "r" (value) : "memory");
890   }
891
892 #endif /* (__CORTEX_M >= 0x03) */
893
894 #if ((defined (__ARM_ARCH_8M_MAIN__ ) && (__ARM_ARCH_8M_MAIN__ == 1)) || \
895      (defined (__ARM_ARCH_8M_BASE__ ) && (__ARM_ARCH_8M_BASE__ == 1))    )
896
897
898   __IAR_FT uint8_t __LDAB(volatile uint8_t *ptr)
899   {
900     uint32_t res;
901     __ASM volatile ("LDAB %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
902     return ((uint8_t)res);
903   }
904
905   __IAR_FT uint16_t __LDAH(volatile uint16_t *ptr)
906   {
907     uint32_t res;
908     __ASM volatile ("LDAH %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
909     return ((uint16_t)res);
910   }
911
912   __IAR_FT uint32_t __LDA(volatile uint32_t *ptr)
913   {
914     uint32_t res;
915     __ASM volatile ("LDA %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
916     return res;
917   }
918
919   __IAR_FT void __STLB(uint8_t value, volatile uint8_t *ptr)
920   {
921     __ASM volatile ("STLB %1, [%0]" :: "r" (ptr), "r" (value) : "memory");
922   }
923
924   __IAR_FT void __STLH(uint16_t value, volatile uint16_t *ptr)
925   {
926     __ASM volatile ("STLH %1, [%0]" :: "r" (ptr), "r" (value) : "memory");
927   }
928
929   __IAR_FT void __STL(uint32_t value, volatile uint32_t *ptr)
930   {
931     __ASM volatile ("STL %1, [%0]" :: "r" (ptr), "r" (value) : "memory");
932   }
933
934   __IAR_FT uint8_t __LDAEXB(volatile uint8_t *ptr)
935   {
936     uint32_t res;
937     __ASM volatile ("LDAEXB %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
938     return ((uint8_t)res);
939   }
940
941   __IAR_FT uint16_t __LDAEXH(volatile uint16_t *ptr)
942   {
943     uint32_t res;
944     __ASM volatile ("LDAEXH %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
945     return ((uint16_t)res);
946   }
947
948   __IAR_FT uint32_t __LDAEX(volatile uint32_t *ptr)
949   {
950     uint32_t res;
951     __ASM volatile ("LDAEX %0, [%1]" : "=r" (res) : "r" (ptr) : "memory");
952     return res;
953   }
954
955   __IAR_FT uint32_t __STLEXB(uint8_t value, volatile uint8_t *ptr)
956   {
957     uint32_t res;
958     __ASM volatile ("STLEXB %0, %2, [%1]" : "=r" (res) : "r" (ptr), "r" (value) : "memory");
959     return res;
960   }
961
962   __IAR_FT uint32_t __STLEXH(uint16_t value, volatile uint16_t *ptr)
963   {
964     uint32_t res;
965     __ASM volatile ("STLEXH %0, %2, [%1]" : "=r" (res) : "r" (ptr), "r" (value) : "memory");
966     return res;
967   }
968
969   __IAR_FT uint32_t __STLEX(uint32_t value, volatile uint32_t *ptr)
970   {
971     uint32_t res;
972     __ASM volatile ("STLEX %0, %2, [%1]" : "=r" (res) : "r" (ptr), "r" (value) : "memory");
973     return res;
974   }
975
976 #endif /* __ARM_ARCH_8M_MAIN__ or __ARM_ARCH_8M_BASE__ */
977
978 #undef __IAR_FT
979 #undef __IAR_M0_FAMILY
980 #undef __ICCARM_V8
981
982 #pragma diag_default=Pe940
983 #pragma diag_default=Pe177
984
985 #define __SXTB16_RORn(ARG1, ARG2) __SXTB16(__ROR(ARG1, ARG2))
986
987 #define __SXTAB16_RORn(ARG1, ARG2, ARG3) __SXTAB16(ARG1, __ROR(ARG2, ARG3))
988
989 #endif /* __CMSIS_ICCARM_H__ */