]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_cm33.h
Doc link fixes
[cmsis] / CMSIS / Core / Include / core_cm33.h
1 /**************************************************************************//**
2  * @file     core_cm33.h
3  * @brief    CMSIS Cortex-M33 Core Peripheral Access Layer Header File
4  * @version  V5.3.0
5  * @date     04. April 2023
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2023 Arm Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26   #pragma system_include                        /* treat file as system include file for MISRA check */
27 #elif defined (__clang__)
28   #pragma clang system_header                   /* treat file as system include file */
29 #elif defined ( __GNUC__ )
30   #pragma GCC diagnostic ignored "-Wpedantic"   /* disable pedantic warning due to unnamed structs/unions */
31 #endif
32
33 #ifndef __CORE_CM33_H_GENERIC
34 #define __CORE_CM33_H_GENERIC
35
36 #include <stdint.h>
37
38 #ifdef __cplusplus
39  extern "C" {
40 #endif
41
42 /**
43   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
44   CMSIS violates the following MISRA-C:2004 rules:
45
46    \li Required Rule 8.5, object/function definition in header file.<br>
47      Function definitions in header files are used to allow 'inlining'.
48
49    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
50      Unions are used for effective representation of core registers.
51
52    \li Advisory Rule 19.7, Function-like macro defined.<br>
53      Function-like macros are used to allow more efficient code.
54  */
55
56
57 /*******************************************************************************
58  *                 CMSIS definitions
59  ******************************************************************************/
60 /**
61   \ingroup Cortex_M33
62   @{
63  */
64
65 #include "cmsis_version.h"
66
67 /* CMSIS CM33 definitions */
68
69 #define __CORTEX_M                 (33U)                                       /*!< Cortex-M Core */
70
71 /** __FPU_USED indicates whether an FPU is used or not.
72     For this, __FPU_PRESENT has to be checked prior to making use of FPU specific registers and functions.
73 */
74 #if defined ( __CC_ARM )
75   #if defined (__TARGET_FPU_VFP)
76     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
77       #define __FPU_USED       1U
78     #else
79       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
80       #define __FPU_USED       0U
81     #endif
82   #else
83     #define __FPU_USED         0U
84   #endif
85
86   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
87     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
88       #define __DSP_USED       1U
89     #else
90       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
91       #define __DSP_USED         0U
92     #endif
93   #else
94     #define __DSP_USED         0U
95   #endif
96
97 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
98   #if defined (__ARM_FP)
99     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
100       #define __FPU_USED       1U
101     #else
102       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
103       #define __FPU_USED       0U
104     #endif
105   #else
106     #define __FPU_USED         0U
107   #endif
108
109   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
110     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
111       #define __DSP_USED       1U
112     #else
113       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
114       #define __DSP_USED         0U
115     #endif
116   #else
117     #define __DSP_USED         0U
118   #endif
119
120 #elif defined (__ti__)
121   #if defined (__ARM_FP)
122     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
123       #define __FPU_USED       1U
124     #else
125       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
126       #define __FPU_USED       0U
127     #endif
128   #else
129     #define __FPU_USED         0U
130   #endif
131
132   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
133     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
134       #define __DSP_USED       1U
135     #else
136       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
137       #define __DSP_USED       0U
138     #endif
139   #else
140     #define __DSP_USED         0U
141   #endif
142
143 #elif defined ( __GNUC__ )
144   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
145     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
146       #define __FPU_USED       1U
147     #else
148       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
149       #define __FPU_USED       0U
150     #endif
151   #else
152     #define __FPU_USED         0U
153   #endif
154
155   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
156     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
157       #define __DSP_USED       1U
158     #else
159       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
160       #define __DSP_USED         0U
161     #endif
162   #else
163     #define __DSP_USED         0U
164   #endif
165
166 #elif defined ( __ICCARM__ )
167   #if defined (__ARMVFP__)
168     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
169       #define __FPU_USED       1U
170     #else
171       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
172       #define __FPU_USED       0U
173     #endif
174   #else
175     #define __FPU_USED         0U
176   #endif
177
178   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
179     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
180       #define __DSP_USED       1U
181     #else
182       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
183       #define __DSP_USED         0U
184     #endif
185   #else
186     #define __DSP_USED         0U
187   #endif
188
189 #elif defined ( __TI_ARM__ )
190   #if defined (__TI_VFP_SUPPORT__)
191     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
192       #define __FPU_USED       1U
193     #else
194       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
195       #define __FPU_USED       0U
196     #endif
197   #else
198     #define __FPU_USED         0U
199   #endif
200
201 #elif defined ( __TASKING__ )
202   #if defined (__FPU_VFP__)
203     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
204       #define __FPU_USED       1U
205     #else
206       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
207       #define __FPU_USED       0U
208     #endif
209   #else
210     #define __FPU_USED         0U
211   #endif
212
213 #elif defined ( __CSMC__ )
214   #if ( __CSMC__ & 0x400U)
215     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
216       #define __FPU_USED       1U
217     #else
218       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
219       #define __FPU_USED       0U
220     #endif
221   #else
222     #define __FPU_USED         0U
223   #endif
224
225 #endif
226
227 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
228
229
230 #ifdef __cplusplus
231 }
232 #endif
233
234 #endif /* __CORE_CM33_H_GENERIC */
235
236 #ifndef __CMSIS_GENERIC
237
238 #ifndef __CORE_CM33_H_DEPENDANT
239 #define __CORE_CM33_H_DEPENDANT
240
241 #ifdef __cplusplus
242  extern "C" {
243 #endif
244
245 /* check device defines and use defaults */
246 #if defined __CHECK_DEVICE_DEFINES
247   #ifndef __CM33_REV
248     #define __CM33_REV                0x0000U
249     #warning "__CM33_REV not defined in device header file; using default!"
250   #endif
251
252   #ifndef __FPU_PRESENT
253     #define __FPU_PRESENT             0U
254     #warning "__FPU_PRESENT not defined in device header file; using default!"
255   #endif
256
257   #ifndef __MPU_PRESENT
258     #define __MPU_PRESENT             0U
259     #warning "__MPU_PRESENT not defined in device header file; using default!"
260   #endif
261
262   #ifndef __SAUREGION_PRESENT
263     #define __SAUREGION_PRESENT       0U
264     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
265   #endif
266
267   #ifndef __DSP_PRESENT
268     #define __DSP_PRESENT             0U
269     #warning "__DSP_PRESENT not defined in device header file; using default!"
270   #endif
271
272   #ifndef __VTOR_PRESENT
273     #define __VTOR_PRESENT             1U
274     #warning "__VTOR_PRESENT not defined in device header file; using default!"
275   #endif
276
277   #ifndef __NVIC_PRIO_BITS
278     #define __NVIC_PRIO_BITS          3U
279     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
280   #endif
281
282   #ifndef __Vendor_SysTickConfig
283     #define __Vendor_SysTickConfig    0U
284     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
285   #endif
286 #endif
287
288 /* IO definitions (access restrictions to peripheral registers) */
289 /**
290     \defgroup CMSIS_glob_defs CMSIS Global Defines
291
292     <strong>IO Type Qualifiers</strong> are used
293     \li to specify the access to peripheral variables.
294     \li for automatic generation of peripheral register debug information.
295 */
296 #ifdef __cplusplus
297   #define   __I     volatile             /*!< Defines 'read only' permissions */
298 #else
299   #define   __I     volatile const       /*!< Defines 'read only' permissions */
300 #endif
301 #define     __O     volatile             /*!< Defines 'write only' permissions */
302 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
303
304 /* following defines should be used for structure members */
305 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
306 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
307 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
308
309 /*@} end of group Cortex_M33 */
310
311
312
313 /*******************************************************************************
314  *                 Register Abstraction
315   Core Register contain:
316   - Core Register
317   - Core NVIC Register
318   - Core SCB Register
319   - Core SysTick Register
320   - Core Debug Register
321   - Core MPU Register
322   - Core SAU Register
323   - Core FPU Register
324  ******************************************************************************/
325 /**
326   \defgroup CMSIS_core_register Defines and Type Definitions
327   \brief Type definitions and defines for Cortex-M processor based devices.
328 */
329
330 /**
331   \ingroup    CMSIS_core_register
332   \defgroup   CMSIS_CORE  Status and Control Registers
333   \brief      Core Register type definitions.
334   @{
335  */
336
337 /**
338   \brief  Union type to access the Application Program Status Register (APSR).
339  */
340 typedef union
341 {
342   struct
343   {
344     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
345     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
346     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
347     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
348     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
349     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
350     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
351     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
352   } b;                                   /*!< Structure used for bit  access */
353   uint32_t w;                            /*!< Type      used for word access */
354 } APSR_Type;
355
356 /* APSR Register Definitions */
357 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
358 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
359
360 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
361 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
362
363 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
364 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
365
366 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
367 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
368
369 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
370 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
371
372 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
373 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
374
375
376 /**
377   \brief  Union type to access the Interrupt Program Status Register (IPSR).
378  */
379 typedef union
380 {
381   struct
382   {
383     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
384     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
385   } b;                                   /*!< Structure used for bit  access */
386   uint32_t w;                            /*!< Type      used for word access */
387 } IPSR_Type;
388
389 /* IPSR Register Definitions */
390 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
391 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
392
393
394 /**
395   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
396  */
397 typedef union
398 {
399   struct
400   {
401     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
402     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
403     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
404     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
405     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
406     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
407     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
408     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
409     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
410     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
411     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
412   } b;                                   /*!< Structure used for bit  access */
413   uint32_t w;                            /*!< Type      used for word access */
414 } xPSR_Type;
415
416 /* xPSR Register Definitions */
417 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
418 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
419
420 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
421 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
422
423 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
424 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
425
426 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
427 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
428
429 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
430 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
431
432 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
433 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
434
435 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
436 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
437
438 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
439 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
440
441 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
442 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
443
444
445 /**
446   \brief  Union type to access the Control Registers (CONTROL).
447  */
448 typedef union
449 {
450   struct
451   {
452     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
453     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
454     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
455     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
456     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
457   } b;                                   /*!< Structure used for bit  access */
458   uint32_t w;                            /*!< Type      used for word access */
459 } CONTROL_Type;
460
461 /* CONTROL Register Definitions */
462 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
463 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
464
465 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
466 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
467
468 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
469 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
470
471 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
472 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
473
474 /*@} end of group CMSIS_CORE */
475
476
477 /**
478   \ingroup    CMSIS_core_register
479   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
480   \brief      Type definitions for the NVIC Registers
481   @{
482  */
483
484 /**
485   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
486  */
487 typedef struct
488 {
489   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
490         uint32_t RESERVED0[16U];
491   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
492         uint32_t RSERVED1[16U];
493   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
494         uint32_t RESERVED2[16U];
495   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
496         uint32_t RESERVED3[16U];
497   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
498         uint32_t RESERVED4[16U];
499   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
500         uint32_t RESERVED5[16U];
501   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
502         uint32_t RESERVED6[580U];
503   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
504 }  NVIC_Type;
505
506 /* Software Triggered Interrupt Register Definitions */
507 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
508 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
509
510 /*@} end of group CMSIS_NVIC */
511
512
513 /**
514   \ingroup  CMSIS_core_register
515   \defgroup CMSIS_SCB     System Control Block (SCB)
516   \brief    Type definitions for the System Control Block Registers
517   @{
518  */
519
520 /**
521   \brief  Structure type to access the System Control Block (SCB).
522  */
523 typedef struct
524 {
525   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
526   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
527   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
528   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
529   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
530   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
531   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
532   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
533   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
534   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
535   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
536   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
537   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
538   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
539   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
540   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
541   __IM  uint32_t ID_AFR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
542   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
543   __IM  uint32_t ID_ISAR[6U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
544   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
545   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
546   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
547   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
548   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
549   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
550         uint32_t RESERVED7[21U];
551   __IOM uint32_t SFSR;                   /*!< Offset: 0x0E4 (R/W)  Secure Fault Status Register */
552   __IOM uint32_t SFAR;                   /*!< Offset: 0x0E8 (R/W)  Secure Fault Address Register */
553         uint32_t RESERVED3[69U];
554   __OM  uint32_t STIR;                   /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register */
555         uint32_t RESERVED4[15U];
556   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
557   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
558   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 2 */
559         uint32_t RESERVED5[1U];
560   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
561         uint32_t RESERVED6[1U];
562   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
563   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
564   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
565   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
566   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
567   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
568   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
569   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
570   __OM  uint32_t BPIALL;                 /*!< Offset: 0x278 ( /W)  Branch Predictor Invalidate All */
571 } SCB_Type;
572
573 /* SCB CPUID Register Definitions */
574 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
575 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
576
577 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
578 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
579
580 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
581 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
582
583 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
584 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
585
586 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
587 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
588
589 /* SCB Interrupt Control State Register Definitions */
590 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
591 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
592
593 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
594 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
595
596 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
597 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
598
599 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
600 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
601
602 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
603 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
604
605 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
606 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
607
608 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
609 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
610
611 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
612 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
613
614 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
615 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
616
617 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
618 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
619
620 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
621 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
622
623 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
624 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
625
626 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
627 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
628
629 /* SCB Vector Table Offset Register Definitions */
630 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
631 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
632
633 /* SCB Application Interrupt and Reset Control Register Definitions */
634 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
635 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
636
637 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
638 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
639
640 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
641 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
642
643 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
644 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
645
646 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
647 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
648
649 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
650 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
651
652 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
653 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
654
655 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
656 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
657
658 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
659 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
660
661 /* SCB System Control Register Definitions */
662 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
663 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
664
665 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
666 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
667
668 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
669 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
670
671 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
672 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
673
674 /* SCB Configuration Control Register Definitions */
675 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
676 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
677
678 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
679 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
680
681 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
682 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
683
684 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
685 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
686
687 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
688 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
689
690 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
691 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
692
693 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
694 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
695
696 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
697 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
698
699 /* SCB System Handler Control and State Register Definitions */
700 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
701 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
702
703 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
704 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
705
706 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
707 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
708
709 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
710 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
711
712 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
713 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
714
715 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
716 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
717
718 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
719 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
720
721 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
722 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
723
724 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
725 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
726
727 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
728 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
729
730 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
731 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
732
733 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
734 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
735
736 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
737 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
738
739 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
740 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
741
742 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
743 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
744
745 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
746 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
747
748 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
749 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
750
751 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
752 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
753
754 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
755 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
756
757 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
758 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
759
760 /* SCB Configurable Fault Status Register Definitions */
761 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
762 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
763
764 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
765 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
766
767 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
768 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
769
770 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
771 #define SCB_CFSR_MMARVALID_Pos             (SCB_CFSR_MEMFAULTSR_Pos + 7U)                 /*!< SCB CFSR (MMFSR): MMARVALID Position */
772 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
773
774 #define SCB_CFSR_MLSPERR_Pos               (SCB_CFSR_MEMFAULTSR_Pos + 5U)                 /*!< SCB CFSR (MMFSR): MLSPERR Position */
775 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
776
777 #define SCB_CFSR_MSTKERR_Pos               (SCB_CFSR_MEMFAULTSR_Pos + 4U)                 /*!< SCB CFSR (MMFSR): MSTKERR Position */
778 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
779
780 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_CFSR_MEMFAULTSR_Pos + 3U)                 /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
781 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
782
783 #define SCB_CFSR_DACCVIOL_Pos              (SCB_CFSR_MEMFAULTSR_Pos + 1U)                 /*!< SCB CFSR (MMFSR): DACCVIOL Position */
784 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
785
786 #define SCB_CFSR_IACCVIOL_Pos              (SCB_CFSR_MEMFAULTSR_Pos + 0U)                 /*!< SCB CFSR (MMFSR): IACCVIOL Position */
787 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
788
789 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
790 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
791 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
792
793 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
794 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
795
796 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
797 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
798
799 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
800 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
801
802 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
803 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
804
805 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
806 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
807
808 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
809 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
810
811 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
812 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
813 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
814
815 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
816 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
817
818 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
819 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
820
821 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
822 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
823
824 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
825 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
826
827 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
828 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
829
830 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
831 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
832
833 /* SCB Hard Fault Status Register Definitions */
834 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
835 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
836
837 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
838 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
839
840 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
841 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
842
843 /* SCB Debug Fault Status Register Definitions */
844 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
845 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
846
847 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
848 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
849
850 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
851 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
852
853 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
854 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
855
856 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
857 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
858
859 /* SCB Non-Secure Access Control Register Definitions */
860 #define SCB_NSACR_CP11_Pos                 11U                                            /*!< SCB NSACR: CP11 Position */
861 #define SCB_NSACR_CP11_Msk                 (1UL << SCB_NSACR_CP11_Pos)                    /*!< SCB NSACR: CP11 Mask */
862
863 #define SCB_NSACR_CP10_Pos                 10U                                            /*!< SCB NSACR: CP10 Position */
864 #define SCB_NSACR_CP10_Msk                 (1UL << SCB_NSACR_CP10_Pos)                    /*!< SCB NSACR: CP10 Mask */
865
866 #define SCB_NSACR_CPn_Pos                   0U                                            /*!< SCB NSACR: CPn Position */
867 #define SCB_NSACR_CPn_Msk                  (1UL /*<< SCB_NSACR_CPn_Pos*/)                 /*!< SCB NSACR: CPn Mask */
868
869 /* SCB Cache Level ID Register Definitions */
870 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
871 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
872
873 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
874 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
875
876 /* SCB Cache Type Register Definitions */
877 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
878 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
879
880 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
881 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
882
883 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
884 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
885
886 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
887 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
888
889 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
890 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
891
892 /* SCB Cache Size ID Register Definitions */
893 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
894 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
895
896 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
897 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
898
899 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
900 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
901
902 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
903 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
904
905 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
906 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
907
908 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
909 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
910
911 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
912 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
913
914 /* SCB Cache Size Selection Register Definitions */
915 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
916 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
917
918 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
919 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
920
921 /* SCB Software Triggered Interrupt Register Definitions */
922 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
923 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
924
925 /* SCB D-Cache Invalidate by Set-way Register Definitions */
926 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
927 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
928
929 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
930 #define SCB_DCISW_SET_Msk                  (0x1FFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
931
932 /* SCB D-Cache Clean by Set-way Register Definitions */
933 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
934 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
935
936 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
937 #define SCB_DCCSW_SET_Msk                  (0x1FFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
938
939 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
940 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
941 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
942
943 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
944 #define SCB_DCCISW_SET_Msk                 (0x1FFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
945
946 /*@} end of group CMSIS_SCB */
947
948
949 /**
950   \ingroup  CMSIS_core_register
951   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
952   \brief    Type definitions for the System Control and ID Register not in the SCB
953   @{
954  */
955
956 /**
957   \brief  Structure type to access the System Control and ID Register not in the SCB.
958  */
959 typedef struct
960 {
961         uint32_t RESERVED0[1U];
962   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
963   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
964   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
965 } SCnSCB_Type;
966
967 /* Interrupt Controller Type Register Definitions */
968 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
969 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
970
971 /*@} end of group CMSIS_SCnotSCB */
972
973
974 /**
975   \ingroup  CMSIS_core_register
976   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
977   \brief    Type definitions for the System Timer Registers.
978   @{
979  */
980
981 /**
982   \brief  Structure type to access the System Timer (SysTick).
983  */
984 typedef struct
985 {
986   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
987   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
988   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
989   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
990 } SysTick_Type;
991
992 /* SysTick Control / Status Register Definitions */
993 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
994 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
995
996 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
997 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
998
999 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
1000 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
1001
1002 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
1003 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
1004
1005 /* SysTick Reload Register Definitions */
1006 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
1007 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
1008
1009 /* SysTick Current Register Definitions */
1010 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
1011 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
1012
1013 /* SysTick Calibration Register Definitions */
1014 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
1015 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
1016
1017 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
1018 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
1019
1020 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
1021 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
1022
1023 /*@} end of group CMSIS_SysTick */
1024
1025
1026 /**
1027   \ingroup  CMSIS_core_register
1028   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1029   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1030   @{
1031  */
1032
1033 /**
1034   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1035  */
1036 typedef struct
1037 {
1038   __OM  union
1039   {
1040     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1041     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1042     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1043   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1044         uint32_t RESERVED0[864U];
1045   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1046         uint32_t RESERVED1[15U];
1047   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1048         uint32_t RESERVED2[15U];
1049   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1050         uint32_t RESERVED3[32U];
1051         uint32_t RESERVED4[43U];
1052   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1053   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1054         uint32_t RESERVED5[1U];
1055   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1056         uint32_t RESERVED6[4U];
1057   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1058   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1059   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1060   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1061   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1062   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1063   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1064   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1065   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1066   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1067   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1068   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1069 } ITM_Type;
1070
1071 /* ITM Stimulus Port Register Definitions */
1072 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1073 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1074
1075 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1076 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1077
1078 /* ITM Trace Privilege Register Definitions */
1079 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1080 #define ITM_TPR_PRIVMASK_Msk               (0xFFFFFFFFUL /*<< ITM_TPR_PRIVMASK_Pos*/)     /*!< ITM TPR: PRIVMASK Mask */
1081
1082 /* ITM Trace Control Register Definitions */
1083 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1084 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1085
1086 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1087 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1088
1089 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1090 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1091
1092 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1093 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1094
1095 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1096 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1097
1098 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1099 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1100
1101 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1102 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1103
1104 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1105 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1106
1107 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1108 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1109
1110 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1111 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1112
1113 /* ITM Lock Status Register Definitions */
1114 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1115 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1116
1117 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1118 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1119
1120 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1121 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1122
1123 /*@}*/ /* end of group CMSIS_ITM */
1124
1125
1126 /**
1127   \ingroup  CMSIS_core_register
1128   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1129   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1130   @{
1131  */
1132
1133 /**
1134   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1135  */
1136 typedef struct
1137 {
1138   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1139   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1140   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1141   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1142   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1143   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1144   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1145   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1146   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1147         uint32_t RESERVED1[1U];
1148   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1149         uint32_t RESERVED2[1U];
1150   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1151         uint32_t RESERVED3[1U];
1152   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1153         uint32_t RESERVED4[1U];
1154   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1155         uint32_t RESERVED5[1U];
1156   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1157         uint32_t RESERVED6[1U];
1158   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1159         uint32_t RESERVED7[1U];
1160   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1161         uint32_t RESERVED8[1U];
1162   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1163         uint32_t RESERVED9[1U];
1164   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1165         uint32_t RESERVED10[1U];
1166   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1167         uint32_t RESERVED11[1U];
1168   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1169         uint32_t RESERVED12[1U];
1170   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1171         uint32_t RESERVED13[1U];
1172   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1173         uint32_t RESERVED14[1U];
1174   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1175         uint32_t RESERVED15[1U];
1176   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1177         uint32_t RESERVED16[1U];
1178   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1179         uint32_t RESERVED17[1U];
1180   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1181         uint32_t RESERVED18[1U];
1182   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1183         uint32_t RESERVED19[1U];
1184   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1185         uint32_t RESERVED20[1U];
1186   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1187         uint32_t RESERVED21[1U];
1188   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1189         uint32_t RESERVED22[1U];
1190   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1191         uint32_t RESERVED23[1U];
1192   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1193         uint32_t RESERVED24[1U];
1194   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1195         uint32_t RESERVED25[1U];
1196   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1197         uint32_t RESERVED26[1U];
1198   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1199         uint32_t RESERVED27[1U];
1200   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1201         uint32_t RESERVED28[1U];
1202   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1203         uint32_t RESERVED29[1U];
1204   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1205         uint32_t RESERVED30[1U];
1206   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1207         uint32_t RESERVED31[1U];
1208   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1209         uint32_t RESERVED32[934U];
1210   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1211         uint32_t RESERVED33[1U];
1212   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1213 } DWT_Type;
1214
1215 /* DWT Control Register Definitions */
1216 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1217 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1218
1219 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1220 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1221
1222 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1223 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1224
1225 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1226 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1227
1228 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1229 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1230
1231 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1232 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1233
1234 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1235 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1236
1237 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1238 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1239
1240 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1241 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1242
1243 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1244 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1245
1246 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1247 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1248
1249 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1250 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1251
1252 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1253 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1254
1255 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1256 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1257
1258 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1259 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1260
1261 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1262 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1263
1264 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1265 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1266
1267 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1268 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1269
1270 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1271 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1272
1273 /* DWT CPI Count Register Definitions */
1274 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1275 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1276
1277 /* DWT Exception Overhead Count Register Definitions */
1278 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1279 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1280
1281 /* DWT Sleep Count Register Definitions */
1282 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1283 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1284
1285 /* DWT LSU Count Register Definitions */
1286 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1287 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1288
1289 /* DWT Folded-instruction Count Register Definitions */
1290 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1291 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1292
1293 /* DWT Comparator Function Register Definitions */
1294 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1295 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1296
1297 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1298 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1299
1300 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1301 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1302
1303 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1304 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1305
1306 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1307 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1308
1309 /*@}*/ /* end of group CMSIS_DWT */
1310
1311
1312 /**
1313   \ingroup  CMSIS_core_register
1314   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1315   \brief    Type definitions for the Trace Port Interface (TPI)
1316   @{
1317  */
1318
1319 /**
1320   \brief  Structure type to access the Trace Port Interface Register (TPI).
1321  */
1322 typedef struct
1323 {
1324   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */
1325   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */
1326         uint32_t RESERVED0[2U];
1327   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1328         uint32_t RESERVED1[55U];
1329   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1330         uint32_t RESERVED2[131U];
1331   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1332   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1333   __IOM uint32_t PSCR;                   /*!< Offset: 0x308 (R/W)  Periodic Synchronization Control Register */
1334         uint32_t RESERVED3[759U];
1335   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER Register */
1336   __IM  uint32_t ITFTTD0;                /*!< Offset: 0xEEC (R/ )  Integration Test FIFO Test Data 0 Register */
1337   __IOM uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/W)  Integration Test ATB Control Register 2 */
1338         uint32_t RESERVED4[1U];
1339   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  Integration Test ATB Control Register 0 */
1340   __IM  uint32_t ITFTTD1;                /*!< Offset: 0xEFC (R/ )  Integration Test FIFO Test Data 1 Register */
1341   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1342         uint32_t RESERVED5[39U];
1343   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1344   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1345         uint32_t RESERVED7[8U];
1346   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  Device Configuration Register */
1347   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  Device Type Identifier Register */
1348 } TPI_Type;
1349
1350 /* TPI Asynchronous Clock Prescaler Register Definitions */
1351 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1352 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1353
1354 /* TPI Selected Pin Protocol Register Definitions */
1355 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1356 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1357
1358 /* TPI Formatter and Flush Status Register Definitions */
1359 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1360 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1361
1362 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1363 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1364
1365 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1366 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1367
1368 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1369 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1370
1371 /* TPI Formatter and Flush Control Register Definitions */
1372 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1373 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1374
1375 #define TPI_FFCR_FOnMan_Pos                 6U                                         /*!< TPI FFCR: FOnMan Position */
1376 #define TPI_FFCR_FOnMan_Msk                (0x1UL << TPI_FFCR_FOnMan_Pos)              /*!< TPI FFCR: FOnMan Mask */
1377
1378 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1379 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1380
1381 /* TPI TRIGGER Register Definitions */
1382 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1383 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1384
1385 /* TPI Integration Test FIFO Test Data 0 Register Definitions */
1386 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD0: ATB Interface 2 ATVALIDPosition */
1387 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 2 ATVALID Mask */
1388
1389 #define TPI_ITFTTD0_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD0: ATB Interface 2 byte count Position */
1390 #define TPI_ITFTTD0_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 2 byte count Mask */
1391
1392 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Position */
1393 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Mask */
1394
1395 #define TPI_ITFTTD0_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD0: ATB Interface 1 byte count Position */
1396 #define TPI_ITFTTD0_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 1 byte countt Mask */
1397
1398 #define TPI_ITFTTD0_ATB_IF1_data2_Pos      16U                                         /*!< TPI ITFTTD0: ATB Interface 1 data2 Position */
1399 #define TPI_ITFTTD0_ATB_IF1_data2_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data2 Mask */
1400
1401 #define TPI_ITFTTD0_ATB_IF1_data1_Pos       8U                                         /*!< TPI ITFTTD0: ATB Interface 1 data1 Position */
1402 #define TPI_ITFTTD0_ATB_IF1_data1_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data1 Mask */
1403
1404 #define TPI_ITFTTD0_ATB_IF1_data0_Pos       0U                                          /*!< TPI ITFTTD0: ATB Interface 1 data0 Position */
1405 #define TPI_ITFTTD0_ATB_IF1_data0_Msk      (0xFFUL /*<< TPI_ITFTTD0_ATB_IF1_data0_Pos*/) /*!< TPI ITFTTD0: ATB Interface 1 data0 Mask */
1406
1407 /* TPI Integration Test ATB Control Register 2 Register Definitions */
1408 #define TPI_ITATBCTR2_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID2S Position */
1409 #define TPI_ITATBCTR2_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID2S_Pos)      /*!< TPI ITATBCTR2: AFVALID2SS Mask */
1410
1411 #define TPI_ITATBCTR2_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID1S Position */
1412 #define TPI_ITATBCTR2_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID1S_Pos)      /*!< TPI ITATBCTR2: AFVALID1SS Mask */
1413
1414 #define TPI_ITATBCTR2_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY2S Position */
1415 #define TPI_ITATBCTR2_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY2S Mask */
1416
1417 #define TPI_ITATBCTR2_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY1S Position */
1418 #define TPI_ITATBCTR2_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY1S Mask */
1419
1420 /* TPI Integration Test FIFO Test Data 1 Register Definitions */
1421 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Position */
1422 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Mask */
1423
1424 #define TPI_ITFTTD1_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD1: ATB Interface 2 byte count Position */
1425 #define TPI_ITFTTD1_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 2 byte count Mask */
1426
1427 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Position */
1428 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Mask */
1429
1430 #define TPI_ITFTTD1_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD1: ATB Interface 1 byte count Position */
1431 #define TPI_ITFTTD1_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 1 byte countt Mask */
1432
1433 #define TPI_ITFTTD1_ATB_IF2_data2_Pos      16U                                         /*!< TPI ITFTTD1: ATB Interface 2 data2 Position */
1434 #define TPI_ITFTTD1_ATB_IF2_data2_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data2 Mask */
1435
1436 #define TPI_ITFTTD1_ATB_IF2_data1_Pos       8U                                         /*!< TPI ITFTTD1: ATB Interface 2 data1 Position */
1437 #define TPI_ITFTTD1_ATB_IF2_data1_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data1 Mask */
1438
1439 #define TPI_ITFTTD1_ATB_IF2_data0_Pos       0U                                          /*!< TPI ITFTTD1: ATB Interface 2 data0 Position */
1440 #define TPI_ITFTTD1_ATB_IF2_data0_Msk      (0xFFUL /*<< TPI_ITFTTD1_ATB_IF2_data0_Pos*/) /*!< TPI ITFTTD1: ATB Interface 2 data0 Mask */
1441
1442 /* TPI Integration Test ATB Control Register 0 Definitions */
1443 #define TPI_ITATBCTR0_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID2S Position */
1444 #define TPI_ITATBCTR0_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID2S_Pos)      /*!< TPI ITATBCTR0: AFVALID2SS Mask */
1445
1446 #define TPI_ITATBCTR0_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID1S Position */
1447 #define TPI_ITATBCTR0_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID1S_Pos)      /*!< TPI ITATBCTR0: AFVALID1SS Mask */
1448
1449 #define TPI_ITATBCTR0_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY2S Position */
1450 #define TPI_ITATBCTR0_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY2S Mask */
1451
1452 #define TPI_ITATBCTR0_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY1S Position */
1453 #define TPI_ITATBCTR0_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY1S Mask */
1454
1455 /* TPI Integration Mode Control Register Definitions */
1456 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1457 #define TPI_ITCTRL_Mode_Msk                (0x3UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1458
1459 /* TPI DEVID Register Definitions */
1460 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1461 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1462
1463 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1464 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1465
1466 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1467 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1468
1469 #define TPI_DEVID_FIFOSZ_Pos                6U                                         /*!< TPI DEVID: FIFOSZ Position */
1470 #define TPI_DEVID_FIFOSZ_Msk               (0x7UL << TPI_DEVID_FIFOSZ_Pos)             /*!< TPI DEVID: FIFOSZ Mask */
1471
1472 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1473 #define TPI_DEVID_NrTraceInput_Msk         (0x3FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1474
1475 /* TPI DEVTYPE Register Definitions */
1476 #define TPI_DEVTYPE_SubType_Pos             4U                                         /*!< TPI DEVTYPE: SubType Position */
1477 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1478
1479 #define TPI_DEVTYPE_MajorType_Pos           0U                                         /*!< TPI DEVTYPE: MajorType Position */
1480 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1481
1482 /*@}*/ /* end of group CMSIS_TPI */
1483
1484
1485 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1486 /**
1487   \ingroup  CMSIS_core_register
1488   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1489   \brief    Type definitions for the Memory Protection Unit (MPU)
1490   @{
1491  */
1492
1493 /**
1494   \brief  Structure type to access the Memory Protection Unit (MPU).
1495  */
1496 typedef struct
1497 {
1498   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1499   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1500   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1501   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1502   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1503   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1504   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1505   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1506   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1507   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1508   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1509         uint32_t RESERVED0[1];
1510   union {
1511   __IOM uint32_t MAIR[2];
1512   struct {
1513   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1514   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1515   };
1516   };
1517 } MPU_Type;
1518
1519 #define MPU_TYPE_RALIASES                  4U
1520
1521 /* MPU Type Register Definitions */
1522 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1523 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1524
1525 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1526 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1527
1528 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1529 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1530
1531 /* MPU Control Register Definitions */
1532 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1533 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1534
1535 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1536 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1537
1538 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1539 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1540
1541 /* MPU Region Number Register Definitions */
1542 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1543 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1544
1545 /* MPU Region Base Address Register Definitions */
1546 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
1547 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
1548
1549 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1550 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1551
1552 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1553 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1554
1555 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1556 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1557
1558 /* MPU Region Limit Address Register Definitions */
1559 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1560 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1561
1562 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1563 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
1564
1565 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1566 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1567
1568 /* MPU Memory Attribute Indirection Register 0 Definitions */
1569 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1570 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1571
1572 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1573 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1574
1575 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1576 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1577
1578 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1579 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1580
1581 /* MPU Memory Attribute Indirection Register 1 Definitions */
1582 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1583 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1584
1585 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1586 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1587
1588 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1589 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1590
1591 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1592 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1593
1594 /*@} end of group CMSIS_MPU */
1595 #endif
1596
1597
1598 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1599 /**
1600   \ingroup  CMSIS_core_register
1601   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1602   \brief    Type definitions for the Security Attribution Unit (SAU)
1603   @{
1604  */
1605
1606 /**
1607   \brief  Structure type to access the Security Attribution Unit (SAU).
1608  */
1609 typedef struct
1610 {
1611   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1612   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1613 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1614   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1615   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1616   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1617 #else
1618         uint32_t RESERVED0[3];
1619 #endif
1620   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1621   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1622 } SAU_Type;
1623
1624 /* SAU Control Register Definitions */
1625 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1626 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1627
1628 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1629 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1630
1631 /* SAU Type Register Definitions */
1632 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1633 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1634
1635 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1636 /* SAU Region Number Register Definitions */
1637 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1638 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1639
1640 /* SAU Region Base Address Register Definitions */
1641 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1642 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1643
1644 /* SAU Region Limit Address Register Definitions */
1645 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1646 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1647
1648 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1649 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1650
1651 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1652 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1653
1654 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1655
1656 /* Secure Fault Status Register Definitions */
1657 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1658 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1659
1660 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1661 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1662
1663 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1664 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1665
1666 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1667 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1668
1669 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1670 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1671
1672 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1673 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1674
1675 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1676 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1677
1678 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1679 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1680
1681 /*@} end of group CMSIS_SAU */
1682 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1683
1684
1685 /**
1686   \ingroup  CMSIS_core_register
1687   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1688   \brief    Type definitions for the Floating Point Unit (FPU)
1689   @{
1690  */
1691
1692 /**
1693   \brief  Structure type to access the Floating Point Unit (FPU).
1694  */
1695 typedef struct
1696 {
1697         uint32_t RESERVED0[1U];
1698   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1699   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1700   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1701   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and VFP Feature Register 0 */
1702   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and VFP Feature Register 1 */
1703   __IM  uint32_t MVFR2;                  /*!< Offset: 0x018 (R/ )  Media and VFP Feature Register 2 */
1704 } FPU_Type;
1705
1706 /* Floating-Point Context Control Register Definitions */
1707 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1708 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1709
1710 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1711 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1712
1713 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1714 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1715
1716 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1717 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1718
1719 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1720 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1721
1722 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1723 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1724
1725 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1726 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1727
1728 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1729 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1730
1731 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1732 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1733
1734 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1735 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1736
1737 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1738 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1739
1740 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1741 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1742
1743 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1744 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1745
1746 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1747 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1748
1749 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1750 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1751
1752 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1753 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1754
1755 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1756 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1757
1758 /* Floating-Point Context Address Register Definitions */
1759 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1760 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1761
1762 /* Floating-Point Default Status Control Register Definitions */
1763 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1764 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1765
1766 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1767 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1768
1769 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1770 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1771
1772 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1773 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1774
1775 /* Media and VFP Feature Register 0 Definitions */
1776 #define FPU_MVFR0_FP_rounding_modes_Pos    28U                                            /*!< MVFR0: FP rounding modes bits Position */
1777 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */
1778
1779 #define FPU_MVFR0_Short_vectors_Pos        24U                                            /*!< MVFR0: Short vectors bits Position */
1780 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */
1781
1782 #define FPU_MVFR0_Square_root_Pos          20U                                            /*!< MVFR0: Square root bits Position */
1783 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */
1784
1785 #define FPU_MVFR0_Divide_Pos               16U                                            /*!< MVFR0: Divide bits Position */
1786 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */
1787
1788 #define FPU_MVFR0_FP_excep_trapping_Pos    12U                                            /*!< MVFR0: FP exception trapping bits Position */
1789 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */
1790
1791 #define FPU_MVFR0_Double_precision_Pos      8U                                            /*!< MVFR0: Double-precision bits Position */
1792 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */
1793
1794 #define FPU_MVFR0_Single_precision_Pos      4U                                            /*!< MVFR0: Single-precision bits Position */
1795 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */
1796
1797 #define FPU_MVFR0_A_SIMD_registers_Pos      0U                                            /*!< MVFR0: A_SIMD registers bits Position */
1798 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL /*<< FPU_MVFR0_A_SIMD_registers_Pos*/)  /*!< MVFR0: A_SIMD registers bits Mask */
1799
1800 /* Media and VFP Feature Register 1 Definitions */
1801 #define FPU_MVFR1_FP_fused_MAC_Pos         28U                                            /*!< MVFR1: FP fused MAC bits Position */
1802 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */
1803
1804 #define FPU_MVFR1_FP_HPFP_Pos              24U                                            /*!< MVFR1: FP HPFP bits Position */
1805 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */
1806
1807 #define FPU_MVFR1_D_NaN_mode_Pos            4U                                            /*!< MVFR1: D_NaN mode bits Position */
1808 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */
1809
1810 #define FPU_MVFR1_FtZ_mode_Pos              0U                                            /*!< MVFR1: FtZ mode bits Position */
1811 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL /*<< FPU_MVFR1_FtZ_mode_Pos*/)          /*!< MVFR1: FtZ mode bits Mask */
1812
1813 /* Media and VFP Feature Register 2 Definitions */
1814 #define FPU_MVFR2_FPMisc_Pos                4U                                            /*!< MVFR2: FPMisc bits Position */
1815 #define FPU_MVFR2_FPMisc_Msk               (0xFUL << FPU_MVFR2_FPMisc_Pos)                /*!< MVFR2: FPMisc bits Mask */
1816
1817 /*@} end of group CMSIS_FPU */
1818
1819 /* CoreDebug is deprecated. replaced by DCB (Debug Control Block) */
1820 /**
1821   \ingroup  CMSIS_core_register
1822   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1823   \brief    Type definitions for the Core Debug Registers
1824   @{
1825  */
1826
1827 /**
1828   \brief  \deprecated Structure type to access the Core Debug Register (CoreDebug).
1829  */
1830 typedef struct
1831 {
1832   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1833   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1834   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1835   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1836         uint32_t RESERVED0[1U];
1837   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1838   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1839 } CoreDebug_Type;
1840
1841 /* Debug Halting Control and Status Register Definitions */
1842 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< \deprecated CoreDebug DHCSR: DBGKEY Position */
1843 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< \deprecated CoreDebug DHCSR: DBGKEY Mask */
1844
1845 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< \deprecated CoreDebug DHCSR: S_RESTART_ST Position */
1846 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< \deprecated CoreDebug DHCSR: S_RESTART_ST Mask */
1847
1848 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< \deprecated CoreDebug DHCSR: S_RESET_ST Position */
1849 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< \deprecated CoreDebug DHCSR: S_RESET_ST Mask */
1850
1851 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< \deprecated CoreDebug DHCSR: S_RETIRE_ST Position */
1852 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< \deprecated CoreDebug DHCSR: S_RETIRE_ST Mask */
1853
1854 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< \deprecated CoreDebug DHCSR: S_LOCKUP Position */
1855 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< \deprecated CoreDebug DHCSR: S_LOCKUP Mask */
1856
1857 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< \deprecated CoreDebug DHCSR: S_SLEEP Position */
1858 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< \deprecated CoreDebug DHCSR: S_SLEEP Mask */
1859
1860 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< \deprecated CoreDebug DHCSR: S_HALT Position */
1861 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< \deprecated CoreDebug DHCSR: S_HALT Mask */
1862
1863 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< \deprecated CoreDebug DHCSR: S_REGRDY Position */
1864 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< \deprecated CoreDebug DHCSR: S_REGRDY Mask */
1865
1866 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< \deprecated CoreDebug DHCSR: C_SNAPSTALL Position */
1867 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< \deprecated CoreDebug DHCSR: C_SNAPSTALL Mask */
1868
1869 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< \deprecated CoreDebug DHCSR: C_MASKINTS Position */
1870 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< \deprecated CoreDebug DHCSR: C_MASKINTS Mask */
1871
1872 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< \deprecated CoreDebug DHCSR: C_STEP Position */
1873 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< \deprecated CoreDebug DHCSR: C_STEP Mask */
1874
1875 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< \deprecated CoreDebug DHCSR: C_HALT Position */
1876 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< \deprecated CoreDebug DHCSR: C_HALT Mask */
1877
1878 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< \deprecated CoreDebug DHCSR: C_DEBUGEN Position */
1879 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< \deprecated CoreDebug DHCSR: C_DEBUGEN Mask */
1880
1881 /* Debug Core Register Selector Register Definitions */
1882 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< \deprecated CoreDebug DCRSR: REGWnR Position */
1883 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< \deprecated CoreDebug DCRSR: REGWnR Mask */
1884
1885 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< \deprecated CoreDebug DCRSR: REGSEL Position */
1886 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< \deprecated CoreDebug DCRSR: REGSEL Mask */
1887
1888 /* Debug Exception and Monitor Control Register Definitions */
1889 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< \deprecated CoreDebug DEMCR: TRCENA Position */
1890 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< \deprecated CoreDebug DEMCR: TRCENA Mask */
1891
1892 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< \deprecated CoreDebug DEMCR: MON_REQ Position */
1893 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< \deprecated CoreDebug DEMCR: MON_REQ Mask */
1894
1895 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< \deprecated CoreDebug DEMCR: MON_STEP Position */
1896 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< \deprecated CoreDebug DEMCR: MON_STEP Mask */
1897
1898 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< \deprecated CoreDebug DEMCR: MON_PEND Position */
1899 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< \deprecated CoreDebug DEMCR: MON_PEND Mask */
1900
1901 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< \deprecated CoreDebug DEMCR: MON_EN Position */
1902 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< \deprecated CoreDebug DEMCR: MON_EN Mask */
1903
1904 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< \deprecated CoreDebug DEMCR: VC_HARDERR Position */
1905 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< \deprecated CoreDebug DEMCR: VC_HARDERR Mask */
1906
1907 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< \deprecated CoreDebug DEMCR: VC_INTERR Position */
1908 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< \deprecated CoreDebug DEMCR: VC_INTERR Mask */
1909
1910 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< \deprecated CoreDebug DEMCR: VC_BUSERR Position */
1911 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< \deprecated CoreDebug DEMCR: VC_BUSERR Mask */
1912
1913 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< \deprecated CoreDebug DEMCR: VC_STATERR Position */
1914 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< \deprecated CoreDebug DEMCR: VC_STATERR Mask */
1915
1916 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< \deprecated CoreDebug DEMCR: VC_CHKERR Position */
1917 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< \deprecated CoreDebug DEMCR: VC_CHKERR Mask */
1918
1919 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< \deprecated CoreDebug DEMCR: VC_NOCPERR Position */
1920 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< \deprecated CoreDebug DEMCR: VC_NOCPERR Mask */
1921
1922 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< \deprecated CoreDebug DEMCR: VC_MMERR Position */
1923 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< \deprecated CoreDebug DEMCR: VC_MMERR Mask */
1924
1925 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< \deprecated CoreDebug DEMCR: VC_CORERESET Position */
1926 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< \deprecated CoreDebug DEMCR: VC_CORERESET Mask */
1927
1928 /* Debug Authentication Control Register Definitions */
1929 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< \deprecated CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1930 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< \deprecated CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
1931
1932 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< \deprecated CoreDebug DAUTHCTRL: SPNIDENSEL Position */
1933 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< \deprecated CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
1934
1935 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< \deprecated CoreDebug DAUTHCTRL: INTSPIDEN Position */
1936 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< \deprecated CoreDebug DAUTHCTRL: INTSPIDEN Mask */
1937
1938 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< \deprecated CoreDebug DAUTHCTRL: SPIDENSEL Position */
1939 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< \deprecated CoreDebug DAUTHCTRL: SPIDENSEL Mask */
1940
1941 /* Debug Security Control and Status Register Definitions */
1942 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< \deprecated CoreDebug DSCSR: CDS Position */
1943 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< \deprecated CoreDebug DSCSR: CDS Mask */
1944
1945 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< \deprecated CoreDebug DSCSR: SBRSEL Position */
1946 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< \deprecated CoreDebug DSCSR: SBRSEL Mask */
1947
1948 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< \deprecated CoreDebug DSCSR: SBRSELEN Position */
1949 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< \deprecated CoreDebug DSCSR: SBRSELEN Mask */
1950
1951 /*@} end of group CMSIS_CoreDebug */
1952
1953
1954 /**
1955   \ingroup    CMSIS_core_register
1956   \defgroup CMSIS_DCB       Debug Control Block
1957   \brief    Type definitions for the Debug Control Block Registers
1958   @{
1959  */
1960
1961 /**
1962   \brief  Structure type to access the Debug Control Block Registers (DCB).
1963  */
1964 typedef struct
1965 {
1966   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1967   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1968   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1969   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1970         uint32_t RESERVED0[1U];
1971   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1972   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1973 } DCB_Type;
1974
1975 /* DHCSR, Debug Halting Control and Status Register Definitions */
1976 #define DCB_DHCSR_DBGKEY_Pos               16U                                            /*!< DCB DHCSR: Debug key Position */
1977 #define DCB_DHCSR_DBGKEY_Msk               (0xFFFFUL << DCB_DHCSR_DBGKEY_Pos)             /*!< DCB DHCSR: Debug key Mask */
1978
1979 #define DCB_DHCSR_S_RESTART_ST_Pos         26U                                            /*!< DCB DHCSR: Restart sticky status Position */
1980 #define DCB_DHCSR_S_RESTART_ST_Msk         (0x1UL << DCB_DHCSR_S_RESTART_ST_Pos)          /*!< DCB DHCSR: Restart sticky status Mask */
1981
1982 #define DCB_DHCSR_S_RESET_ST_Pos           25U                                            /*!< DCB DHCSR: Reset sticky status Position */
1983 #define DCB_DHCSR_S_RESET_ST_Msk           (0x1UL << DCB_DHCSR_S_RESET_ST_Pos)            /*!< DCB DHCSR: Reset sticky status Mask */
1984
1985 #define DCB_DHCSR_S_RETIRE_ST_Pos          24U                                            /*!< DCB DHCSR: Retire sticky status Position */
1986 #define DCB_DHCSR_S_RETIRE_ST_Msk          (0x1UL << DCB_DHCSR_S_RETIRE_ST_Pos)           /*!< DCB DHCSR: Retire sticky status Mask */
1987
1988 #define DCB_DHCSR_S_SDE_Pos                20U                                            /*!< DCB DHCSR: Secure debug enabled Position */
1989 #define DCB_DHCSR_S_SDE_Msk                (0x1UL << DCB_DHCSR_S_SDE_Pos)                 /*!< DCB DHCSR: Secure debug enabled Mask */
1990
1991 #define DCB_DHCSR_S_LOCKUP_Pos             19U                                            /*!< DCB DHCSR: Lockup status Position */
1992 #define DCB_DHCSR_S_LOCKUP_Msk             (0x1UL << DCB_DHCSR_S_LOCKUP_Pos)              /*!< DCB DHCSR: Lockup status Mask */
1993
1994 #define DCB_DHCSR_S_SLEEP_Pos              18U                                            /*!< DCB DHCSR: Sleeping status Position */
1995 #define DCB_DHCSR_S_SLEEP_Msk              (0x1UL << DCB_DHCSR_S_SLEEP_Pos)               /*!< DCB DHCSR: Sleeping status Mask */
1996
1997 #define DCB_DHCSR_S_HALT_Pos               17U                                            /*!< DCB DHCSR: Halted status Position */
1998 #define DCB_DHCSR_S_HALT_Msk               (0x1UL << DCB_DHCSR_S_HALT_Pos)                /*!< DCB DHCSR: Halted status Mask */
1999
2000 #define DCB_DHCSR_S_REGRDY_Pos             16U                                            /*!< DCB DHCSR: Register ready status Position */
2001 #define DCB_DHCSR_S_REGRDY_Msk             (0x1UL << DCB_DHCSR_S_REGRDY_Pos)              /*!< DCB DHCSR: Register ready status Mask */
2002
2003 #define DCB_DHCSR_C_SNAPSTALL_Pos           5U                                            /*!< DCB DHCSR: Snap stall control Position */
2004 #define DCB_DHCSR_C_SNAPSTALL_Msk          (0x1UL << DCB_DHCSR_C_SNAPSTALL_Pos)           /*!< DCB DHCSR: Snap stall control Mask */
2005
2006 #define DCB_DHCSR_C_MASKINTS_Pos            3U                                            /*!< DCB DHCSR: Mask interrupts control Position */
2007 #define DCB_DHCSR_C_MASKINTS_Msk           (0x1UL << DCB_DHCSR_C_MASKINTS_Pos)            /*!< DCB DHCSR: Mask interrupts control Mask */
2008
2009 #define DCB_DHCSR_C_STEP_Pos                2U                                            /*!< DCB DHCSR: Step control Position */
2010 #define DCB_DHCSR_C_STEP_Msk               (0x1UL << DCB_DHCSR_C_STEP_Pos)                /*!< DCB DHCSR: Step control Mask */
2011
2012 #define DCB_DHCSR_C_HALT_Pos                1U                                            /*!< DCB DHCSR: Halt control Position */
2013 #define DCB_DHCSR_C_HALT_Msk               (0x1UL << DCB_DHCSR_C_HALT_Pos)                /*!< DCB DHCSR: Halt control Mask */
2014
2015 #define DCB_DHCSR_C_DEBUGEN_Pos             0U                                            /*!< DCB DHCSR: Debug enable control Position */
2016 #define DCB_DHCSR_C_DEBUGEN_Msk            (0x1UL /*<< DCB_DHCSR_C_DEBUGEN_Pos*/)         /*!< DCB DHCSR: Debug enable control Mask */
2017
2018 /* DCRSR, Debug Core Register Select Register Definitions */
2019 #define DCB_DCRSR_REGWnR_Pos               16U                                            /*!< DCB DCRSR: Register write/not-read Position */
2020 #define DCB_DCRSR_REGWnR_Msk               (0x1UL << DCB_DCRSR_REGWnR_Pos)                /*!< DCB DCRSR: Register write/not-read Mask */
2021
2022 #define DCB_DCRSR_REGSEL_Pos                0U                                            /*!< DCB DCRSR: Register selector Position */
2023 #define DCB_DCRSR_REGSEL_Msk               (0x7FUL /*<< DCB_DCRSR_REGSEL_Pos*/)           /*!< DCB DCRSR: Register selector Mask */
2024
2025 /* DCRDR, Debug Core Register Data Register Definitions */
2026 #define DCB_DCRDR_DBGTMP_Pos                0U                                            /*!< DCB DCRDR: Data temporary buffer Position */
2027 #define DCB_DCRDR_DBGTMP_Msk               (0xFFFFFFFFUL /*<< DCB_DCRDR_DBGTMP_Pos*/)     /*!< DCB DCRDR: Data temporary buffer Mask */
2028
2029 /* DEMCR, Debug Exception and Monitor Control Register Definitions */
2030 #define DCB_DEMCR_TRCENA_Pos               24U                                            /*!< DCB DEMCR: Trace enable Position */
2031 #define DCB_DEMCR_TRCENA_Msk               (0x1UL << DCB_DEMCR_TRCENA_Pos)                /*!< DCB DEMCR: Trace enable Mask */
2032
2033 #define DCB_DEMCR_MONPRKEY_Pos             23U                                            /*!< DCB DEMCR: Monitor pend req key Position */
2034 #define DCB_DEMCR_MONPRKEY_Msk             (0x1UL << DCB_DEMCR_MONPRKEY_Pos)              /*!< DCB DEMCR: Monitor pend req key Mask */
2035
2036 #define DCB_DEMCR_UMON_EN_Pos              21U                                            /*!< DCB DEMCR: Unprivileged monitor enable Position */
2037 #define DCB_DEMCR_UMON_EN_Msk              (0x1UL << DCB_DEMCR_UMON_EN_Pos)               /*!< DCB DEMCR: Unprivileged monitor enable Mask */
2038
2039 #define DCB_DEMCR_SDME_Pos                 20U                                            /*!< DCB DEMCR: Secure DebugMonitor enable Position */
2040 #define DCB_DEMCR_SDME_Msk                 (0x1UL << DCB_DEMCR_SDME_Pos)                  /*!< DCB DEMCR: Secure DebugMonitor enable Mask */
2041
2042 #define DCB_DEMCR_MON_REQ_Pos              19U                                            /*!< DCB DEMCR: Monitor request Position */
2043 #define DCB_DEMCR_MON_REQ_Msk              (0x1UL << DCB_DEMCR_MON_REQ_Pos)               /*!< DCB DEMCR: Monitor request Mask */
2044
2045 #define DCB_DEMCR_MON_STEP_Pos             18U                                            /*!< DCB DEMCR: Monitor step Position */
2046 #define DCB_DEMCR_MON_STEP_Msk             (0x1UL << DCB_DEMCR_MON_STEP_Pos)              /*!< DCB DEMCR: Monitor step Mask */
2047
2048 #define DCB_DEMCR_MON_PEND_Pos             17U                                            /*!< DCB DEMCR: Monitor pend Position */
2049 #define DCB_DEMCR_MON_PEND_Msk             (0x1UL << DCB_DEMCR_MON_PEND_Pos)              /*!< DCB DEMCR: Monitor pend Mask */
2050
2051 #define DCB_DEMCR_MON_EN_Pos               16U                                            /*!< DCB DEMCR: Monitor enable Position */
2052 #define DCB_DEMCR_MON_EN_Msk               (0x1UL << DCB_DEMCR_MON_EN_Pos)                /*!< DCB DEMCR: Monitor enable Mask */
2053
2054 #define DCB_DEMCR_VC_SFERR_Pos             11U                                            /*!< DCB DEMCR: Vector Catch SecureFault Position */
2055 #define DCB_DEMCR_VC_SFERR_Msk             (0x1UL << DCB_DEMCR_VC_SFERR_Pos)              /*!< DCB DEMCR: Vector Catch SecureFault Mask */
2056
2057 #define DCB_DEMCR_VC_HARDERR_Pos           10U                                            /*!< DCB DEMCR: Vector Catch HardFault errors Position */
2058 #define DCB_DEMCR_VC_HARDERR_Msk           (0x1UL << DCB_DEMCR_VC_HARDERR_Pos)            /*!< DCB DEMCR: Vector Catch HardFault errors Mask */
2059
2060 #define DCB_DEMCR_VC_INTERR_Pos             9U                                            /*!< DCB DEMCR: Vector Catch interrupt errors Position */
2061 #define DCB_DEMCR_VC_INTERR_Msk            (0x1UL << DCB_DEMCR_VC_INTERR_Pos)             /*!< DCB DEMCR: Vector Catch interrupt errors Mask */
2062
2063 #define DCB_DEMCR_VC_BUSERR_Pos             8U                                            /*!< DCB DEMCR: Vector Catch BusFault errors Position */
2064 #define DCB_DEMCR_VC_BUSERR_Msk            (0x1UL << DCB_DEMCR_VC_BUSERR_Pos)             /*!< DCB DEMCR: Vector Catch BusFault errors Mask */
2065
2066 #define DCB_DEMCR_VC_STATERR_Pos            7U                                            /*!< DCB DEMCR: Vector Catch state errors Position */
2067 #define DCB_DEMCR_VC_STATERR_Msk           (0x1UL << DCB_DEMCR_VC_STATERR_Pos)            /*!< DCB DEMCR: Vector Catch state errors Mask */
2068
2069 #define DCB_DEMCR_VC_CHKERR_Pos             6U                                            /*!< DCB DEMCR: Vector Catch check errors Position */
2070 #define DCB_DEMCR_VC_CHKERR_Msk            (0x1UL << DCB_DEMCR_VC_CHKERR_Pos)             /*!< DCB DEMCR: Vector Catch check errors Mask */
2071
2072 #define DCB_DEMCR_VC_NOCPERR_Pos            5U                                            /*!< DCB DEMCR: Vector Catch NOCP errors Position */
2073 #define DCB_DEMCR_VC_NOCPERR_Msk           (0x1UL << DCB_DEMCR_VC_NOCPERR_Pos)            /*!< DCB DEMCR: Vector Catch NOCP errors Mask */
2074
2075 #define DCB_DEMCR_VC_MMERR_Pos              4U                                            /*!< DCB DEMCR: Vector Catch MemManage errors Position */
2076 #define DCB_DEMCR_VC_MMERR_Msk             (0x1UL << DCB_DEMCR_VC_MMERR_Pos)              /*!< DCB DEMCR: Vector Catch MemManage errors Mask */
2077
2078 #define DCB_DEMCR_VC_CORERESET_Pos          0U                                            /*!< DCB DEMCR: Vector Catch Core reset Position */
2079 #define DCB_DEMCR_VC_CORERESET_Msk         (0x1UL /*<< DCB_DEMCR_VC_CORERESET_Pos*/)      /*!< DCB DEMCR: Vector Catch Core reset Mask */
2080
2081 /* DAUTHCTRL, Debug Authentication Control Register Definitions */
2082 #define DCB_DAUTHCTRL_INTSPNIDEN_Pos        3U                                            /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Position */
2083 #define DCB_DAUTHCTRL_INTSPNIDEN_Msk       (0x1UL << DCB_DAUTHCTRL_INTSPNIDEN_Pos)        /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Mask */
2084
2085 #define DCB_DAUTHCTRL_SPNIDENSEL_Pos        2U                                            /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Position */
2086 #define DCB_DAUTHCTRL_SPNIDENSEL_Msk       (0x1UL << DCB_DAUTHCTRL_SPNIDENSEL_Pos)        /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Mask */
2087
2088 #define DCB_DAUTHCTRL_INTSPIDEN_Pos         1U                                            /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Position */
2089 #define DCB_DAUTHCTRL_INTSPIDEN_Msk        (0x1UL << DCB_DAUTHCTRL_INTSPIDEN_Pos)         /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Mask */
2090
2091 #define DCB_DAUTHCTRL_SPIDENSEL_Pos         0U                                            /*!< DCB DAUTHCTRL: Secure invasive debug enable select Position */
2092 #define DCB_DAUTHCTRL_SPIDENSEL_Msk        (0x1UL /*<< DCB_DAUTHCTRL_SPIDENSEL_Pos*/)     /*!< DCB DAUTHCTRL: Secure invasive debug enable select Mask */
2093
2094 /* DSCSR, Debug Security Control and Status Register Definitions */
2095 #define DCB_DSCSR_CDSKEY_Pos               17U                                            /*!< DCB DSCSR: CDS write-enable key Position */
2096 #define DCB_DSCSR_CDSKEY_Msk               (0x1UL << DCB_DSCSR_CDSKEY_Pos)                /*!< DCB DSCSR: CDS write-enable key Mask */
2097
2098 #define DCB_DSCSR_CDS_Pos                  16U                                            /*!< DCB DSCSR: Current domain Secure Position */
2099 #define DCB_DSCSR_CDS_Msk                  (0x1UL << DCB_DSCSR_CDS_Pos)                   /*!< DCB DSCSR: Current domain Secure Mask */
2100
2101 #define DCB_DSCSR_SBRSEL_Pos                1U                                            /*!< DCB DSCSR: Secure banked register select Position */
2102 #define DCB_DSCSR_SBRSEL_Msk               (0x1UL << DCB_DSCSR_SBRSEL_Pos)                /*!< DCB DSCSR: Secure banked register select Mask */
2103
2104 #define DCB_DSCSR_SBRSELEN_Pos              0U                                            /*!< DCB DSCSR: Secure banked register select enable Position */
2105 #define DCB_DSCSR_SBRSELEN_Msk             (0x1UL /*<< DCB_DSCSR_SBRSELEN_Pos*/)          /*!< DCB DSCSR: Secure banked register select enable Mask */
2106
2107 /*@} end of group CMSIS_DCB */
2108
2109
2110
2111 /**
2112   \ingroup  CMSIS_core_register
2113   \defgroup CMSIS_DIB       Debug Identification Block
2114   \brief    Type definitions for the Debug Identification Block Registers
2115   @{
2116  */
2117
2118 /**
2119   \brief  Structure type to access the Debug Identification Block Registers (DIB).
2120  */
2121 typedef struct
2122 {
2123   __OM  uint32_t DLAR;                   /*!< Offset: 0x000 ( /W)  SCS Software Lock Access Register */
2124   __IM  uint32_t DLSR;                   /*!< Offset: 0x004 (R/ )  SCS Software Lock Status Register */
2125   __IM  uint32_t DAUTHSTATUS;            /*!< Offset: 0x008 (R/ )  Debug Authentication Status Register */
2126   __IM  uint32_t DDEVARCH;               /*!< Offset: 0x00C (R/ )  SCS Device Architecture Register */
2127   __IM  uint32_t DDEVTYPE;               /*!< Offset: 0x010 (R/ )  SCS Device Type Register */
2128 } DIB_Type;
2129
2130 /* DLAR, SCS Software Lock Access Register Definitions */
2131 #define DIB_DLAR_KEY_Pos                    0U                                            /*!< DIB DLAR: KEY Position */
2132 #define DIB_DLAR_KEY_Msk                   (0xFFFFFFFFUL /*<< DIB_DLAR_KEY_Pos */)        /*!< DIB DLAR: KEY Mask */
2133
2134 /* DLSR, SCS Software Lock Status Register Definitions */
2135 #define DIB_DLSR_nTT_Pos                    2U                                            /*!< DIB DLSR: Not thirty-two bit Position */
2136 #define DIB_DLSR_nTT_Msk                   (0x1UL << DIB_DLSR_nTT_Pos )                   /*!< DIB DLSR: Not thirty-two bit Mask */
2137
2138 #define DIB_DLSR_SLK_Pos                    1U                                            /*!< DIB DLSR: Software Lock status Position */
2139 #define DIB_DLSR_SLK_Msk                   (0x1UL << DIB_DLSR_SLK_Pos )                   /*!< DIB DLSR: Software Lock status Mask */
2140
2141 #define DIB_DLSR_SLI_Pos                    0U                                            /*!< DIB DLSR: Software Lock implemented Position */
2142 #define DIB_DLSR_SLI_Msk                   (0x1UL /*<< DIB_DLSR_SLI_Pos*/)                /*!< DIB DLSR: Software Lock implemented Mask */
2143
2144 /* DAUTHSTATUS, Debug Authentication Status Register Definitions */
2145 #define DIB_DAUTHSTATUS_SNID_Pos            6U                                            /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Position */
2146 #define DIB_DAUTHSTATUS_SNID_Msk           (0x3UL << DIB_DAUTHSTATUS_SNID_Pos )           /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Mask */
2147
2148 #define DIB_DAUTHSTATUS_SID_Pos             4U                                            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Position */
2149 #define DIB_DAUTHSTATUS_SID_Msk            (0x3UL << DIB_DAUTHSTATUS_SID_Pos )            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Mask */
2150
2151 #define DIB_DAUTHSTATUS_NSNID_Pos           2U                                            /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Position */
2152 #define DIB_DAUTHSTATUS_NSNID_Msk          (0x3UL << DIB_DAUTHSTATUS_NSNID_Pos )          /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Mask */
2153
2154 #define DIB_DAUTHSTATUS_NSID_Pos            0U                                            /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Position */
2155 #define DIB_DAUTHSTATUS_NSID_Msk           (0x3UL /*<< DIB_DAUTHSTATUS_NSID_Pos*/)        /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Mask */
2156
2157 /* DDEVARCH, SCS Device Architecture Register Definitions */
2158 #define DIB_DDEVARCH_ARCHITECT_Pos         21U                                            /*!< DIB DDEVARCH: Architect Position */
2159 #define DIB_DDEVARCH_ARCHITECT_Msk         (0x7FFUL << DIB_DDEVARCH_ARCHITECT_Pos )       /*!< DIB DDEVARCH: Architect Mask */
2160
2161 #define DIB_DDEVARCH_PRESENT_Pos           20U                                            /*!< DIB DDEVARCH: DEVARCH Present Position */
2162 #define DIB_DDEVARCH_PRESENT_Msk           (0x1FUL << DIB_DDEVARCH_PRESENT_Pos )          /*!< DIB DDEVARCH: DEVARCH Present Mask */
2163
2164 #define DIB_DDEVARCH_REVISION_Pos          16U                                            /*!< DIB DDEVARCH: Revision Position */
2165 #define DIB_DDEVARCH_REVISION_Msk          (0xFUL << DIB_DDEVARCH_REVISION_Pos )          /*!< DIB DDEVARCH: Revision Mask */
2166
2167 #define DIB_DDEVARCH_ARCHVER_Pos           12U                                            /*!< DIB DDEVARCH: Architecture Version Position */
2168 #define DIB_DDEVARCH_ARCHVER_Msk           (0xFUL << DIB_DDEVARCH_ARCHVER_Pos )           /*!< DIB DDEVARCH: Architecture Version Mask */
2169
2170 #define DIB_DDEVARCH_ARCHPART_Pos           0U                                            /*!< DIB DDEVARCH: Architecture Part Position */
2171 #define DIB_DDEVARCH_ARCHPART_Msk          (0xFFFUL /*<< DIB_DDEVARCH_ARCHPART_Pos*/)     /*!< DIB DDEVARCH: Architecture Part Mask */
2172
2173 /* DDEVTYPE, SCS Device Type Register Definitions */
2174 #define DIB_DDEVTYPE_SUB_Pos                4U                                            /*!< DIB DDEVTYPE: Sub-type Position */
2175 #define DIB_DDEVTYPE_SUB_Msk               (0xFUL << DIB_DDEVTYPE_SUB_Pos )               /*!< DIB DDEVTYPE: Sub-type Mask */
2176
2177 #define DIB_DDEVTYPE_MAJOR_Pos              0U                                            /*!< DIB DDEVTYPE: Major type Position */
2178 #define DIB_DDEVTYPE_MAJOR_Msk             (0xFUL /*<< DIB_DDEVTYPE_MAJOR_Pos*/)          /*!< DIB DDEVTYPE: Major type Mask */
2179
2180
2181 /*@} end of group CMSIS_DIB */
2182
2183
2184 /**
2185   \ingroup    CMSIS_core_register
2186   \defgroup   CMSIS_core_bitfield     Core register bit field macros
2187   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
2188   @{
2189  */
2190
2191 /**
2192   \brief   Mask and shift a bit field value for use in a register bit range.
2193   \param[in] field  Name of the register bit field.
2194   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
2195   \return           Masked and shifted value.
2196 */
2197 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
2198
2199 /**
2200   \brief     Mask and shift a register value to extract a bit filed value.
2201   \param[in] field  Name of the register bit field.
2202   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
2203   \return           Masked and shifted bit field value.
2204 */
2205 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
2206
2207 /*@} end of group CMSIS_core_bitfield */
2208
2209
2210 /**
2211   \ingroup    CMSIS_core_register
2212   \defgroup   CMSIS_core_base     Core Definitions
2213   \brief      Definitions for base addresses, unions, and structures.
2214   @{
2215  */
2216
2217 /* Memory mapping of Core Hardware */
2218   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
2219   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
2220   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
2221   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
2222   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< \deprecated Core Debug Base Address */
2223   #define DCB_BASE            (0xE000EDF0UL)                             /*!< DCB Base Address */
2224   #define DIB_BASE            (0xE000EFB0UL)                             /*!< DIB Base Address */
2225   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
2226   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
2227   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
2228
2229   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
2230   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
2231   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
2232   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
2233   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
2234   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
2235   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
2236   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< \deprecated Core Debug configuration struct */
2237   #define DCB                 ((DCB_Type       *)     DCB_BASE         ) /*!< DCB configuration struct */
2238   #define DIB                 ((DIB_Type       *)     DIB_BASE         ) /*!< DIB configuration struct */
2239
2240   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2241     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
2242     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
2243   #endif
2244
2245   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2246     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
2247     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
2248   #endif
2249
2250   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
2251   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
2252
2253 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2254   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
2255   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< \deprecated Core Debug Base Address           (non-secure address space) */
2256   #define DCB_BASE_NS         (0xE002EDF0UL)                             /*!< DCB Base Address                  (non-secure address space) */
2257   #define DIB_BASE_NS         (0xE002EFB0UL)                             /*!< DIB Base Address                  (non-secure address space) */
2258   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
2259   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
2260   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
2261
2262   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
2263   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
2264   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
2265   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
2266   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< \deprecated Core Debug configuration struct   (non-secure address space) */
2267   #define DCB_NS              ((DCB_Type       *)     DCB_BASE_NS      ) /*!< DCB configuration struct          (non-secure address space) */
2268   #define DIB_NS              ((DIB_Type       *)     DIB_BASE_NS      ) /*!< DIB configuration struct          (non-secure address space) */
2269
2270   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2271     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2272     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2273   #endif
2274
2275   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2276   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2277
2278 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2279 /*@} */
2280
2281
2282 /**
2283   \ingroup    CMSIS_core_register
2284   \defgroup   CMSIS_register_aliases     Backwards Compatibility Aliases
2285   \brief      Register alias definitions for backwards compatibility.
2286   @{
2287  */
2288 #define ID_ADR  (ID_AFR)    /*!< SCB Auxiliary Feature Register */
2289 /*@} */
2290
2291
2292 /*******************************************************************************
2293  *                Hardware Abstraction Layer
2294   Core Function Interface contains:
2295   - Core NVIC Functions
2296   - Core SysTick Functions
2297   - Core Debug Functions
2298   - Core Register Access Functions
2299  ******************************************************************************/
2300 /**
2301   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2302 */
2303
2304
2305
2306 /* ##########################   NVIC functions  #################################### */
2307 /**
2308   \ingroup  CMSIS_Core_FunctionInterface
2309   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2310   \brief    Functions that manage interrupts and exceptions via the NVIC.
2311   @{
2312  */
2313
2314 #ifdef CMSIS_NVIC_VIRTUAL
2315   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
2316     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
2317   #endif
2318   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
2319 #else
2320   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
2321   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
2322   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
2323   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
2324   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
2325   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
2326   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
2327   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
2328   #define NVIC_GetActive              __NVIC_GetActive
2329   #define NVIC_SetPriority            __NVIC_SetPriority
2330   #define NVIC_GetPriority            __NVIC_GetPriority
2331   #define NVIC_SystemReset            __NVIC_SystemReset
2332 #endif /* CMSIS_NVIC_VIRTUAL */
2333
2334 #ifdef CMSIS_VECTAB_VIRTUAL
2335   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2336     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
2337   #endif
2338   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2339 #else
2340   #define NVIC_SetVector              __NVIC_SetVector
2341   #define NVIC_GetVector              __NVIC_GetVector
2342 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
2343
2344 #define NVIC_USER_IRQ_OFFSET          16
2345
2346
2347 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
2348
2349 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */
2350 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
2351
2352 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
2353 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
2354 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
2355 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
2356 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
2357 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
2358 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
2359 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
2360
2361 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
2362 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
2363 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
2364 #else
2365 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
2366 #endif
2367
2368
2369 /**
2370   \brief   Set Priority Grouping
2371   \details Sets the priority grouping field using the required unlock sequence.
2372            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2373            Only values from 0..7 are used.
2374            In case of a conflict between priority grouping and available
2375            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2376   \param [in]      PriorityGroup  Priority grouping field.
2377  */
2378 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2379 {
2380   uint32_t reg_value;
2381   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2382
2383   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2384   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2385   reg_value  =  (reg_value                                   |
2386                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2387                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2388   SCB->AIRCR =  reg_value;
2389 }
2390
2391
2392 /**
2393   \brief   Get Priority Grouping
2394   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2395   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2396  */
2397 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)
2398 {
2399   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2400 }
2401
2402
2403 /**
2404   \brief   Enable Interrupt
2405   \details Enables a device specific interrupt in the NVIC interrupt controller.
2406   \param [in]      IRQn  Device specific interrupt number.
2407   \note    IRQn must not be negative.
2408  */
2409 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
2410 {
2411   if ((int32_t)(IRQn) >= 0)
2412   {
2413     __COMPILER_BARRIER();
2414     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2415     __COMPILER_BARRIER();
2416   }
2417 }
2418
2419
2420 /**
2421   \brief   Get Interrupt Enable status
2422   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2423   \param [in]      IRQn  Device specific interrupt number.
2424   \return             0  Interrupt is not enabled.
2425   \return             1  Interrupt is enabled.
2426   \note    IRQn must not be negative.
2427  */
2428 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
2429 {
2430   if ((int32_t)(IRQn) >= 0)
2431   {
2432     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2433   }
2434   else
2435   {
2436     return(0U);
2437   }
2438 }
2439
2440
2441 /**
2442   \brief   Disable Interrupt
2443   \details Disables a device specific interrupt in the NVIC interrupt controller.
2444   \param [in]      IRQn  Device specific interrupt number.
2445   \note    IRQn must not be negative.
2446  */
2447 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
2448 {
2449   if ((int32_t)(IRQn) >= 0)
2450   {
2451     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2452     __DSB();
2453     __ISB();
2454   }
2455 }
2456
2457
2458 /**
2459   \brief   Get Pending Interrupt
2460   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2461   \param [in]      IRQn  Device specific interrupt number.
2462   \return             0  Interrupt status is not pending.
2463   \return             1  Interrupt status is pending.
2464   \note    IRQn must not be negative.
2465  */
2466 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
2467 {
2468   if ((int32_t)(IRQn) >= 0)
2469   {
2470     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2471   }
2472   else
2473   {
2474     return(0U);
2475   }
2476 }
2477
2478
2479 /**
2480   \brief   Set Pending Interrupt
2481   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2482   \param [in]      IRQn  Device specific interrupt number.
2483   \note    IRQn must not be negative.
2484  */
2485 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
2486 {
2487   if ((int32_t)(IRQn) >= 0)
2488   {
2489     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2490   }
2491 }
2492
2493
2494 /**
2495   \brief   Clear Pending Interrupt
2496   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2497   \param [in]      IRQn  Device specific interrupt number.
2498   \note    IRQn must not be negative.
2499  */
2500 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2501 {
2502   if ((int32_t)(IRQn) >= 0)
2503   {
2504     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2505   }
2506 }
2507
2508
2509 /**
2510   \brief   Get Active Interrupt
2511   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2512   \param [in]      IRQn  Device specific interrupt number.
2513   \return             0  Interrupt status is not active.
2514   \return             1  Interrupt status is active.
2515   \note    IRQn must not be negative.
2516  */
2517 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
2518 {
2519   if ((int32_t)(IRQn) >= 0)
2520   {
2521     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2522   }
2523   else
2524   {
2525     return(0U);
2526   }
2527 }
2528
2529
2530 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2531 /**
2532   \brief   Get Interrupt Target State
2533   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2534   \param [in]      IRQn  Device specific interrupt number.
2535   \return             0  if interrupt is assigned to Secure
2536   \return             1  if interrupt is assigned to Non Secure
2537   \note    IRQn must not be negative.
2538  */
2539 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2540 {
2541   if ((int32_t)(IRQn) >= 0)
2542   {
2543     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2544   }
2545   else
2546   {
2547     return(0U);
2548   }
2549 }
2550
2551
2552 /**
2553   \brief   Set Interrupt Target State
2554   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2555   \param [in]      IRQn  Device specific interrupt number.
2556   \return             0  if interrupt is assigned to Secure
2557                       1  if interrupt is assigned to Non Secure
2558   \note    IRQn must not be negative.
2559  */
2560 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2561 {
2562   if ((int32_t)(IRQn) >= 0)
2563   {
2564     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2565     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2566   }
2567   else
2568   {
2569     return(0U);
2570   }
2571 }
2572
2573
2574 /**
2575   \brief   Clear Interrupt Target State
2576   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2577   \param [in]      IRQn  Device specific interrupt number.
2578   \return             0  if interrupt is assigned to Secure
2579                       1  if interrupt is assigned to Non Secure
2580   \note    IRQn must not be negative.
2581  */
2582 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2583 {
2584   if ((int32_t)(IRQn) >= 0)
2585   {
2586     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2587     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2588   }
2589   else
2590   {
2591     return(0U);
2592   }
2593 }
2594 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2595
2596
2597 /**
2598   \brief   Set Interrupt Priority
2599   \details Sets the priority of a device specific interrupt or a processor exception.
2600            The interrupt number can be positive to specify a device specific interrupt,
2601            or negative to specify a processor exception.
2602   \param [in]      IRQn  Interrupt number.
2603   \param [in]  priority  Priority to set.
2604   \note    The priority cannot be set for every processor exception.
2605  */
2606 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2607 {
2608   if ((int32_t)(IRQn) >= 0)
2609   {
2610     NVIC->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2611   }
2612   else
2613   {
2614     SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2615   }
2616 }
2617
2618
2619 /**
2620   \brief   Get Interrupt Priority
2621   \details Reads the priority of a device specific interrupt or a processor exception.
2622            The interrupt number can be positive to specify a device specific interrupt,
2623            or negative to specify a processor exception.
2624   \param [in]   IRQn  Interrupt number.
2625   \return             Interrupt Priority.
2626                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2627  */
2628 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
2629 {
2630
2631   if ((int32_t)(IRQn) >= 0)
2632   {
2633     return(((uint32_t)NVIC->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2634   }
2635   else
2636   {
2637     return(((uint32_t)SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2638   }
2639 }
2640
2641
2642 /**
2643   \brief   Encode Priority
2644   \details Encodes the priority for an interrupt with the given priority group,
2645            preemptive priority value, and subpriority value.
2646            In case of a conflict between priority grouping and available
2647            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2648   \param [in]     PriorityGroup  Used priority group.
2649   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2650   \param [in]       SubPriority  Subpriority value (starting from 0).
2651   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2652  */
2653 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2654 {
2655   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2656   uint32_t PreemptPriorityBits;
2657   uint32_t SubPriorityBits;
2658
2659   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2660   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2661
2662   return (
2663            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2664            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2665          );
2666 }
2667
2668
2669 /**
2670   \brief   Decode Priority
2671   \details Decodes an interrupt priority value with a given priority group to
2672            preemptive priority value and subpriority value.
2673            In case of a conflict between priority grouping and available
2674            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2675   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2676   \param [in]     PriorityGroup  Used priority group.
2677   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2678   \param [out]     pSubPriority  Subpriority value (starting from 0).
2679  */
2680 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2681 {
2682   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2683   uint32_t PreemptPriorityBits;
2684   uint32_t SubPriorityBits;
2685
2686   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2687   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2688
2689   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2690   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2691 }
2692
2693
2694 /**
2695   \brief   Set Interrupt Vector
2696   \details Sets an interrupt vector in SRAM based interrupt vector table.
2697            The interrupt number can be positive to specify a device specific interrupt,
2698            or negative to specify a processor exception.
2699            VTOR must been relocated to SRAM before.
2700   \param [in]   IRQn      Interrupt number
2701   \param [in]   vector    Address of interrupt handler function
2702  */
2703 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
2704 {
2705   uint32_t *vectors = (uint32_t *) ((uintptr_t) SCB->VTOR);
2706   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
2707   __DSB();
2708 }
2709
2710
2711 /**
2712   \brief   Get Interrupt Vector
2713   \details Reads an interrupt vector from interrupt vector table.
2714            The interrupt number can be positive to specify a device specific interrupt,
2715            or negative to specify a processor exception.
2716   \param [in]   IRQn      Interrupt number.
2717   \return                 Address of interrupt handler function
2718  */
2719 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
2720 {
2721   uint32_t *vectors = (uint32_t *) ((uintptr_t) SCB->VTOR);
2722   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
2723 }
2724
2725
2726 /**
2727   \brief   System Reset
2728   \details Initiates a system reset request to reset the MCU.
2729  */
2730 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
2731 {
2732   __DSB();                                                          /* Ensure all outstanding memory accesses included
2733                                                                        buffered write are completed before reset */
2734   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2735                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2736                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2737   __DSB();                                                          /* Ensure completion of memory access */
2738
2739   for(;;)                                                           /* wait until reset */
2740   {
2741     __NOP();
2742   }
2743 }
2744
2745 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2746 /**
2747   \brief   Set Priority Grouping (non-secure)
2748   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2749            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2750            Only values from 0..7 are used.
2751            In case of a conflict between priority grouping and available
2752            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2753   \param [in]      PriorityGroup  Priority grouping field.
2754  */
2755 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2756 {
2757   uint32_t reg_value;
2758   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2759
2760   reg_value  =  SCB_NS->AIRCR;                                                /* read old register configuration    */
2761   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2762   reg_value  =  (reg_value                                   |
2763                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2764                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2765   SCB_NS->AIRCR =  reg_value;
2766 }
2767
2768
2769 /**
2770   \brief   Get Priority Grouping (non-secure)
2771   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2772   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2773  */
2774 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2775 {
2776   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2777 }
2778
2779
2780 /**
2781   \brief   Enable Interrupt (non-secure)
2782   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2783   \param [in]      IRQn  Device specific interrupt number.
2784   \note    IRQn must not be negative.
2785  */
2786 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2787 {
2788   if ((int32_t)(IRQn) >= 0)
2789   {
2790     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2791   }
2792 }
2793
2794
2795 /**
2796   \brief   Get Interrupt Enable status (non-secure)
2797   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2798   \param [in]      IRQn  Device specific interrupt number.
2799   \return             0  Interrupt is not enabled.
2800   \return             1  Interrupt is enabled.
2801   \note    IRQn must not be negative.
2802  */
2803 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2804 {
2805   if ((int32_t)(IRQn) >= 0)
2806   {
2807     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2808   }
2809   else
2810   {
2811     return(0U);
2812   }
2813 }
2814
2815
2816 /**
2817   \brief   Disable Interrupt (non-secure)
2818   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2819   \param [in]      IRQn  Device specific interrupt number.
2820   \note    IRQn must not be negative.
2821  */
2822 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2823 {
2824   if ((int32_t)(IRQn) >= 0)
2825   {
2826     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2827   }
2828 }
2829
2830
2831 /**
2832   \brief   Get Pending Interrupt (non-secure)
2833   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2834   \param [in]      IRQn  Device specific interrupt number.
2835   \return             0  Interrupt status is not pending.
2836   \return             1  Interrupt status is pending.
2837   \note    IRQn must not be negative.
2838  */
2839 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2840 {
2841   if ((int32_t)(IRQn) >= 0)
2842   {
2843     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2844   }
2845   else
2846   {
2847     return(0U);
2848   }
2849 }
2850
2851
2852 /**
2853   \brief   Set Pending Interrupt (non-secure)
2854   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2855   \param [in]      IRQn  Device specific interrupt number.
2856   \note    IRQn must not be negative.
2857  */
2858 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2859 {
2860   if ((int32_t)(IRQn) >= 0)
2861   {
2862     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2863   }
2864 }
2865
2866
2867 /**
2868   \brief   Clear Pending Interrupt (non-secure)
2869   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2870   \param [in]      IRQn  Device specific interrupt number.
2871   \note    IRQn must not be negative.
2872  */
2873 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2874 {
2875   if ((int32_t)(IRQn) >= 0)
2876   {
2877     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2878   }
2879 }
2880
2881
2882 /**
2883   \brief   Get Active Interrupt (non-secure)
2884   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2885   \param [in]      IRQn  Device specific interrupt number.
2886   \return             0  Interrupt status is not active.
2887   \return             1  Interrupt status is active.
2888   \note    IRQn must not be negative.
2889  */
2890 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2891 {
2892   if ((int32_t)(IRQn) >= 0)
2893   {
2894     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2895   }
2896   else
2897   {
2898     return(0U);
2899   }
2900 }
2901
2902
2903 /**
2904   \brief   Set Interrupt Priority (non-secure)
2905   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2906            The interrupt number can be positive to specify a device specific interrupt,
2907            or negative to specify a processor exception.
2908   \param [in]      IRQn  Interrupt number.
2909   \param [in]  priority  Priority to set.
2910   \note    The priority cannot be set for every non-secure processor exception.
2911  */
2912 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2913 {
2914   if ((int32_t)(IRQn) >= 0)
2915   {
2916     NVIC_NS->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2917   }
2918   else
2919   {
2920     SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2921   }
2922 }
2923
2924
2925 /**
2926   \brief   Get Interrupt Priority (non-secure)
2927   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2928            The interrupt number can be positive to specify a device specific interrupt,
2929            or negative to specify a processor exception.
2930   \param [in]   IRQn  Interrupt number.
2931   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2932  */
2933 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2934 {
2935
2936   if ((int32_t)(IRQn) >= 0)
2937   {
2938     return(((uint32_t)NVIC_NS->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2939   }
2940   else
2941   {
2942     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2943   }
2944 }
2945 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2946
2947 /*@} end of CMSIS_Core_NVICFunctions */
2948
2949 /* ##########################  MPU functions  #################################### */
2950
2951 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2952
2953   #include "m-profile/armv8m_mpu.h"
2954
2955 #endif
2956
2957 /* ##########################  FPU functions  #################################### */
2958 /**
2959   \ingroup  CMSIS_Core_FunctionInterface
2960   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2961   \brief    Function that provides FPU type.
2962   @{
2963  */
2964
2965 /**
2966   \brief   get FPU type
2967   \details returns the FPU type
2968   \returns
2969    - \b  0: No FPU
2970    - \b  1: Single precision FPU
2971    - \b  2: Double + Single precision FPU
2972  */
2973 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2974 {
2975   uint32_t mvfr0;
2976
2977   mvfr0 = FPU->MVFR0;
2978   if      ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x220U)
2979   {
2980     return 2U;           /* Double + Single precision FPU */
2981   }
2982   else if ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x020U)
2983   {
2984     return 1U;           /* Single precision FPU */
2985   }
2986   else
2987   {
2988     return 0U;           /* No FPU */
2989   }
2990 }
2991
2992
2993 /*@} end of CMSIS_Core_FpuFunctions */
2994
2995
2996
2997 /* ##########################   SAU functions  #################################### */
2998 /**
2999   \ingroup  CMSIS_Core_FunctionInterface
3000   \defgroup CMSIS_Core_SAUFunctions SAU Functions
3001   \brief    Functions that configure the SAU.
3002   @{
3003  */
3004
3005 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3006
3007 /**
3008   \brief   Enable SAU
3009   \details Enables the Security Attribution Unit (SAU).
3010  */
3011 __STATIC_INLINE void TZ_SAU_Enable(void)
3012 {
3013     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
3014 }
3015
3016
3017
3018 /**
3019   \brief   Disable SAU
3020   \details Disables the Security Attribution Unit (SAU).
3021  */
3022 __STATIC_INLINE void TZ_SAU_Disable(void)
3023 {
3024     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
3025 }
3026
3027 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3028
3029 /*@} end of CMSIS_Core_SAUFunctions */
3030
3031
3032
3033
3034 /* ##################################    Debug Control function  ############################################ */
3035 /**
3036   \ingroup  CMSIS_Core_FunctionInterface
3037   \defgroup CMSIS_Core_DCBFunctions Debug Control Functions
3038   \brief    Functions that access the Debug Control Block.
3039   @{
3040  */
3041
3042
3043 /**
3044   \brief   Set Debug Authentication Control Register
3045   \details writes to Debug Authentication Control register.
3046   \param [in]  value  value to be writen.
3047  */
3048 __STATIC_INLINE void DCB_SetAuthCtrl(uint32_t value)
3049 {
3050     __DSB();
3051     __ISB();
3052     DCB->DAUTHCTRL = value;
3053     __DSB();
3054     __ISB();
3055 }
3056
3057
3058 /**
3059   \brief   Get Debug Authentication Control Register
3060   \details Reads Debug Authentication Control register.
3061   \return             Debug Authentication Control Register.
3062  */
3063 __STATIC_INLINE uint32_t DCB_GetAuthCtrl(void)
3064 {
3065     return (DCB->DAUTHCTRL);
3066 }
3067
3068
3069 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3070 /**
3071   \brief   Set Debug Authentication Control Register (non-secure)
3072   \details writes to non-secure Debug Authentication Control register when in secure state.
3073   \param [in]  value  value to be writen
3074  */
3075 __STATIC_INLINE void TZ_DCB_SetAuthCtrl_NS(uint32_t value)
3076 {
3077     __DSB();
3078     __ISB();
3079     DCB_NS->DAUTHCTRL = value;
3080     __DSB();
3081     __ISB();
3082 }
3083
3084
3085 /**
3086   \brief   Get Debug Authentication Control Register (non-secure)
3087   \details Reads non-secure Debug Authentication Control register when in secure state.
3088   \return             Debug Authentication Control Register.
3089  */
3090 __STATIC_INLINE uint32_t TZ_DCB_GetAuthCtrl_NS(void)
3091 {
3092     return (DCB_NS->DAUTHCTRL);
3093 }
3094 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3095
3096 /*@} end of CMSIS_Core_DCBFunctions */
3097
3098
3099
3100
3101 /* ##################################    Debug Identification function  ############################################ */
3102 /**
3103   \ingroup  CMSIS_Core_FunctionInterface
3104   \defgroup CMSIS_Core_DIBFunctions Debug Identification Functions
3105   \brief    Functions that access the Debug Identification Block.
3106   @{
3107  */
3108
3109
3110 /**
3111   \brief   Get Debug Authentication Status Register
3112   \details Reads Debug Authentication Status register.
3113   \return             Debug Authentication Status Register.
3114  */
3115 __STATIC_INLINE uint32_t DIB_GetAuthStatus(void)
3116 {
3117     return (DIB->DAUTHSTATUS);
3118 }
3119
3120
3121 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3122 /**
3123   \brief   Get Debug Authentication Status Register (non-secure)
3124   \details Reads non-secure Debug Authentication Status register when in secure state.
3125   \return             Debug Authentication Status Register.
3126  */
3127 __STATIC_INLINE uint32_t TZ_DIB_GetAuthStatus_NS(void)
3128 {
3129     return (DIB_NS->DAUTHSTATUS);
3130 }
3131 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3132
3133 /*@} end of CMSIS_Core_DCBFunctions */
3134
3135
3136
3137
3138 /* ##################################    SysTick function  ############################################ */
3139 /**
3140   \ingroup  CMSIS_Core_FunctionInterface
3141   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
3142   \brief    Functions that configure the System.
3143   @{
3144  */
3145
3146 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
3147
3148 /**
3149   \brief   System Tick Configuration
3150   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
3151            Counter is in free running mode to generate periodic interrupts.
3152   \param [in]  ticks  Number of ticks between two interrupts.
3153   \return          0  Function succeeded.
3154   \return          1  Function failed.
3155   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
3156            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
3157            must contain a vendor-specific implementation of this function.
3158  */
3159 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
3160 {
3161   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
3162   {
3163     return (1UL);                                                   /* Reload value impossible */
3164   }
3165
3166   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
3167   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
3168   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
3169   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
3170                    SysTick_CTRL_TICKINT_Msk   |
3171                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
3172   return (0UL);                                                     /* Function successful */
3173 }
3174
3175 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3176 /**
3177   \brief   System Tick Configuration (non-secure)
3178   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
3179            Counter is in free running mode to generate periodic interrupts.
3180   \param [in]  ticks  Number of ticks between two interrupts.
3181   \return          0  Function succeeded.
3182   \return          1  Function failed.
3183   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
3184            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
3185            must contain a vendor-specific implementation of this function.
3186
3187  */
3188 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
3189 {
3190   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
3191   {
3192     return (1UL);                                                         /* Reload value impossible */
3193   }
3194
3195   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
3196   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
3197   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
3198   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
3199                       SysTick_CTRL_TICKINT_Msk   |
3200                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
3201   return (0UL);                                                           /* Function successful */
3202 }
3203 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3204
3205 #endif
3206
3207 /*@} end of CMSIS_Core_SysTickFunctions */
3208
3209
3210
3211 /* ##################################### Debug In/Output function ########################################### */
3212 /**
3213   \ingroup  CMSIS_Core_FunctionInterface
3214   \defgroup CMSIS_core_DebugFunctions ITM Functions
3215   \brief    Functions that access the ITM debug interface.
3216   @{
3217  */
3218
3219 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */
3220 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
3221
3222
3223 /**
3224   \brief   ITM Send Character
3225   \details Transmits a character via the ITM channel 0, and
3226            \li Just returns when no debugger is connected that has booked the output.
3227            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
3228   \param [in]     ch  Character to transmit.
3229   \returns            Character to transmit.
3230  */
3231 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
3232 {
3233   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
3234       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
3235   {
3236     while (ITM->PORT[0U].u32 == 0UL)
3237     {
3238       __NOP();
3239     }
3240     ITM->PORT[0U].u8 = (uint8_t)ch;
3241   }
3242   return (ch);
3243 }
3244
3245
3246 /**
3247   \brief   ITM Receive Character
3248   \details Inputs a character via the external variable \ref ITM_RxBuffer.
3249   \return             Received character.
3250   \return         -1  No character pending.
3251  */
3252 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
3253 {
3254   int32_t ch = -1;                           /* no character available */
3255
3256   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
3257   {
3258     ch = ITM_RxBuffer;
3259     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
3260   }
3261
3262   return (ch);
3263 }
3264
3265
3266 /**
3267   \brief   ITM Check Character
3268   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
3269   \return          0  No character available.
3270   \return          1  Character available.
3271  */
3272 __STATIC_INLINE int32_t ITM_CheckChar (void)
3273 {
3274
3275   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
3276   {
3277     return (0);                              /* no character available */
3278   }
3279   else
3280   {
3281     return (1);                              /*    character available */
3282   }
3283 }
3284
3285 /*@} end of CMSIS_core_DebugFunctions */
3286
3287
3288
3289
3290 #ifdef __cplusplus
3291 }
3292 #endif
3293
3294 #endif /* __CORE_CM33_H_DEPENDANT */
3295
3296 #endif /* __CMSIS_GENERIC */