]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_armv81mml.h
Core(M): Ignore -Wpedantic on Armv8-M core headers.
[cmsis] / CMSIS / Core / Include / core_armv81mml.h
1 /**************************************************************************//**
2  * @file     core_armv81mml.h
3  * @brief    CMSIS Armv8.1-M Mainline Core Peripheral Access Layer Header File
4  * @version  V1.2.0
5  * @date     21. October 2019
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2018-2019 Arm Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26   #pragma system_include                        /* treat file as system include file for MISRA check */
27 #elif defined (__clang__)
28   #pragma clang system_header                   /* treat file as system include file */
29 #elif defined ( __GNUC__ )
30   #pragma GCC diagnostic ignored "-Wpedantic"   /* disable pedantic warning due to unnamed structs/unions */
31 #endif
32
33 #ifndef __CORE_ARMV81MML_H_GENERIC
34 #define __CORE_ARMV81MML_H_GENERIC
35
36 #include <stdint.h>
37
38 #ifdef __cplusplus
39  extern "C" {
40 #endif
41
42 /**
43   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
44   CMSIS violates the following MISRA-C:2004 rules:
45
46    \li Required Rule 8.5, object/function definition in header file.<br>
47      Function definitions in header files are used to allow 'inlining'.
48
49    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
50      Unions are used for effective representation of core registers.
51
52    \li Advisory Rule 19.7, Function-like macro defined.<br>
53      Function-like macros are used to allow more efficient code.
54  */
55
56
57 /*******************************************************************************
58  *                 CMSIS definitions
59  ******************************************************************************/
60 /**
61   \ingroup Cortex_ARMV81MML
62   @{
63  */
64
65 #include "cmsis_version.h"
66  
67 #define __ARM_ARCH_8M_MAIN__    1  // patching for now
68 /*  CMSIS ARMV81MML definitions */
69 #define __ARMv81MML_CMSIS_VERSION_MAIN  (__CM_CMSIS_VERSION_MAIN)                   /*!< \deprecated [31:16] CMSIS HAL main version */
70 #define __ARMv81MML_CMSIS_VERSION_SUB   (__CM_CMSIS_VERSION_SUB)                    /*!< \deprecated [15:0]  CMSIS HAL sub version */
71 #define __ARMv81MML_CMSIS_VERSION       ((__ARMv81MML_CMSIS_VERSION_MAIN << 16U) | \
72                                          __ARMv81MML_CMSIS_VERSION_SUB           )  /*!< \deprecated CMSIS HAL version number */
73
74 #define __CORTEX_M                     (81U)                                       /*!< Cortex-M Core */
75
76 #if defined ( __CC_ARM )
77   #error Legacy Arm Compiler does not support Armv8.1-M target architecture.
78 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
79   #if defined __ARM_FP
80     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
81       #define __FPU_USED       1U
82     #else
83       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
84       #define __FPU_USED       0U
85     #endif
86   #else
87     #define __FPU_USED         0U
88   #endif
89
90   #if defined(__ARM_FEATURE_DSP)
91     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
92       #define __DSP_USED       1U
93     #else
94       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
95       #define __DSP_USED         0U    
96     #endif
97   #else
98     #define __DSP_USED         0U
99   #endif
100   
101   #if defined(__ARM_FEATURE_MVE)
102     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
103       #define __MVE_USED       1U
104     #else
105       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
106       #define __MVE_USED         0U    
107     #endif
108   #else
109     #define __MVE_USED         0U
110   #endif
111
112 #elif defined ( __GNUC__ )
113   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
114     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
115       #define __FPU_USED       1U
116     #else
117       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
118       #define __FPU_USED       0U
119     #endif
120   #else
121     #define __FPU_USED         0U
122   #endif
123   
124   #if defined(__ARM_FEATURE_DSP)
125     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
126       #define __DSP_USED       1U
127     #else
128       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
129       #define __DSP_USED         0U    
130     #endif
131   #else
132     #define __DSP_USED         0U
133   #endif
134     
135   #if defined(__ARM_FEATURE_MVE)
136     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
137       #define __MVE_USED       1U
138     #else
139       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
140       #define __MVE_USED         0U    
141     #endif
142   #else
143     #define __MVE_USED         0U
144   #endif
145   
146 #elif defined ( __ICCARM__ )
147   #if defined __ARMVFP__
148     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
149       #define __FPU_USED       1U
150     #else
151       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
152       #define __FPU_USED       0U
153     #endif
154   #else
155     #define __FPU_USED         0U
156   #endif
157
158   #if defined(__ARM_FEATURE_DSP)
159     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
160       #define __DSP_USED       1U
161     #else
162       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
163       #define __DSP_USED         0U    
164     #endif
165   #else
166     #define __DSP_USED         0U
167   #endif
168
169   #if defined(__ARM_FEATURE_MVE)
170     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
171       #define __MVE_USED       1U
172     #else
173       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
174       #define __MVE_USED         0U    
175     #endif
176   #else
177     #define __MVE_USED         0U
178   #endif
179   
180 #elif defined ( __TI_ARM__ )
181   #if defined __TI_VFP_SUPPORT__
182     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
183       #define __FPU_USED       1U
184     #else
185       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
186       #define __FPU_USED       0U
187     #endif
188   #else
189     #define __FPU_USED         0U
190   #endif
191
192 #elif defined ( __TASKING__ )
193   #if defined __FPU_VFP__
194     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
195       #define __FPU_USED       1U
196     #else
197       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
198       #define __FPU_USED       0U
199     #endif
200   #else
201     #define __FPU_USED         0U
202   #endif
203
204 #elif defined ( __CSMC__ )
205   #if ( __CSMC__ & 0x400U)
206     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
207       #define __FPU_USED       1U
208     #else
209       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
210       #define __FPU_USED       0U
211     #endif
212   #else
213     #define __FPU_USED         0U
214   #endif
215
216 #endif
217
218 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
219
220
221 #ifdef __cplusplus
222 }
223 #endif
224
225 #endif /* __CORE_ARMV81MML_H_GENERIC */
226
227 #ifndef __CMSIS_GENERIC
228
229 #ifndef __CORE_ARMV81MML_H_DEPENDANT
230 #define __CORE_ARMV81MML_H_DEPENDANT
231
232 #ifdef __cplusplus
233  extern "C" {
234 #endif
235
236 /* check device defines and use defaults */
237 #if defined __CHECK_DEVICE_DEFINES
238   #ifndef __ARMv81MML_REV
239     #define __ARMv81MML_REV               0x0000U
240     #warning "__ARMv81MML_REV not defined in device header file; using default!"
241   #endif
242
243   #ifndef __FPU_PRESENT
244     #define __FPU_PRESENT             0U
245     #warning "__FPU_PRESENT not defined in device header file; using default!"
246   #endif
247
248   #ifndef __MPU_PRESENT
249     #define __MPU_PRESENT             0U
250     #warning "__MPU_PRESENT not defined in device header file; using default!"
251   #endif
252
253   #ifndef __SAUREGION_PRESENT
254     #define __SAUREGION_PRESENT       0U
255     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
256   #endif
257
258   #ifndef __DSP_PRESENT
259     #define __DSP_PRESENT             0U
260     #warning "__DSP_PRESENT not defined in device header file; using default!"
261   #endif
262
263   #ifndef __MVE_PRESENT
264     #define __MVE_PRESENT             0U
265     #warning "__MVE_PRESENT not defined in device header file; using default!"
266   #endif
267
268   #ifndef __NVIC_PRIO_BITS
269     #define __NVIC_PRIO_BITS          3U
270     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
271   #endif
272
273   #ifndef __Vendor_SysTickConfig
274     #define __Vendor_SysTickConfig    0U
275     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
276   #endif
277 #endif
278
279 /* IO definitions (access restrictions to peripheral registers) */
280 /**
281     \defgroup CMSIS_glob_defs CMSIS Global Defines
282
283     <strong>IO Type Qualifiers</strong> are used
284     \li to specify the access to peripheral variables.
285     \li for automatic generation of peripheral register debug information.
286 */
287 #ifdef __cplusplus
288   #define   __I     volatile             /*!< Defines 'read only' permissions */
289 #else
290   #define   __I     volatile const       /*!< Defines 'read only' permissions */
291 #endif
292 #define     __O     volatile             /*!< Defines 'write only' permissions */
293 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
294
295 /* following defines should be used for structure members */
296 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
297 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
298 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
299
300 /*@} end of group ARMv81MML */
301
302
303
304 /*******************************************************************************
305  *                 Register Abstraction
306   Core Register contain:
307   - Core Register
308   - Core NVIC Register
309   - Core SCB Register
310   - Core SysTick Register
311   - Core Debug Register
312   - Core MPU Register
313   - Core SAU Register
314   - Core FPU Register
315  ******************************************************************************/
316 /**
317   \defgroup CMSIS_core_register Defines and Type Definitions
318   \brief Type definitions and defines for Cortex-M processor based devices.
319 */
320
321 /**
322   \ingroup    CMSIS_core_register
323   \defgroup   CMSIS_CORE  Status and Control Registers
324   \brief      Core Register type definitions.
325   @{
326  */
327
328 /**
329   \brief  Union type to access the Application Program Status Register (APSR).
330  */
331 typedef union
332 {
333   struct
334   {
335     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
336     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
337     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
338     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
339     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
340     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
341     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
342     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
343   } b;                                   /*!< Structure used for bit  access */
344   uint32_t w;                            /*!< Type      used for word access */
345 } APSR_Type;
346
347 /* APSR Register Definitions */
348 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
349 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
350
351 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
352 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
353
354 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
355 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
356
357 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
358 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
359
360 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
361 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
362
363 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
364 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
365
366
367 /**
368   \brief  Union type to access the Interrupt Program Status Register (IPSR).
369  */
370 typedef union
371 {
372   struct
373   {
374     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
375     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
376   } b;                                   /*!< Structure used for bit  access */
377   uint32_t w;                            /*!< Type      used for word access */
378 } IPSR_Type;
379
380 /* IPSR Register Definitions */
381 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
382 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
383
384
385 /**
386   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
387  */
388 typedef union
389 {
390   struct
391   {
392     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
393     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
394     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
395     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
396     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
397     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
398     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
399     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
400     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
401     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
402     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
403   } b;                                   /*!< Structure used for bit  access */
404   uint32_t w;                            /*!< Type      used for word access */
405 } xPSR_Type;
406
407 /* xPSR Register Definitions */
408 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
409 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
410
411 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
412 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
413
414 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
415 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
416
417 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
418 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
419
420 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
421 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
422
423 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
424 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
425
426 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
427 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
428
429 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
430 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
431
432 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
433 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
434
435
436 /**
437   \brief  Union type to access the Control Registers (CONTROL).
438  */
439 typedef union
440 {
441   struct
442   {
443     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
444     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
445     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
446     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
447     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
448   } b;                                   /*!< Structure used for bit  access */
449   uint32_t w;                            /*!< Type      used for word access */
450 } CONTROL_Type;
451
452 /* CONTROL Register Definitions */
453 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
454 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
455
456 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
457 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
458
459 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
460 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
461
462 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
463 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
464
465 /*@} end of group CMSIS_CORE */
466
467
468 /**
469   \ingroup    CMSIS_core_register
470   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
471   \brief      Type definitions for the NVIC Registers
472   @{
473  */
474
475 /**
476   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
477  */
478 typedef struct
479 {
480   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
481         uint32_t RESERVED0[16U];
482   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
483         uint32_t RSERVED1[16U];
484   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
485         uint32_t RESERVED2[16U];
486   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
487         uint32_t RESERVED3[16U];
488   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
489         uint32_t RESERVED4[16U];
490   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
491         uint32_t RESERVED5[16U];
492   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
493         uint32_t RESERVED6[580U];
494   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
495 }  NVIC_Type;
496
497 /* Software Triggered Interrupt Register Definitions */
498 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
499 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
500
501 /*@} end of group CMSIS_NVIC */
502
503
504 /**
505   \ingroup  CMSIS_core_register
506   \defgroup CMSIS_SCB     System Control Block (SCB)
507   \brief    Type definitions for the System Control Block Registers
508   @{
509  */
510
511 /**
512   \brief  Structure type to access the System Control Block (SCB).
513  */
514 typedef struct
515 {
516   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
517   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
518   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
519   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
520   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
521   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
522   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
523   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
524   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
525   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
526   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
527   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
528   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
529   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
530   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
531   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
532   __IM  uint32_t ID_ADR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
533   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
534   __IM  uint32_t ID_ISAR[6U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
535   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
536   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
537   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
538   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
539   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
540   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
541         uint32_t RESERVED3[92U];
542   __OM  uint32_t STIR;                   /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register */
543   __IOM uint32_t RFSR;                   /*!< Offset: 0x204 (R/W)  RAS Fault Status Register */
544         uint32_t RESERVED4[14U];
545   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
546   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
547   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 2 */
548         uint32_t RESERVED5[1U];
549   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
550         uint32_t RESERVED6[1U];
551   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
552   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
553   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
554   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
555   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
556   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
557   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
558   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
559   __OM  uint32_t BPIALL;                 /*!< Offset: 0x278 ( /W)  Branch Predictor Invalidate All */
560 } SCB_Type;
561
562 /* SCB CPUID Register Definitions */
563 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
564 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
565
566 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
567 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
568
569 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
570 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
571
572 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
573 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
574
575 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
576 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
577
578 /* SCB Interrupt Control State Register Definitions */
579 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
580 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
581
582 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
583 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
584
585 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
586 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
587
588 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
589 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
590
591 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
592 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
593
594 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
595 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
596
597 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
598 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
599
600 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
601 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
602
603 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
604 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
605
606 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
607 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
608
609 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
610 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
611
612 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
613 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
614
615 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
616 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
617
618 /* SCB Vector Table Offset Register Definitions */
619 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
620 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
621
622 /* SCB Application Interrupt and Reset Control Register Definitions */
623 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
624 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
625
626 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
627 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
628
629 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
630 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
631
632 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
633 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
634
635 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
636 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
637
638 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
639 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
640
641 #define SCB_AIRCR_IESB_Pos                  5U                                            /*!< SCB AIRCR: Implicit ESB Enable Position */
642 #define SCB_AIRCR_IESB_Msk                 (1UL << SCB_AIRCR_IESB_Pos)                    /*!< SCB AIRCR: Implicit ESB Enable Mask */
643
644 #define SCB_AIRCR_DIT_Pos                   4U                                            /*!< SCB AIRCR: Data Independent Timing Position */
645 #define SCB_AIRCR_DIT_Msk                  (1UL << SCB_AIRCR_DIT_Pos)                     /*!< SCB AIRCR: Data Independent Timing Mask */
646
647 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
648 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
649
650 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
651 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
652
653 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
654 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
655
656 /* SCB System Control Register Definitions */
657 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
658 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
659
660 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
661 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
662
663 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
664 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
665
666 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
667 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
668
669 /* SCB Configuration Control Register Definitions */
670 #define SCB_CCR_TRD_Pos                    20U                                            /*!< SCB CCR: TRD Position */
671 #define SCB_CCR_TRD_Msk                    (1UL << SCB_CCR_TRD_Pos)                       /*!< SCB CCR: TRD Mask */
672
673 #define SCB_CCR_LOB_Pos                    19U                                            /*!< SCB CCR: LOB Position */
674 #define SCB_CCR_LOB_Msk                    (1UL << SCB_CCR_LOB_Pos)                       /*!< SCB CCR: LOB Mask */
675
676 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
677 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
678
679 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
680 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
681
682 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
683 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
684
685 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
686 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
687
688 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
689 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
690
691 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
692 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
693
694 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
695 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
696
697 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
698 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
699
700 /* SCB System Handler Control and State Register Definitions */
701 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
702 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
703
704 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
705 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
706
707 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
708 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
709
710 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
711 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
712
713 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
714 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
715
716 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
717 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
718
719 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
720 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
721
722 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
723 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
724
725 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
726 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
727
728 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
729 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
730
731 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
732 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
733
734 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
735 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
736
737 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
738 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
739
740 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
741 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
742
743 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
744 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
745
746 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
747 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
748
749 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
750 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
751
752 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
753 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
754
755 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
756 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
757
758 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
759 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
760
761 /* SCB Configurable Fault Status Register Definitions */
762 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
763 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
764
765 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
766 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
767
768 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
769 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
770
771 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
772 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */
773 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
774
775 #define SCB_CFSR_MLSPERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 5U)               /*!< SCB CFSR (MMFSR): MLSPERR Position */
776 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
777
778 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */
779 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
780
781 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
782 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
783
784 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */
785 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
786
787 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */
788 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
789
790 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
791 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
792 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
793
794 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
795 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
796
797 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
798 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
799
800 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
801 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
802
803 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
804 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
805
806 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
807 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
808
809 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
810 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
811
812 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
813 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
814 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
815
816 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
817 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
818
819 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
820 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
821
822 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
823 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
824
825 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
826 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
827
828 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
829 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
830
831 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
832 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
833
834 /* SCB Hard Fault Status Register Definitions */
835 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
836 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
837
838 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
839 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
840
841 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
842 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
843
844 /* SCB Debug Fault Status Register Definitions */
845 #define SCB_DFSR_PMU_Pos                    5U                                            /*!< SCB DFSR: PMU Position */
846 #define SCB_DFSR_PMU_Msk                   (1UL << SCB_DFSR_PMU_Pos)                      /*!< SCB DFSR: PMU Mask */
847
848 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
849 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
850
851 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
852 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
853
854 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
855 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
856
857 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
858 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
859
860 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
861 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
862
863 /* SCB Non-Secure Access Control Register Definitions */
864 #define SCB_NSACR_CP11_Pos                 11U                                            /*!< SCB NSACR: CP11 Position */
865 #define SCB_NSACR_CP11_Msk                 (1UL << SCB_NSACR_CP11_Pos)                    /*!< SCB NSACR: CP11 Mask */
866
867 #define SCB_NSACR_CP10_Pos                 10U                                            /*!< SCB NSACR: CP10 Position */
868 #define SCB_NSACR_CP10_Msk                 (1UL << SCB_NSACR_CP10_Pos)                    /*!< SCB NSACR: CP10 Mask */
869
870 #define SCB_NSACR_CP7_Pos                   7U                                            /*!< SCB NSACR: CP7 Position */
871 #define SCB_NSACR_CP7_Msk                  (1UL << SCB_NSACR_CP7_Pos)                     /*!< SCB NSACR: CP7 Mask */
872
873 #define SCB_NSACR_CP6_Pos                   6U                                            /*!< SCB NSACR: CP6 Position */
874 #define SCB_NSACR_CP6_Msk                  (1UL << SCB_NSACR_CP6_Pos)                     /*!< SCB NSACR: CP6 Mask */
875
876 #define SCB_NSACR_CP5_Pos                   5U                                            /*!< SCB NSACR: CP5 Position */
877 #define SCB_NSACR_CP5_Msk                  (1UL << SCB_NSACR_CP5_Pos)                     /*!< SCB NSACR: CP5 Mask */
878
879 #define SCB_NSACR_CP4_Pos                   4U                                            /*!< SCB NSACR: CP4 Position */
880 #define SCB_NSACR_CP4_Msk                  (1UL << SCB_NSACR_CP4_Pos)                     /*!< SCB NSACR: CP4 Mask */
881
882 #define SCB_NSACR_CP3_Pos                   3U                                            /*!< SCB NSACR: CP3 Position */
883 #define SCB_NSACR_CP3_Msk                  (1UL << SCB_NSACR_CP3_Pos)                     /*!< SCB NSACR: CP3 Mask */
884
885 #define SCB_NSACR_CP2_Pos                   2U                                            /*!< SCB NSACR: CP2 Position */
886 #define SCB_NSACR_CP2_Msk                  (1UL << SCB_NSACR_CP2_Pos)                     /*!< SCB NSACR: CP2 Mask */
887
888 #define SCB_NSACR_CP1_Pos                   1U                                            /*!< SCB NSACR: CP1 Position */
889 #define SCB_NSACR_CP1_Msk                  (1UL << SCB_NSACR_CP1_Pos)                     /*!< SCB NSACR: CP1 Mask */
890
891 #define SCB_NSACR_CP0_Pos                   0U                                            /*!< SCB NSACR: CP0 Position */
892 #define SCB_NSACR_CP0_Msk                  (1UL /*<< SCB_NSACR_CP0_Pos*/)                 /*!< SCB NSACR: CP0 Mask */
893
894 /* SCB Debug Feature Register 0 Definitions */
895 #define SCB_ID_DFR_UDE_Pos                 28U                                            /*!< SCB ID_DFR: UDE Position */
896 #define SCB_ID_DFR_UDE_Msk                 (0xFUL << SCB_ID_DFR_UDE_Pos)                  /*!< SCB ID_DFR: UDE Mask */
897
898 #define SCB_ID_DFR_MProfDbg_Pos            20U                                            /*!< SCB ID_DFR: MProfDbg Position */
899 #define SCB_ID_DFR_MProfDbg_Msk            (0xFUL << SCB_ID_DFR_MProfDbg_Pos)             /*!< SCB ID_DFR: MProfDbg Mask */
900
901 /* SCB Cache Level ID Register Definitions */
902 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
903 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
904
905 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
906 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
907
908 /* SCB Cache Type Register Definitions */
909 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
910 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
911
912 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
913 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
914
915 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
916 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
917
918 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
919 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
920
921 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
922 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
923
924 /* SCB Cache Size ID Register Definitions */
925 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
926 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
927
928 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
929 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
930
931 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
932 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
933
934 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
935 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
936
937 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
938 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
939
940 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
941 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
942
943 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
944 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
945
946 /* SCB Cache Size Selection Register Definitions */
947 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
948 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
949
950 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
951 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
952
953 /* SCB Software Triggered Interrupt Register Definitions */
954 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
955 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
956
957 /* SCB RAS Fault Status Register Definitions */
958 #define SCB_RFSR_V_Pos                     31U                                            /*!< SCB RFSR: V Position */
959 #define SCB_RFSR_V_Msk                     (1UL << SCB_RFSR_V_Pos)                        /*!< SCB RFSR: V Mask */
960
961 #define SCB_RFSR_IS_Pos                    16U                                            /*!< SCB RFSR: IS Position */
962 #define SCB_RFSR_IS_Msk                    (0x7FFFUL << SCB_RFSR_IS_Pos)                  /*!< SCB RFSR: IS Mask */
963
964 #define SCB_RFSR_UET_Pos                    0U                                            /*!< SCB RFSR: UET Position */
965 #define SCB_RFSR_UET_Msk                   (3UL /*<< SCB_RFSR_UET_Pos*/)                  /*!< SCB RFSR: UET Mask */
966
967 /* SCB D-Cache Invalidate by Set-way Register Definitions */
968 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
969 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
970
971 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
972 #define SCB_DCISW_SET_Msk                  (0x1FFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
973
974 /* SCB D-Cache Clean by Set-way Register Definitions */
975 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
976 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
977
978 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
979 #define SCB_DCCSW_SET_Msk                  (0x1FFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
980
981 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
982 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
983 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
984
985 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
986 #define SCB_DCCISW_SET_Msk                 (0x1FFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
987
988 /*@} end of group CMSIS_SCB */
989
990
991 /**
992   \ingroup  CMSIS_core_register
993   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
994   \brief    Type definitions for the System Control and ID Register not in the SCB
995   @{
996  */
997
998 /**
999   \brief  Structure type to access the System Control and ID Register not in the SCB.
1000  */
1001 typedef struct
1002 {
1003         uint32_t RESERVED0[1U];
1004   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
1005   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
1006   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
1007 } SCnSCB_Type;
1008
1009 /* Interrupt Controller Type Register Definitions */
1010 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
1011 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
1012
1013 /*@} end of group CMSIS_SCnotSCB */
1014
1015
1016 /**
1017   \ingroup  CMSIS_core_register
1018   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
1019   \brief    Type definitions for the System Timer Registers.
1020   @{
1021  */
1022
1023 /**
1024   \brief  Structure type to access the System Timer (SysTick).
1025  */
1026 typedef struct
1027 {
1028   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
1029   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
1030   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
1031   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
1032 } SysTick_Type;
1033
1034 /* SysTick Control / Status Register Definitions */
1035 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
1036 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
1037
1038 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
1039 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
1040
1041 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
1042 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
1043
1044 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
1045 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
1046
1047 /* SysTick Reload Register Definitions */
1048 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
1049 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
1050
1051 /* SysTick Current Register Definitions */
1052 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
1053 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
1054
1055 /* SysTick Calibration Register Definitions */
1056 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
1057 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
1058
1059 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
1060 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
1061
1062 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
1063 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
1064
1065 /*@} end of group CMSIS_SysTick */
1066
1067
1068 /**
1069   \ingroup  CMSIS_core_register
1070   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1071   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1072   @{
1073  */
1074
1075 /**
1076   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1077  */
1078 typedef struct
1079 {
1080   __OM  union
1081   {
1082     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1083     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1084     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1085   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1086         uint32_t RESERVED0[864U];
1087   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1088         uint32_t RESERVED1[15U];
1089   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1090         uint32_t RESERVED2[15U];
1091   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1092         uint32_t RESERVED3[32U];
1093         uint32_t RESERVED4[43U];
1094   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1095   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1096         uint32_t RESERVED5[1U];
1097   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1098         uint32_t RESERVED6[3U];
1099   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  ITM Device Type Register */
1100   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1101   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1102   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1103   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1104   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1105   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1106   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1107   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1108   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1109   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1110   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1111   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1112 } ITM_Type;
1113
1114 /* ITM Stimulus Port Register Definitions */
1115 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1116 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1117
1118 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1119 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1120
1121 /* ITM Trace Privilege Register Definitions */
1122 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1123 #define ITM_TPR_PRIVMASK_Msk               (0xFUL /*<< ITM_TPR_PRIVMASK_Pos*/)            /*!< ITM TPR: PRIVMASK Mask */
1124
1125 /* ITM Trace Control Register Definitions */
1126 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1127 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1128
1129 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1130 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1131
1132 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1133 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1134
1135 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1136 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1137
1138 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1139 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1140
1141 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1142 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1143
1144 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1145 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1146
1147 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1148 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1149
1150 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1151 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1152
1153 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1154 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1155
1156 /* ITM Lock Status Register Definitions */
1157 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1158 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1159
1160 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1161 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1162
1163 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1164 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1165
1166 /*@}*/ /* end of group CMSIS_ITM */
1167
1168
1169 /**
1170   \ingroup  CMSIS_core_register
1171   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1172   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1173   @{
1174  */
1175
1176 /**
1177   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1178  */
1179 typedef struct
1180 {
1181   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1182   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1183   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1184   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1185   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1186   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1187   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1188   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1189   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1190         uint32_t RESERVED1[1U];
1191   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1192         uint32_t RESERVED2[1U];
1193   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1194         uint32_t RESERVED3[1U];
1195   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1196         uint32_t RESERVED4[1U];
1197   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1198         uint32_t RESERVED5[1U];
1199   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1200         uint32_t RESERVED6[1U];
1201   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1202         uint32_t RESERVED7[1U];
1203   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1204         uint32_t RESERVED8[1U];
1205   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1206         uint32_t RESERVED9[1U];
1207   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1208         uint32_t RESERVED10[1U];
1209   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1210         uint32_t RESERVED11[1U];
1211   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1212         uint32_t RESERVED12[1U];
1213   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1214         uint32_t RESERVED13[1U];
1215   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1216         uint32_t RESERVED14[1U];
1217   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1218         uint32_t RESERVED15[1U];
1219   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1220         uint32_t RESERVED16[1U];
1221   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1222         uint32_t RESERVED17[1U];
1223   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1224         uint32_t RESERVED18[1U];
1225   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1226         uint32_t RESERVED19[1U];
1227   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1228         uint32_t RESERVED20[1U];
1229   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1230         uint32_t RESERVED21[1U];
1231   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1232         uint32_t RESERVED22[1U];
1233   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1234         uint32_t RESERVED23[1U];
1235   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1236         uint32_t RESERVED24[1U];
1237   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1238         uint32_t RESERVED25[1U];
1239   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1240         uint32_t RESERVED26[1U];
1241   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1242         uint32_t RESERVED27[1U];
1243   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1244         uint32_t RESERVED28[1U];
1245   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1246         uint32_t RESERVED29[1U];
1247   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1248         uint32_t RESERVED30[1U];
1249   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1250         uint32_t RESERVED31[1U];
1251   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1252         uint32_t RESERVED32[934U];
1253   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1254         uint32_t RESERVED33[1U];
1255   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1256 } DWT_Type;
1257
1258 /* DWT Control Register Definitions */
1259 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1260 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1261
1262 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1263 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1264
1265 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1266 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1267
1268 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1269 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1270
1271 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1272 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1273
1274 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1275 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1276
1277 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1278 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1279
1280 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1281 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1282
1283 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1284 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1285
1286 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1287 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1288
1289 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1290 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1291
1292 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1293 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1294
1295 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1296 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1297
1298 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1299 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1300
1301 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1302 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1303
1304 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1305 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1306
1307 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1308 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1309
1310 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1311 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1312
1313 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1314 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1315
1316 /* DWT CPI Count Register Definitions */
1317 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1318 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1319
1320 /* DWT Exception Overhead Count Register Definitions */
1321 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1322 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1323
1324 /* DWT Sleep Count Register Definitions */
1325 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1326 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1327
1328 /* DWT LSU Count Register Definitions */
1329 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1330 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1331
1332 /* DWT Folded-instruction Count Register Definitions */
1333 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1334 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1335
1336 /* DWT Comparator Function Register Definitions */
1337 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1338 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1339
1340 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1341 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1342
1343 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1344 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1345
1346 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1347 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1348
1349 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1350 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1351
1352 /*@}*/ /* end of group CMSIS_DWT */
1353
1354
1355 /**
1356   \ingroup  CMSIS_core_register
1357   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1358   \brief    Type definitions for the Trace Port Interface (TPI)
1359   @{
1360  */
1361
1362 /**
1363   \brief  Structure type to access the Trace Port Interface Register (TPI).
1364  */
1365 typedef struct
1366 {
1367   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Sizes Register */
1368   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Sizes Register */
1369         uint32_t RESERVED0[2U];
1370   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1371         uint32_t RESERVED1[55U];
1372   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1373         uint32_t RESERVED2[131U];
1374   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1375   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1376   __IOM uint32_t PSCR;                   /*!< Offset: 0x308 (R/W)  Periodic Synchronization Control Register */
1377         uint32_t RESERVED3[809U];
1378   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  Software Lock Access Register */
1379   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  Software Lock Status Register */
1380         uint32_t RESERVED4[4U];
1381   __IM  uint32_t TYPE;                   /*!< Offset: 0xFC8 (R/ )  Device Identifier Register */
1382   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  Device Type Register */
1383 } TPI_Type;
1384
1385 /* TPI Asynchronous Clock Prescaler Register Definitions */
1386 #define TPI_ACPR_SWOSCALER_Pos              0U                                         /*!< TPI ACPR: SWOSCALER Position */
1387 #define TPI_ACPR_SWOSCALER_Msk             (0xFFFFUL /*<< TPI_ACPR_SWOSCALER_Pos*/)    /*!< TPI ACPR: SWOSCALER Mask */
1388
1389 /* TPI Selected Pin Protocol Register Definitions */
1390 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1391 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1392
1393 /* TPI Formatter and Flush Status Register Definitions */
1394 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1395 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1396
1397 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1398 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1399
1400 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1401 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1402
1403 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1404 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1405
1406 /* TPI Formatter and Flush Control Register Definitions */
1407 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1408 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1409
1410 #define TPI_FFCR_FOnMan_Pos                 6U                                         /*!< TPI FFCR: FOnMan Position */
1411 #define TPI_FFCR_FOnMan_Msk                (0x1UL << TPI_FFCR_FOnMan_Pos)              /*!< TPI FFCR: FOnMan Mask */
1412
1413 #define TPI_FFCR_EnFmt_Pos                  0U                                         /*!< TPI FFCR: EnFmt Position */
1414 #define TPI_FFCR_EnFmt_Msk                 (0x3UL << /*TPI_FFCR_EnFmt_Pos*/)           /*!< TPI FFCR: EnFmt Mask */
1415
1416 /* TPI Periodic Synchronization Control Register Definitions */
1417 #define TPI_PSCR_PSCount_Pos                0U                                         /*!< TPI PSCR: PSCount Position */
1418 #define TPI_PSCR_PSCount_Msk               (0x1FUL /*<< TPI_PSCR_PSCount_Pos*/)        /*!< TPI PSCR: TPSCount Mask */
1419
1420 /* TPI Software Lock Status Register Definitions */
1421 #define TPI_LSR_nTT_Pos                     1U                                         /*!< TPI LSR: Not thirty-two bit. Position */
1422 #define TPI_LSR_nTT_Msk                    (0x1UL << TPI_LSR_nTT_Pos)                  /*!< TPI LSR: Not thirty-two bit. Mask */
1423
1424 #define TPI_LSR_SLK_Pos                     1U                                         /*!< TPI LSR: Software Lock status Position */
1425 #define TPI_LSR_SLK_Msk                    (0x1UL << TPI_LSR_SLK_Pos)                  /*!< TPI LSR: Software Lock status Mask */
1426
1427 #define TPI_LSR_SLI_Pos                     0U                                         /*!< TPI LSR: Software Lock implemented Position */
1428 #define TPI_LSR_SLI_Msk                    (0x1UL /*<< TPI_LSR_SLI_Pos*/)              /*!< TPI LSR: Software Lock implemented Mask */
1429
1430 /* TPI DEVID Register Definitions */
1431 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1432 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1433
1434 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1435 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1436
1437 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1438 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1439
1440 #define TPI_DEVID_FIFOSZ_Pos                6U                                         /*!< TPI DEVID: FIFO depth Position */
1441 #define TPI_DEVID_FIFOSZ_Msk               (0x7UL << TPI_DEVID_FIFOSZ_Pos)             /*!< TPI DEVID: FIFO depth Mask */
1442
1443 /* TPI DEVTYPE Register Definitions */
1444 #define TPI_DEVTYPE_SubType_Pos             4U                                         /*!< TPI DEVTYPE: SubType Position */
1445 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1446
1447 #define TPI_DEVTYPE_MajorType_Pos           0U                                         /*!< TPI DEVTYPE: MajorType Position */
1448 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1449
1450 /*@}*/ /* end of group CMSIS_TPI */
1451
1452
1453 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1454 /**
1455   \ingroup  CMSIS_core_register
1456   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1457   \brief    Type definitions for the Memory Protection Unit (MPU)
1458   @{
1459  */
1460
1461 /**
1462   \brief  Structure type to access the Memory Protection Unit (MPU).
1463  */
1464 typedef struct
1465 {
1466   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1467   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1468   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1469   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1470   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1471   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1472   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1473   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1474   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1475   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1476   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1477         uint32_t RESERVED0[1];
1478   union {
1479   __IOM uint32_t MAIR[2];
1480   struct {
1481   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1482   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1483   };
1484   };
1485 } MPU_Type;
1486
1487 #define MPU_TYPE_RALIASES                  4U
1488
1489 /* MPU Type Register Definitions */
1490 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1491 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1492
1493 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1494 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1495
1496 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1497 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1498
1499 /* MPU Control Register Definitions */
1500 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1501 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1502
1503 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1504 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1505
1506 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1507 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1508
1509 /* MPU Region Number Register Definitions */
1510 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1511 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1512
1513 /* MPU Region Base Address Register Definitions */
1514 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
1515 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
1516
1517 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1518 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1519
1520 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1521 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1522
1523 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1524 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1525
1526 /* MPU Region Limit Address Register Definitions */
1527 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1528 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1529
1530 #define MPU_RLAR_PXN_Pos                    4U                                            /*!< MPU RLAR: PXN Position */
1531 #define MPU_RLAR_PXN_Msk                   (1UL << MPU_RLAR_PXN_Pos)                      /*!< MPU RLAR: PXN Mask */
1532
1533 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1534 #define MPU_RLAR_AttrIndx_Msk              (7UL << MPU_RLAR_AttrIndx_Pos)                 /*!< MPU RLAR: AttrIndx Mask */
1535
1536 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1537 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1538
1539 /* MPU Memory Attribute Indirection Register 0 Definitions */
1540 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1541 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1542
1543 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1544 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1545
1546 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1547 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1548
1549 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1550 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1551
1552 /* MPU Memory Attribute Indirection Register 1 Definitions */
1553 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1554 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1555
1556 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1557 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1558
1559 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1560 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1561
1562 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1563 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1564
1565 /*@} end of group CMSIS_MPU */
1566 #endif
1567
1568
1569 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1570 /**
1571   \ingroup  CMSIS_core_register
1572   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1573   \brief    Type definitions for the Security Attribution Unit (SAU)
1574   @{
1575  */
1576
1577 /**
1578   \brief  Structure type to access the Security Attribution Unit (SAU).
1579  */
1580 typedef struct
1581 {
1582   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1583   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1584 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1585   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1586   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1587   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1588 #else
1589         uint32_t RESERVED0[3];
1590 #endif
1591   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1592   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1593 } SAU_Type;
1594
1595 /* SAU Control Register Definitions */
1596 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1597 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1598
1599 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1600 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1601
1602 /* SAU Type Register Definitions */
1603 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1604 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1605
1606 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1607 /* SAU Region Number Register Definitions */
1608 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1609 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1610
1611 /* SAU Region Base Address Register Definitions */
1612 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1613 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1614
1615 /* SAU Region Limit Address Register Definitions */
1616 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1617 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1618
1619 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1620 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1621
1622 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1623 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1624
1625 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1626
1627 /* Secure Fault Status Register Definitions */
1628 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1629 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1630
1631 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1632 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1633
1634 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1635 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1636
1637 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1638 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1639
1640 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1641 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1642
1643 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1644 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1645
1646 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1647 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1648
1649 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1650 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1651
1652 /*@} end of group CMSIS_SAU */
1653 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1654
1655
1656 /**
1657   \ingroup  CMSIS_core_register
1658   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1659   \brief    Type definitions for the Floating Point Unit (FPU)
1660   @{
1661  */
1662
1663 /**
1664   \brief  Structure type to access the Floating Point Unit (FPU).
1665  */
1666 typedef struct
1667 {
1668         uint32_t RESERVED0[1U];
1669   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1670   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1671   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1672   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and FP Feature Register 0 */
1673   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and FP Feature Register 1 */
1674   __IM  uint32_t MVFR2;                  /*!< Offset: 0x018 (R/ )  Media and FP Feature Register 2 */
1675 } FPU_Type;
1676
1677 /* Floating-Point Context Control Register Definitions */
1678 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1679 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1680
1681 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1682 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1683
1684 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1685 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1686
1687 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1688 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1689
1690 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1691 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1692
1693 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1694 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1695
1696 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1697 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1698
1699 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1700 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1701
1702 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1703 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1704
1705 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1706 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1707
1708 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1709 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1710
1711 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1712 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1713
1714 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1715 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1716
1717 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1718 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1719
1720 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1721 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1722
1723 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1724 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1725
1726 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1727 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1728
1729 /* Floating-Point Context Address Register Definitions */
1730 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1731 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1732
1733 /* Floating-Point Default Status Control Register Definitions */
1734 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1735 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1736
1737 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1738 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1739
1740 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1741 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1742
1743 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1744 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1745
1746 #define FPU_FPDSCR_FZ16_Pos                19U                                            /*!< FPDSCR: FZ16 bit Position */
1747 #define FPU_FPDSCR_FZ16_Msk                (1UL << FPU_FPDSCR_FZ16_Pos)                   /*!< FPDSCR: FZ16 bit Mask */
1748
1749 #define FPU_FPDSCR_LTPSIZE_Pos             16U                                            /*!< FPDSCR: LTPSIZE bit Position */
1750 #define FPU_FPDSCR_LTPSIZE_Msk             (7UL << FPU_FPDSCR_LTPSIZE_Pos)                /*!< FPDSCR: LTPSIZE bit Mask */
1751
1752 /* Media and FP Feature Register 0 Definitions */
1753 #define FPU_MVFR0_FPRound_Pos              28U                                            /*!< MVFR0: FPRound bits Position */
1754 #define FPU_MVFR0_FPRound_Msk              (0xFUL << FPU_MVFR0_FPRound_Pos)               /*!< MVFR0: FPRound bits Mask */
1755
1756 #define FPU_MVFR0_FPSqrt_Pos               20U                                            /*!< MVFR0: FPSqrt bits Position */
1757 #define FPU_MVFR0_FPSqrt_Msk               (0xFUL << FPU_MVFR0_FPSqrt_Pos)                 /*!< MVFR0: FPSqrt bits Mask */
1758
1759 #define FPU_MVFR0_FPDivide_Pos             16U                                            /*!< MVFR0: FPDivide bits Position */
1760 #define FPU_MVFR0_FPDivide_Msk             (0xFUL << FPU_MVFR0_FPDivide_Pos)              /*!< MVFR0: Divide bits Mask */
1761
1762 #define FPU_MVFR0_FPDP_Pos                  8U                                            /*!< MVFR0: FPDP bits Position */
1763 #define FPU_MVFR0_FPDP_Msk                 (0xFUL << FPU_MVFR0_FPDP_Pos)                  /*!< MVFR0: FPDP bits Mask */
1764
1765 #define FPU_MVFR0_FPSP_Pos                  4U                                            /*!< MVFR0: FPSP bits Position */
1766 #define FPU_MVFR0_FPSP_Msk                 (0xFUL << FPU_MVFR0_FPSP_Pos)                  /*!< MVFR0: FPSP bits Mask */
1767
1768 #define FPU_MVFR0_SIMDReg_Pos               0U                                            /*!< MVFR0: SIMDReg bits Position */
1769 #define FPU_MVFR0_SIMDReg_Msk              (0xFUL /*<< FPU_MVFR0_SIMDReg_Pos*/)           /*!< MVFR0: SIMDReg bits Mask */
1770
1771 /* Media and FP Feature Register 1 Definitions */
1772 #define FPU_MVFR1_FMAC_Pos                 28U                                            /*!< MVFR1: FMAC bits Position */
1773 #define FPU_MVFR1_FMAC_Msk                 (0xFUL << FPU_MVFR1_FMAC_Pos)                  /*!< MVFR1: FMAC bits Mask */
1774
1775 #define FPU_MVFR1_FPHP_Pos                 24U                                            /*!< MVFR1: FPHP bits Position */
1776 #define FPU_MVFR1_FPHP_Msk                 (0xFUL << FPU_MVFR1_FPHP_Pos)                  /*!< MVFR1: FPHP bits Mask */
1777
1778 #define FPU_MVFR1_FP16_Pos                 20U                                            /*!< MVFR1: FP16 bits Position */
1779 #define FPU_MVFR1_FP16_Msk                 (0xFUL << FPU_MVFR1_FP16_Pos)                  /*!< MVFR1: FP16 bits Mask */
1780
1781 #define FPU_MVFR1_MVE_Pos                   8U                                            /*!< MVFR1: MVE bits Position */
1782 #define FPU_MVFR1_MVE_Msk                  (0xFUL << FPU_MVFR1_MVE_Pos)                   /*!< MVFR1: MVE bits Mask */
1783
1784 #define FPU_MVFR1_FPDNaN_Pos                4U                                            /*!< MVFR1: FPDNaN bits Position */
1785 #define FPU_MVFR1_FPDNaN_Msk               (0xFUL << FPU_MVFR1_FPDNaN_Pos)                /*!< MVFR1: FPDNaN bits Mask */
1786
1787 #define FPU_MVFR1_FPFtZ_Pos                 0U                                            /*!< MVFR1: FPFtZ bits Position */
1788 #define FPU_MVFR1_FPFtZ_Msk                (0xFUL /*<< FPU_MVFR1_FPFtZ_Pos*/)             /*!< MVFR1: FPFtZ bits Mask */
1789
1790 /* Media and FP Feature Register 2 Definitions */
1791 #define FPU_MVFR2_FPMisc_Pos                4U                                            /*!< MVFR2: FPMisc bits Position */
1792 #define FPU_MVFR2_FPMisc_Msk               (0xFUL << FPU_MVFR2_FPMisc_Pos)                /*!< MVFR2: FPMisc bits Mask */
1793
1794 /*@} end of group CMSIS_FPU */
1795
1796
1797 /**
1798   \ingroup  CMSIS_core_register
1799   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1800   \brief    Type definitions for the Core Debug Registers
1801   @{
1802  */
1803
1804 /**
1805   \brief  Structure type to access the Core Debug Register (CoreDebug).
1806  */
1807 typedef struct
1808 {
1809   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1810   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1811   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1812   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1813   __OM  uint32_t DSCEMCR;                /*!< Offset: 0x010 ( /W)  Debug Set Clear Exception and Monitor Control Register */
1814   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1815   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1816 } CoreDebug_Type;
1817
1818 /* Debug Halting Control and Status Register Definitions */
1819 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */
1820 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */
1821
1822 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< CoreDebug DHCSR: S_RESTART_ST Position */
1823 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< CoreDebug DHCSR: S_RESTART_ST Mask */
1824
1825 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */
1826 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */
1827
1828 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */
1829 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */
1830
1831 #define CoreDebug_DHCSR_S_FPD_Pos          23U                                            /*!< CoreDebug DHCSR: S_FPD Position */
1832 #define CoreDebug_DHCSR_S_FPD_Msk          (1UL << CoreDebug_DHCSR_S_FPD_Pos)           /*!< CoreDebug DHCSR: S_FPD Mask */
1833
1834 #define CoreDebug_DHCSR_S_SUIDE_Pos        22U                                            /*!< CoreDebug DHCSR: S_SUIDE Position */
1835 #define CoreDebug_DHCSR_S_SUIDE_Msk        (1UL << CoreDebug_DHCSR_S_SUIDE_Pos)           /*!< CoreDebug DHCSR: S_SUIDE Mask */
1836
1837 #define CoreDebug_DHCSR_S_NSUIDE_Pos       21U                                            /*!< CoreDebug DHCSR: S_NSUIDE Position */
1838 #define CoreDebug_DHCSR_S_NSUIDE_Msk       (1UL << CoreDebug_DHCSR_S_NSUIDE_Pos)          /*!< CoreDebug DHCSR: S_NSUIDE Mask */
1839
1840 #define CoreDebug_DHCSR_S_SDE_Pos          20U                                            /*!< CoreDebug DHCSR: S_SDE Position */
1841 #define CoreDebug_DHCSR_S_SDE_Msk          (1UL << CoreDebug_DHCSR_S_SDE_Pos)             /*!< CoreDebug DHCSR: S_SDE Mask */
1842
1843 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */
1844 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */
1845
1846 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */
1847 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */
1848
1849 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */
1850 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */
1851
1852 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */
1853 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */
1854
1855 #define CoreDebug_DHCSR_C_PMOV_Pos          6U                                            /*!< CoreDebug DHCSR: C_PMOV Position */
1856 #define CoreDebug_DHCSR_C_PMOV_Msk         (1UL << CoreDebug_DHCSR_C_PMOV_Pos)            /*!< CoreDebug DHCSR: C_PMOV Mask */
1857
1858 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */
1859 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */
1860
1861 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */
1862 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */
1863
1864 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */
1865 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */
1866
1867 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */
1868 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */
1869
1870 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */
1871 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */
1872
1873 /* Debug Core Register Selector Register Definitions */
1874 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */
1875 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */
1876
1877 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */
1878 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */
1879
1880 /* Debug Exception and Monitor Control Register Definitions */
1881 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */
1882 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */
1883
1884 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */
1885 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */
1886
1887 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */
1888 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */
1889
1890 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */
1891 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */
1892
1893 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */
1894 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */
1895
1896 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */
1897 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */
1898
1899 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */
1900 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */
1901
1902 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */
1903 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */
1904
1905 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */
1906 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */
1907
1908 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */
1909 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */
1910
1911 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */
1912 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */
1913
1914 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */
1915 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */
1916
1917 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */
1918 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */
1919
1920 /* Debug Set Clear Exception and Monitor Control Register Definitions */
1921 #define CoreDebug_DSCEMCR_CLR_MON_REQ_Pos  19U                                            /*!< CoreDebug DSCEMCR: CLR_MON_REQ, Position */
1922 #define CoreDebug_DSCEMCR_CLR_MON_REQ_Msk  (1UL << CoreDebug_DSCEMCR_CLR_MON_REQ_Pos)     /*!< CoreDebug DSCEMCR: CLR_MON_REQ, Mask */
1923
1924 #define CoreDebug_DSCEMCR_CLR_MON_PEND_Pos 17U                                            /*!< CoreDebug DSCEMCR: CLR_MON_PEND, Position */
1925 #define CoreDebug_DSCEMCR_CLR_MON_PEND_Msk (1UL << CoreDebug_DSCEMCR_CLR_MON_PEND_Pos)    /*!< CoreDebug DSCEMCR: CLR_MON_PEND, Mask */
1926
1927 #define CoreDebug_DSCEMCR_SET_MON_REQ_Pos   3U                                            /*!< CoreDebug DSCEMCR: SET_MON_REQ, Position */
1928 #define CoreDebug_DSCEMCR_SET_MON_REQ_Msk  (1UL << CoreDebug_DSCEMCR_SET_MON_REQ_Pos)     /*!< CoreDebug DSCEMCR: SET_MON_REQ, Mask */
1929
1930 #define CoreDebug_DSCEMCR_SET_MON_PEND_Pos  1U                                            /*!< CoreDebug DSCEMCR: SET_MON_PEND, Position */
1931 #define CoreDebug_DSCEMCR_SET_MON_PEND_Msk (1UL << CoreDebug_DSCEMCR_SET_MON_PEND_Pos)    /*!< CoreDebug DSCEMCR: SET_MON_PEND, Mask */
1932
1933 /* Debug Authentication Control Register Definitions */
1934 #define CoreDebug_DAUTHCTRL_UIDEN_Pos      10U                                            /*!< CoreDebug DAUTHCTRL: UIDEN, Position */
1935 #define CoreDebug_DAUTHCTRL_UIDEN_Msk      (1UL << CoreDebug_DAUTHCTRL_UIDEN_Pos)         /*!< CoreDebug DAUTHCTRL: UIDEN, Mask */
1936
1937 #define CoreDebug_DAUTHCTRL_UIDAPEN_Pos     9U                                            /*!< CoreDebug DAUTHCTRL: UIDAPEN, Position */
1938 #define CoreDebug_DAUTHCTRL_UIDAPEN_Msk    (1UL << CoreDebug_DAUTHCTRL_UIDAPEN_Pos)       /*!< CoreDebug DAUTHCTRL: UIDAPEN, Mask */
1939
1940 #define CoreDebug_DAUTHCTRL_FSDMA_Pos       8U                                            /*!< CoreDebug DAUTHCTRL: FSDMA, Position */
1941 #define CoreDebug_DAUTHCTRL_FSDMA_Msk      (1UL << CoreDebug_DAUTHCTRL_FSDMA_Pos)         /*!< CoreDebug DAUTHCTRL: FSDMA, Mask */
1942
1943 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1944 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
1945
1946 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Position */
1947 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
1948
1949 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< CoreDebug DAUTHCTRL: INTSPIDEN Position */
1950 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< CoreDebug DAUTHCTRL: INTSPIDEN Mask */
1951
1952 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< CoreDebug DAUTHCTRL: SPIDENSEL Position */
1953 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< CoreDebug DAUTHCTRL: SPIDENSEL Mask */
1954
1955 /* Debug Security Control and Status Register Definitions */
1956 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< CoreDebug DSCSR: CDS Position */
1957 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< CoreDebug DSCSR: CDS Mask */
1958
1959 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< CoreDebug DSCSR: SBRSEL Position */
1960 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< CoreDebug DSCSR: SBRSEL Mask */
1961
1962 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< CoreDebug DSCSR: SBRSELEN Position */
1963 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< CoreDebug DSCSR: SBRSELEN Mask */
1964
1965 /*@} end of group CMSIS_CoreDebug */
1966
1967
1968 /**
1969   \ingroup    CMSIS_core_register
1970   \defgroup   CMSIS_core_bitfield     Core register bit field macros
1971   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
1972   @{
1973  */
1974
1975 /**
1976   \brief   Mask and shift a bit field value for use in a register bit range.
1977   \param[in] field  Name of the register bit field.
1978   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
1979   \return           Masked and shifted value.
1980 */
1981 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
1982
1983 /**
1984   \brief     Mask and shift a register value to extract a bit filed value.
1985   \param[in] field  Name of the register bit field.
1986   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
1987   \return           Masked and shifted bit field value.
1988 */
1989 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
1990
1991 /*@} end of group CMSIS_core_bitfield */
1992
1993
1994 /**
1995   \ingroup    CMSIS_core_register
1996   \defgroup   CMSIS_core_base     Core Definitions
1997   \brief      Definitions for base addresses, unions, and structures.
1998   @{
1999  */
2000
2001 /* Memory mapping of Core Hardware */
2002   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
2003   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
2004   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
2005   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
2006   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< Core Debug Base Address */
2007   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
2008   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
2009   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
2010
2011   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
2012   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
2013   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
2014   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
2015   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
2016   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
2017   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
2018   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< Core Debug configuration struct */
2019
2020   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2021     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
2022     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
2023   #endif
2024
2025   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2026     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
2027     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
2028   #endif
2029
2030   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
2031   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
2032
2033 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2034   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
2035   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< Core Debug Base Address           (non-secure address space) */
2036   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
2037   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
2038   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
2039
2040   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
2041   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
2042   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
2043   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
2044   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< Core Debug configuration struct   (non-secure address space) */
2045
2046   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2047     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2048     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2049   #endif
2050
2051   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2052   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2053
2054 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2055 /*@} */
2056
2057
2058
2059 /*******************************************************************************
2060  *                Hardware Abstraction Layer
2061   Core Function Interface contains:
2062   - Core NVIC Functions
2063   - Core SysTick Functions
2064   - Core Debug Functions
2065   - Core Register Access Functions
2066  ******************************************************************************/
2067 /**
2068   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2069 */
2070
2071
2072
2073 /* ##########################   NVIC functions  #################################### */
2074 /**
2075   \ingroup  CMSIS_Core_FunctionInterface
2076   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2077   \brief    Functions that manage interrupts and exceptions via the NVIC.
2078   @{
2079  */
2080
2081 #ifdef CMSIS_NVIC_VIRTUAL
2082   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
2083     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
2084   #endif
2085   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
2086 #else
2087   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
2088   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
2089   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
2090   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
2091   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
2092   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
2093   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
2094   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
2095   #define NVIC_GetActive              __NVIC_GetActive
2096   #define NVIC_SetPriority            __NVIC_SetPriority
2097   #define NVIC_GetPriority            __NVIC_GetPriority
2098   #define NVIC_SystemReset            __NVIC_SystemReset
2099 #endif /* CMSIS_NVIC_VIRTUAL */
2100
2101 #ifdef CMSIS_VECTAB_VIRTUAL
2102   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2103     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
2104   #endif
2105   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2106 #else
2107   #define NVIC_SetVector              __NVIC_SetVector
2108   #define NVIC_GetVector              __NVIC_GetVector
2109 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
2110
2111 #define NVIC_USER_IRQ_OFFSET          16
2112
2113
2114 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
2115
2116 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */
2117 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
2118
2119 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
2120 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
2121 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
2122 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
2123 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
2124 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
2125 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
2126 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
2127
2128 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
2129 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
2130 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
2131 #else
2132 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
2133 #endif
2134
2135
2136 /**
2137   \brief   Set Priority Grouping
2138   \details Sets the priority grouping field using the required unlock sequence.
2139            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2140            Only values from 0..7 are used.
2141            In case of a conflict between priority grouping and available
2142            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2143   \param [in]      PriorityGroup  Priority grouping field.
2144  */
2145 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2146 {
2147   uint32_t reg_value;
2148   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2149
2150   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2151   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2152   reg_value  =  (reg_value                                   |
2153                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2154                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2155   SCB->AIRCR =  reg_value;
2156 }
2157
2158
2159 /**
2160   \brief   Get Priority Grouping
2161   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2162   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2163  */
2164 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)
2165 {
2166   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2167 }
2168
2169
2170 /**
2171   \brief   Enable Interrupt
2172   \details Enables a device specific interrupt in the NVIC interrupt controller.
2173   \param [in]      IRQn  Device specific interrupt number.
2174   \note    IRQn must not be negative.
2175  */
2176 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
2177 {
2178   if ((int32_t)(IRQn) >= 0)
2179   {
2180     __COMPILER_BARRIER();
2181     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2182     __COMPILER_BARRIER();
2183   }
2184 }
2185
2186
2187 /**
2188   \brief   Get Interrupt Enable status
2189   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2190   \param [in]      IRQn  Device specific interrupt number.
2191   \return             0  Interrupt is not enabled.
2192   \return             1  Interrupt is enabled.
2193   \note    IRQn must not be negative.
2194  */
2195 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
2196 {
2197   if ((int32_t)(IRQn) >= 0)
2198   {
2199     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2200   }
2201   else
2202   {
2203     return(0U);
2204   }
2205 }
2206
2207
2208 /**
2209   \brief   Disable Interrupt
2210   \details Disables a device specific interrupt in the NVIC interrupt controller.
2211   \param [in]      IRQn  Device specific interrupt number.
2212   \note    IRQn must not be negative.
2213  */
2214 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
2215 {
2216   if ((int32_t)(IRQn) >= 0)
2217   {
2218     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2219     __DSB();
2220     __ISB();
2221   }
2222 }
2223
2224
2225 /**
2226   \brief   Get Pending Interrupt
2227   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2228   \param [in]      IRQn  Device specific interrupt number.
2229   \return             0  Interrupt status is not pending.
2230   \return             1  Interrupt status is pending.
2231   \note    IRQn must not be negative.
2232  */
2233 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
2234 {
2235   if ((int32_t)(IRQn) >= 0)
2236   {
2237     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2238   }
2239   else
2240   {
2241     return(0U);
2242   }
2243 }
2244
2245
2246 /**
2247   \brief   Set Pending Interrupt
2248   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2249   \param [in]      IRQn  Device specific interrupt number.
2250   \note    IRQn must not be negative.
2251  */
2252 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
2253 {
2254   if ((int32_t)(IRQn) >= 0)
2255   {
2256     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2257   }
2258 }
2259
2260
2261 /**
2262   \brief   Clear Pending Interrupt
2263   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2264   \param [in]      IRQn  Device specific interrupt number.
2265   \note    IRQn must not be negative.
2266  */
2267 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2268 {
2269   if ((int32_t)(IRQn) >= 0)
2270   {
2271     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2272   }
2273 }
2274
2275
2276 /**
2277   \brief   Get Active Interrupt
2278   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2279   \param [in]      IRQn  Device specific interrupt number.
2280   \return             0  Interrupt status is not active.
2281   \return             1  Interrupt status is active.
2282   \note    IRQn must not be negative.
2283  */
2284 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
2285 {
2286   if ((int32_t)(IRQn) >= 0)
2287   {
2288     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2289   }
2290   else
2291   {
2292     return(0U);
2293   }
2294 }
2295
2296
2297 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2298 /**
2299   \brief   Get Interrupt Target State
2300   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2301   \param [in]      IRQn  Device specific interrupt number.
2302   \return             0  if interrupt is assigned to Secure
2303   \return             1  if interrupt is assigned to Non Secure
2304   \note    IRQn must not be negative.
2305  */
2306 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2307 {
2308   if ((int32_t)(IRQn) >= 0)
2309   {
2310     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2311   }
2312   else
2313   {
2314     return(0U);
2315   }
2316 }
2317
2318
2319 /**
2320   \brief   Set Interrupt Target State
2321   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2322   \param [in]      IRQn  Device specific interrupt number.
2323   \return             0  if interrupt is assigned to Secure
2324                       1  if interrupt is assigned to Non Secure
2325   \note    IRQn must not be negative.
2326  */
2327 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2328 {
2329   if ((int32_t)(IRQn) >= 0)
2330   {
2331     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2332     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2333   }
2334   else
2335   {
2336     return(0U);
2337   }
2338 }
2339
2340
2341 /**
2342   \brief   Clear Interrupt Target State
2343   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2344   \param [in]      IRQn  Device specific interrupt number.
2345   \return             0  if interrupt is assigned to Secure
2346                       1  if interrupt is assigned to Non Secure
2347   \note    IRQn must not be negative.
2348  */
2349 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2350 {
2351   if ((int32_t)(IRQn) >= 0)
2352   {
2353     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2354     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2355   }
2356   else
2357   {
2358     return(0U);
2359   }
2360 }
2361 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2362
2363
2364 /**
2365   \brief   Set Interrupt Priority
2366   \details Sets the priority of a device specific interrupt or a processor exception.
2367            The interrupt number can be positive to specify a device specific interrupt,
2368            or negative to specify a processor exception.
2369   \param [in]      IRQn  Interrupt number.
2370   \param [in]  priority  Priority to set.
2371   \note    The priority cannot be set for every processor exception.
2372  */
2373 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2374 {
2375   if ((int32_t)(IRQn) >= 0)
2376   {
2377     NVIC->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2378   }
2379   else
2380   {
2381     SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2382   }
2383 }
2384
2385
2386 /**
2387   \brief   Get Interrupt Priority
2388   \details Reads the priority of a device specific interrupt or a processor exception.
2389            The interrupt number can be positive to specify a device specific interrupt,
2390            or negative to specify a processor exception.
2391   \param [in]   IRQn  Interrupt number.
2392   \return             Interrupt Priority.
2393                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2394  */
2395 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
2396 {
2397
2398   if ((int32_t)(IRQn) >= 0)
2399   {
2400     return(((uint32_t)NVIC->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2401   }
2402   else
2403   {
2404     return(((uint32_t)SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2405   }
2406 }
2407
2408
2409 /**
2410   \brief   Encode Priority
2411   \details Encodes the priority for an interrupt with the given priority group,
2412            preemptive priority value, and subpriority value.
2413            In case of a conflict between priority grouping and available
2414            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2415   \param [in]     PriorityGroup  Used priority group.
2416   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2417   \param [in]       SubPriority  Subpriority value (starting from 0).
2418   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2419  */
2420 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2421 {
2422   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2423   uint32_t PreemptPriorityBits;
2424   uint32_t SubPriorityBits;
2425
2426   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2427   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2428
2429   return (
2430            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2431            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2432          );
2433 }
2434
2435
2436 /**
2437   \brief   Decode Priority
2438   \details Decodes an interrupt priority value with a given priority group to
2439            preemptive priority value and subpriority value.
2440            In case of a conflict between priority grouping and available
2441            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2442   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2443   \param [in]     PriorityGroup  Used priority group.
2444   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2445   \param [out]     pSubPriority  Subpriority value (starting from 0).
2446  */
2447 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2448 {
2449   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2450   uint32_t PreemptPriorityBits;
2451   uint32_t SubPriorityBits;
2452
2453   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2454   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2455
2456   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2457   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2458 }
2459
2460
2461 /**
2462   \brief   Set Interrupt Vector
2463   \details Sets an interrupt vector in SRAM based interrupt vector table.
2464            The interrupt number can be positive to specify a device specific interrupt,
2465            or negative to specify a processor exception.
2466            VTOR must been relocated to SRAM before.
2467   \param [in]   IRQn      Interrupt number
2468   \param [in]   vector    Address of interrupt handler function
2469  */
2470 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
2471 {
2472   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2473   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
2474   __DSB();
2475 }
2476
2477
2478 /**
2479   \brief   Get Interrupt Vector
2480   \details Reads an interrupt vector from interrupt vector table.
2481            The interrupt number can be positive to specify a device specific interrupt,
2482            or negative to specify a processor exception.
2483   \param [in]   IRQn      Interrupt number.
2484   \return                 Address of interrupt handler function
2485  */
2486 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
2487 {
2488   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2489   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
2490 }
2491
2492
2493 /**
2494   \brief   System Reset
2495   \details Initiates a system reset request to reset the MCU.
2496  */
2497 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
2498 {
2499   __DSB();                                                          /* Ensure all outstanding memory accesses included
2500                                                                        buffered write are completed before reset */
2501   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2502                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2503                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2504   __DSB();                                                          /* Ensure completion of memory access */
2505
2506   for(;;)                                                           /* wait until reset */
2507   {
2508     __NOP();
2509   }
2510 }
2511
2512 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2513 /**
2514   \brief   Set Priority Grouping (non-secure)
2515   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2516            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2517            Only values from 0..7 are used.
2518            In case of a conflict between priority grouping and available
2519            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2520   \param [in]      PriorityGroup  Priority grouping field.
2521  */
2522 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2523 {
2524   uint32_t reg_value;
2525   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2526
2527   reg_value  =  SCB_NS->AIRCR;                                                   /* read old register configuration    */
2528   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk));             /* clear bits to change               */
2529   reg_value  =  (reg_value                                   |
2530                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2531                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)                      );              /* Insert write key and priority group */
2532   SCB_NS->AIRCR =  reg_value;
2533 }
2534
2535
2536 /**
2537   \brief   Get Priority Grouping (non-secure)
2538   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2539   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2540  */
2541 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2542 {
2543   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2544 }
2545
2546
2547 /**
2548   \brief   Enable Interrupt (non-secure)
2549   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2550   \param [in]      IRQn  Device specific interrupt number.
2551   \note    IRQn must not be negative.
2552  */
2553 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2554 {
2555   if ((int32_t)(IRQn) >= 0)
2556   {
2557     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2558   }
2559 }
2560
2561
2562 /**
2563   \brief   Get Interrupt Enable status (non-secure)
2564   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2565   \param [in]      IRQn  Device specific interrupt number.
2566   \return             0  Interrupt is not enabled.
2567   \return             1  Interrupt is enabled.
2568   \note    IRQn must not be negative.
2569  */
2570 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2571 {
2572   if ((int32_t)(IRQn) >= 0)
2573   {
2574     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2575   }
2576   else
2577   {
2578     return(0U);
2579   }
2580 }
2581
2582
2583 /**
2584   \brief   Disable Interrupt (non-secure)
2585   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2586   \param [in]      IRQn  Device specific interrupt number.
2587   \note    IRQn must not be negative.
2588  */
2589 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2590 {
2591   if ((int32_t)(IRQn) >= 0)
2592   {
2593     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2594   }
2595 }
2596
2597
2598 /**
2599   \brief   Get Pending Interrupt (non-secure)
2600   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2601   \param [in]      IRQn  Device specific interrupt number.
2602   \return             0  Interrupt status is not pending.
2603   \return             1  Interrupt status is pending.
2604   \note    IRQn must not be negative.
2605  */
2606 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2607 {
2608   if ((int32_t)(IRQn) >= 0)
2609   {
2610     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2611   }
2612   else
2613   {
2614     return(0U);
2615   }
2616 }
2617
2618
2619 /**
2620   \brief   Set Pending Interrupt (non-secure)
2621   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2622   \param [in]      IRQn  Device specific interrupt number.
2623   \note    IRQn must not be negative.
2624  */
2625 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2626 {
2627   if ((int32_t)(IRQn) >= 0)
2628   {
2629     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2630   }
2631 }
2632
2633
2634 /**
2635   \brief   Clear Pending Interrupt (non-secure)
2636   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2637   \param [in]      IRQn  Device specific interrupt number.
2638   \note    IRQn must not be negative.
2639  */
2640 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2641 {
2642   if ((int32_t)(IRQn) >= 0)
2643   {
2644     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2645   }
2646 }
2647
2648
2649 /**
2650   \brief   Get Active Interrupt (non-secure)
2651   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2652   \param [in]      IRQn  Device specific interrupt number.
2653   \return             0  Interrupt status is not active.
2654   \return             1  Interrupt status is active.
2655   \note    IRQn must not be negative.
2656  */
2657 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2658 {
2659   if ((int32_t)(IRQn) >= 0)
2660   {
2661     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2662   }
2663   else
2664   {
2665     return(0U);
2666   }
2667 }
2668
2669
2670 /**
2671   \brief   Set Interrupt Priority (non-secure)
2672   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2673            The interrupt number can be positive to specify a device specific interrupt,
2674            or negative to specify a processor exception.
2675   \param [in]      IRQn  Interrupt number.
2676   \param [in]  priority  Priority to set.
2677   \note    The priority cannot be set for every non-secure processor exception.
2678  */
2679 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2680 {
2681   if ((int32_t)(IRQn) >= 0)
2682   {
2683     NVIC_NS->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2684   }
2685   else
2686   {
2687     SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2688   }
2689 }
2690
2691
2692 /**
2693   \brief   Get Interrupt Priority (non-secure)
2694   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2695            The interrupt number can be positive to specify a device specific interrupt,
2696            or negative to specify a processor exception.
2697   \param [in]   IRQn  Interrupt number.
2698   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2699  */
2700 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2701 {
2702
2703   if ((int32_t)(IRQn) >= 0)
2704   {
2705     return(((uint32_t)NVIC_NS->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2706   }
2707   else
2708   {
2709     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2710   }
2711 }
2712 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2713
2714 /*@} end of CMSIS_Core_NVICFunctions */
2715
2716 /* ##########################  MPU functions  #################################### */
2717
2718 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2719
2720 #include "mpu_armv8.h"
2721
2722 #endif
2723
2724 /* ##########################  FPU functions  #################################### */
2725 /**
2726   \ingroup  CMSIS_Core_FunctionInterface
2727   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2728   \brief    Function that provides FPU type.
2729   @{
2730  */
2731
2732 /**
2733   \brief   get FPU type
2734   \details returns the FPU type
2735   \returns
2736    - \b  0: No FPU
2737    - \b  1: Single precision FPU
2738    - \b  2: Double + Single precision FPU
2739  */
2740 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2741 {
2742   uint32_t mvfr0;
2743
2744   mvfr0 = FPU->MVFR0;
2745   if      ((mvfr0 & (FPU_MVFR0_FPSP_Msk | FPU_MVFR0_FPDP_Msk)) == 0x220U)
2746   {
2747     return 2U;           /* Double + Single precision FPU */
2748   }
2749   else if ((mvfr0 & (FPU_MVFR0_FPSP_Msk | FPU_MVFR0_FPDP_Msk)) == 0x020U)
2750   {
2751     return 1U;           /* Single precision FPU */
2752   }
2753   else
2754   {
2755     return 0U;           /* No FPU */
2756   }
2757 }
2758
2759
2760 /*@} end of CMSIS_Core_FpuFunctions */
2761
2762 /* ##########################  MVE functions  #################################### */
2763 /**
2764   \ingroup  CMSIS_Core_FunctionInterface
2765   \defgroup CMSIS_Core_MveFunctions MVE Functions
2766   \brief    Function that provides MVE type.
2767   @{
2768  */
2769
2770 /**
2771   \brief   get MVE type
2772   \details returns the MVE type
2773   \returns
2774    - \b  0: No Vector Extension (MVE)
2775    - \b  1: Integer Vector Extension (MVE-I)
2776    - \b  2: Floating-point Vector Extension (MVE-F)
2777  */
2778 __STATIC_INLINE uint32_t SCB_GetMVEType(void)
2779 {
2780   const uint32_t mvfr1 = FPU->MVFR1;
2781   if      ((mvfr1 & FPU_MVFR1_MVE_Msk) == (0x2U << FPU_MVFR1_MVE_Pos))
2782   {
2783     return 2U;
2784   }
2785   else if ((mvfr1 & FPU_MVFR1_MVE_Msk) == (0x1U << FPU_MVFR1_MVE_Pos))
2786   {
2787     return 1U;
2788   }
2789   else
2790   {
2791     return 0U;
2792   }
2793 }
2794
2795
2796 /*@} end of CMSIS_Core_MveFunctions */
2797
2798 /* ##########################   SAU functions  #################################### */
2799 /**
2800   \ingroup  CMSIS_Core_FunctionInterface
2801   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2802   \brief    Functions that configure the SAU.
2803   @{
2804  */
2805
2806 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2807
2808 /**
2809   \brief   Enable SAU
2810   \details Enables the Security Attribution Unit (SAU).
2811  */
2812 __STATIC_INLINE void TZ_SAU_Enable(void)
2813 {
2814     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2815 }
2816
2817
2818
2819 /**
2820   \brief   Disable SAU
2821   \details Disables the Security Attribution Unit (SAU).
2822  */
2823 __STATIC_INLINE void TZ_SAU_Disable(void)
2824 {
2825     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2826 }
2827
2828 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2829
2830 /*@} end of CMSIS_Core_SAUFunctions */
2831
2832
2833
2834
2835 /* ##################################    SysTick function  ############################################ */
2836 /**
2837   \ingroup  CMSIS_Core_FunctionInterface
2838   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
2839   \brief    Functions that configure the System.
2840   @{
2841  */
2842
2843 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
2844
2845 /**
2846   \brief   System Tick Configuration
2847   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
2848            Counter is in free running mode to generate periodic interrupts.
2849   \param [in]  ticks  Number of ticks between two interrupts.
2850   \return          0  Function succeeded.
2851   \return          1  Function failed.
2852   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2853            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
2854            must contain a vendor-specific implementation of this function.
2855  */
2856 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
2857 {
2858   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2859   {
2860     return (1UL);                                                   /* Reload value impossible */
2861   }
2862
2863   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
2864   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2865   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
2866   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2867                    SysTick_CTRL_TICKINT_Msk   |
2868                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
2869   return (0UL);                                                     /* Function successful */
2870 }
2871
2872 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2873 /**
2874   \brief   System Tick Configuration (non-secure)
2875   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
2876            Counter is in free running mode to generate periodic interrupts.
2877   \param [in]  ticks  Number of ticks between two interrupts.
2878   \return          0  Function succeeded.
2879   \return          1  Function failed.
2880   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2881            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
2882            must contain a vendor-specific implementation of this function.
2883
2884  */
2885 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
2886 {
2887   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2888   {
2889     return (1UL);                                                         /* Reload value impossible */
2890   }
2891
2892   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
2893   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2894   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
2895   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2896                       SysTick_CTRL_TICKINT_Msk   |
2897                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
2898   return (0UL);                                                           /* Function successful */
2899 }
2900 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2901
2902 #endif
2903
2904 /*@} end of CMSIS_Core_SysTickFunctions */
2905
2906
2907
2908 /* ##################################### Debug In/Output function ########################################### */
2909 /**
2910   \ingroup  CMSIS_Core_FunctionInterface
2911   \defgroup CMSIS_core_DebugFunctions ITM Functions
2912   \brief    Functions that access the ITM debug interface.
2913   @{
2914  */
2915
2916 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */
2917 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
2918
2919
2920 /**
2921   \brief   ITM Send Character
2922   \details Transmits a character via the ITM channel 0, and
2923            \li Just returns when no debugger is connected that has booked the output.
2924            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
2925   \param [in]     ch  Character to transmit.
2926   \returns            Character to transmit.
2927  */
2928 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
2929 {
2930   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
2931       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
2932   {
2933     while (ITM->PORT[0U].u32 == 0UL)
2934     {
2935       __NOP();
2936     }
2937     ITM->PORT[0U].u8 = (uint8_t)ch;
2938   }
2939   return (ch);
2940 }
2941
2942
2943 /**
2944   \brief   ITM Receive Character
2945   \details Inputs a character via the external variable \ref ITM_RxBuffer.
2946   \return             Received character.
2947   \return         -1  No character pending.
2948  */
2949 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
2950 {
2951   int32_t ch = -1;                           /* no character available */
2952
2953   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
2954   {
2955     ch = ITM_RxBuffer;
2956     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
2957   }
2958
2959   return (ch);
2960 }
2961
2962
2963 /**
2964   \brief   ITM Check Character
2965   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
2966   \return          0  No character available.
2967   \return          1  Character available.
2968  */
2969 __STATIC_INLINE int32_t ITM_CheckChar (void)
2970 {
2971
2972   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
2973   {
2974     return (0);                              /* no character available */
2975   }
2976   else
2977   {
2978     return (1);                              /*    character available */
2979   }
2980 }
2981
2982 /*@} end of CMSIS_core_DebugFunctions */
2983
2984
2985
2986
2987 #ifdef __cplusplus
2988 }
2989 #endif
2990
2991 #endif /* __CORE_ARMV81MML_H_DEPENDANT */
2992
2993 #endif /* __CMSIS_GENERIC */