]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_cm33.h
Core(M): Ignore -Wpedantic on Armv8-M core headers.
[cmsis] / CMSIS / Core / Include / core_cm33.h
1 /**************************************************************************//**
2  * @file     core_cm33.h
3  * @brief    CMSIS Cortex-M33 Core Peripheral Access Layer Header File
4  * @version  V5.1.0
5  * @date     12. November 2018
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2018 Arm Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26   #pragma system_include                        /* treat file as system include file for MISRA check */
27 #elif defined (__clang__)
28   #pragma clang system_header                   /* treat file as system include file */
29 #elif defined ( __GNUC__ )
30   #pragma GCC diagnostic ignored "-Wpedantic"   /* disable pedantic warning due to unnamed structs/unions */
31 #endif
32
33 #ifndef __CORE_CM33_H_GENERIC
34 #define __CORE_CM33_H_GENERIC
35
36 #include <stdint.h>
37
38 #ifdef __cplusplus
39  extern "C" {
40 #endif
41
42 /**
43   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
44   CMSIS violates the following MISRA-C:2004 rules:
45
46    \li Required Rule 8.5, object/function definition in header file.<br>
47      Function definitions in header files are used to allow 'inlining'.
48
49    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
50      Unions are used for effective representation of core registers.
51
52    \li Advisory Rule 19.7, Function-like macro defined.<br>
53      Function-like macros are used to allow more efficient code.
54  */
55
56
57 /*******************************************************************************
58  *                 CMSIS definitions
59  ******************************************************************************/
60 /**
61   \ingroup Cortex_M33
62   @{
63  */
64
65 #include "cmsis_version.h"
66
67 /*  CMSIS CM33 definitions */
68 #define __CM33_CMSIS_VERSION_MAIN  (__CM_CMSIS_VERSION_MAIN)                   /*!< \deprecated [31:16] CMSIS HAL main version */
69 #define __CM33_CMSIS_VERSION_SUB   (__CM_CMSIS_VERSION_SUB)                    /*!< \deprecated [15:0]  CMSIS HAL sub version */
70 #define __CM33_CMSIS_VERSION       ((__CM33_CMSIS_VERSION_MAIN << 16U) | \
71                                      __CM33_CMSIS_VERSION_SUB           )      /*!< \deprecated CMSIS HAL version number */
72
73 #define __CORTEX_M                 (33U)                                       /*!< Cortex-M Core */
74
75 /** __FPU_USED indicates whether an FPU is used or not.
76     For this, __FPU_PRESENT has to be checked prior to making use of FPU specific registers and functions.
77 */
78 #if defined ( __CC_ARM )
79   #if defined (__TARGET_FPU_VFP)
80     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
81       #define __FPU_USED       1U
82     #else
83       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
84       #define __FPU_USED       0U
85     #endif
86   #else
87     #define __FPU_USED         0U
88   #endif
89
90   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
91     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
92       #define __DSP_USED       1U
93     #else
94       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
95       #define __DSP_USED         0U
96     #endif
97   #else
98     #define __DSP_USED         0U
99   #endif
100
101 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
102   #if defined (__ARM_FP)
103     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
104       #define __FPU_USED       1U
105     #else
106       #warning "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
107       #define __FPU_USED       0U
108     #endif
109   #else
110     #define __FPU_USED         0U
111   #endif
112
113   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
114     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
115       #define __DSP_USED       1U
116     #else
117       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
118       #define __DSP_USED         0U
119     #endif
120   #else
121     #define __DSP_USED         0U
122   #endif
123
124 #elif defined ( __GNUC__ )
125   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
126     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
127       #define __FPU_USED       1U
128     #else
129       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
130       #define __FPU_USED       0U
131     #endif
132   #else
133     #define __FPU_USED         0U
134   #endif
135
136   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
137     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
138       #define __DSP_USED       1U
139     #else
140       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
141       #define __DSP_USED         0U
142     #endif
143   #else
144     #define __DSP_USED         0U
145   #endif
146
147 #elif defined ( __ICCARM__ )
148   #if defined (__ARMVFP__)
149     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
150       #define __FPU_USED       1U
151     #else
152       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
153       #define __FPU_USED       0U
154     #endif
155   #else
156     #define __FPU_USED         0U
157   #endif
158
159   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
160     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
161       #define __DSP_USED       1U
162     #else
163       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
164       #define __DSP_USED         0U
165     #endif
166   #else
167     #define __DSP_USED         0U
168   #endif
169
170 #elif defined ( __TI_ARM__ )
171   #if defined (__TI_VFP_SUPPORT__)
172     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
173       #define __FPU_USED       1U
174     #else
175       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
176       #define __FPU_USED       0U
177     #endif
178   #else
179     #define __FPU_USED         0U
180   #endif
181
182 #elif defined ( __TASKING__ )
183   #if defined (__FPU_VFP__)
184     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
185       #define __FPU_USED       1U
186     #else
187       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
188       #define __FPU_USED       0U
189     #endif
190   #else
191     #define __FPU_USED         0U
192   #endif
193
194 #elif defined ( __CSMC__ )
195   #if ( __CSMC__ & 0x400U)
196     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
197       #define __FPU_USED       1U
198     #else
199       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
200       #define __FPU_USED       0U
201     #endif
202   #else
203     #define __FPU_USED         0U
204   #endif
205
206 #endif
207
208 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
209
210
211 #ifdef __cplusplus
212 }
213 #endif
214
215 #endif /* __CORE_CM33_H_GENERIC */
216
217 #ifndef __CMSIS_GENERIC
218
219 #ifndef __CORE_CM33_H_DEPENDANT
220 #define __CORE_CM33_H_DEPENDANT
221
222 #ifdef __cplusplus
223  extern "C" {
224 #endif
225
226 /* check device defines and use defaults */
227 #if defined __CHECK_DEVICE_DEFINES
228   #ifndef __CM33_REV
229     #define __CM33_REV                0x0000U
230     #warning "__CM33_REV not defined in device header file; using default!"
231   #endif
232
233   #ifndef __FPU_PRESENT
234     #define __FPU_PRESENT             0U
235     #warning "__FPU_PRESENT not defined in device header file; using default!"
236   #endif
237
238   #ifndef __MPU_PRESENT
239     #define __MPU_PRESENT             0U
240     #warning "__MPU_PRESENT not defined in device header file; using default!"
241   #endif
242
243   #ifndef __SAUREGION_PRESENT
244     #define __SAUREGION_PRESENT       0U
245     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
246   #endif
247
248   #ifndef __DSP_PRESENT
249     #define __DSP_PRESENT             0U
250     #warning "__DSP_PRESENT not defined in device header file; using default!"
251   #endif
252
253   #ifndef __NVIC_PRIO_BITS
254     #define __NVIC_PRIO_BITS          3U
255     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
256   #endif
257
258   #ifndef __Vendor_SysTickConfig
259     #define __Vendor_SysTickConfig    0U
260     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
261   #endif
262 #endif
263
264 /* IO definitions (access restrictions to peripheral registers) */
265 /**
266     \defgroup CMSIS_glob_defs CMSIS Global Defines
267
268     <strong>IO Type Qualifiers</strong> are used
269     \li to specify the access to peripheral variables.
270     \li for automatic generation of peripheral register debug information.
271 */
272 #ifdef __cplusplus
273   #define   __I     volatile             /*!< Defines 'read only' permissions */
274 #else
275   #define   __I     volatile const       /*!< Defines 'read only' permissions */
276 #endif
277 #define     __O     volatile             /*!< Defines 'write only' permissions */
278 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
279
280 /* following defines should be used for structure members */
281 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
282 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
283 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
284
285 /*@} end of group Cortex_M33 */
286
287
288
289 /*******************************************************************************
290  *                 Register Abstraction
291   Core Register contain:
292   - Core Register
293   - Core NVIC Register
294   - Core SCB Register
295   - Core SysTick Register
296   - Core Debug Register
297   - Core MPU Register
298   - Core SAU Register
299   - Core FPU Register
300  ******************************************************************************/
301 /**
302   \defgroup CMSIS_core_register Defines and Type Definitions
303   \brief Type definitions and defines for Cortex-M processor based devices.
304 */
305
306 /**
307   \ingroup    CMSIS_core_register
308   \defgroup   CMSIS_CORE  Status and Control Registers
309   \brief      Core Register type definitions.
310   @{
311  */
312
313 /**
314   \brief  Union type to access the Application Program Status Register (APSR).
315  */
316 typedef union
317 {
318   struct
319   {
320     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
321     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
322     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
323     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
324     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
325     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
326     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
327     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
328   } b;                                   /*!< Structure used for bit  access */
329   uint32_t w;                            /*!< Type      used for word access */
330 } APSR_Type;
331
332 /* APSR Register Definitions */
333 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
334 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
335
336 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
337 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
338
339 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
340 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
341
342 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
343 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
344
345 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
346 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
347
348 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
349 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
350
351
352 /**
353   \brief  Union type to access the Interrupt Program Status Register (IPSR).
354  */
355 typedef union
356 {
357   struct
358   {
359     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
360     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
361   } b;                                   /*!< Structure used for bit  access */
362   uint32_t w;                            /*!< Type      used for word access */
363 } IPSR_Type;
364
365 /* IPSR Register Definitions */
366 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
367 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
368
369
370 /**
371   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
372  */
373 typedef union
374 {
375   struct
376   {
377     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
378     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
379     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
380     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
381     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
382     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
383     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
384     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
385     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
386     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
387     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
388   } b;                                   /*!< Structure used for bit  access */
389   uint32_t w;                            /*!< Type      used for word access */
390 } xPSR_Type;
391
392 /* xPSR Register Definitions */
393 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
394 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
395
396 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
397 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
398
399 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
400 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
401
402 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
403 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
404
405 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
406 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
407
408 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
409 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
410
411 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
412 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
413
414 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
415 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
416
417 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
418 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
419
420
421 /**
422   \brief  Union type to access the Control Registers (CONTROL).
423  */
424 typedef union
425 {
426   struct
427   {
428     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
429     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
430     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
431     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
432     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
433   } b;                                   /*!< Structure used for bit  access */
434   uint32_t w;                            /*!< Type      used for word access */
435 } CONTROL_Type;
436
437 /* CONTROL Register Definitions */
438 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
439 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
440
441 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
442 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
443
444 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
445 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
446
447 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
448 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
449
450 /*@} end of group CMSIS_CORE */
451
452
453 /**
454   \ingroup    CMSIS_core_register
455   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
456   \brief      Type definitions for the NVIC Registers
457   @{
458  */
459
460 /**
461   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
462  */
463 typedef struct
464 {
465   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
466         uint32_t RESERVED0[16U];
467   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
468         uint32_t RSERVED1[16U];
469   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
470         uint32_t RESERVED2[16U];
471   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
472         uint32_t RESERVED3[16U];
473   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
474         uint32_t RESERVED4[16U];
475   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
476         uint32_t RESERVED5[16U];
477   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
478         uint32_t RESERVED6[580U];
479   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
480 }  NVIC_Type;
481
482 /* Software Triggered Interrupt Register Definitions */
483 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
484 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
485
486 /*@} end of group CMSIS_NVIC */
487
488
489 /**
490   \ingroup  CMSIS_core_register
491   \defgroup CMSIS_SCB     System Control Block (SCB)
492   \brief    Type definitions for the System Control Block Registers
493   @{
494  */
495
496 /**
497   \brief  Structure type to access the System Control Block (SCB).
498  */
499 typedef struct
500 {
501   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
502   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
503   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
504   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
505   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
506   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
507   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
508   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
509   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
510   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
511   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
512   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
513   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
514   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
515   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
516   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
517   __IM  uint32_t ID_ADR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
518   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
519   __IM  uint32_t ID_ISAR[6U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
520   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
521   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
522   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
523   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
524   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
525   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
526         uint32_t RESERVED3[92U];
527   __OM  uint32_t STIR;                   /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register */
528         uint32_t RESERVED4[15U];
529   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
530   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
531   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 2 */
532         uint32_t RESERVED5[1U];
533   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
534         uint32_t RESERVED6[1U];
535   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
536   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
537   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
538   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
539   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
540   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
541   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
542   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
543 } SCB_Type;
544
545 /* SCB CPUID Register Definitions */
546 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
547 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
548
549 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
550 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
551
552 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
553 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
554
555 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
556 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
557
558 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
559 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
560
561 /* SCB Interrupt Control State Register Definitions */
562 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
563 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
564
565 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
566 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
567
568 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
569 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
570
571 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
572 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
573
574 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
575 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
576
577 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
578 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
579
580 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
581 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
582
583 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
584 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
585
586 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
587 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
588
589 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
590 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
591
592 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
593 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
594
595 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
596 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
597
598 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
599 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
600
601 /* SCB Vector Table Offset Register Definitions */
602 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
603 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
604
605 /* SCB Application Interrupt and Reset Control Register Definitions */
606 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
607 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
608
609 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
610 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
611
612 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
613 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
614
615 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
616 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
617
618 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
619 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
620
621 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
622 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
623
624 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
625 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
626
627 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
628 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
629
630 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
631 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
632
633 /* SCB System Control Register Definitions */
634 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
635 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
636
637 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
638 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
639
640 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
641 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
642
643 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
644 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
645
646 /* SCB Configuration Control Register Definitions */
647 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
648 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
649
650 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
651 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
652
653 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
654 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
655
656 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
657 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
658
659 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
660 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
661
662 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
663 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
664
665 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
666 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
667
668 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
669 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
670
671 /* SCB System Handler Control and State Register Definitions */
672 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
673 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
674
675 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
676 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
677
678 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
679 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
680
681 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
682 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
683
684 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
685 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
686
687 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
688 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
689
690 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
691 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
692
693 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
694 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
695
696 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
697 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
698
699 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
700 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
701
702 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
703 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
704
705 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
706 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
707
708 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
709 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
710
711 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
712 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
713
714 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
715 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
716
717 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
718 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
719
720 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
721 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
722
723 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
724 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
725
726 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
727 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
728
729 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
730 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
731
732 /* SCB Configurable Fault Status Register Definitions */
733 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
734 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
735
736 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
737 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
738
739 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
740 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
741
742 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
743 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */
744 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
745
746 #define SCB_CFSR_MLSPERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 5U)               /*!< SCB CFSR (MMFSR): MLSPERR Position */
747 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
748
749 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */
750 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
751
752 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
753 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
754
755 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */
756 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
757
758 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */
759 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
760
761 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
762 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
763 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
764
765 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
766 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
767
768 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
769 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
770
771 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
772 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
773
774 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
775 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
776
777 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
778 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
779
780 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
781 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
782
783 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
784 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
785 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
786
787 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
788 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
789
790 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
791 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
792
793 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
794 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
795
796 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
797 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
798
799 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
800 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
801
802 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
803 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
804
805 /* SCB Hard Fault Status Register Definitions */
806 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
807 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
808
809 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
810 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
811
812 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
813 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
814
815 /* SCB Debug Fault Status Register Definitions */
816 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
817 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
818
819 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
820 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
821
822 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
823 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
824
825 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
826 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
827
828 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
829 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
830
831 /* SCB Non-Secure Access Control Register Definitions */
832 #define SCB_NSACR_CP11_Pos                 11U                                            /*!< SCB NSACR: CP11 Position */
833 #define SCB_NSACR_CP11_Msk                 (1UL << SCB_NSACR_CP11_Pos)                    /*!< SCB NSACR: CP11 Mask */
834
835 #define SCB_NSACR_CP10_Pos                 10U                                            /*!< SCB NSACR: CP10 Position */
836 #define SCB_NSACR_CP10_Msk                 (1UL << SCB_NSACR_CP10_Pos)                    /*!< SCB NSACR: CP10 Mask */
837
838 #define SCB_NSACR_CPn_Pos                   0U                                            /*!< SCB NSACR: CPn Position */
839 #define SCB_NSACR_CPn_Msk                  (1UL /*<< SCB_NSACR_CPn_Pos*/)                 /*!< SCB NSACR: CPn Mask */
840
841 /* SCB Cache Level ID Register Definitions */
842 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
843 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
844
845 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
846 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
847
848 /* SCB Cache Type Register Definitions */
849 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
850 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
851
852 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
853 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
854
855 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
856 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
857
858 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
859 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
860
861 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
862 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
863
864 /* SCB Cache Size ID Register Definitions */
865 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
866 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
867
868 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
869 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
870
871 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
872 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
873
874 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
875 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
876
877 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
878 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
879
880 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
881 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
882
883 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
884 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
885
886 /* SCB Cache Size Selection Register Definitions */
887 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
888 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
889
890 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
891 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
892
893 /* SCB Software Triggered Interrupt Register Definitions */
894 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
895 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
896
897 /* SCB D-Cache Invalidate by Set-way Register Definitions */
898 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
899 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
900
901 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
902 #define SCB_DCISW_SET_Msk                  (0x1FFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
903
904 /* SCB D-Cache Clean by Set-way Register Definitions */
905 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
906 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
907
908 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
909 #define SCB_DCCSW_SET_Msk                  (0x1FFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
910
911 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
912 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
913 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
914
915 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
916 #define SCB_DCCISW_SET_Msk                 (0x1FFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
917
918 /*@} end of group CMSIS_SCB */
919
920
921 /**
922   \ingroup  CMSIS_core_register
923   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
924   \brief    Type definitions for the System Control and ID Register not in the SCB
925   @{
926  */
927
928 /**
929   \brief  Structure type to access the System Control and ID Register not in the SCB.
930  */
931 typedef struct
932 {
933         uint32_t RESERVED0[1U];
934   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
935   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
936   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
937 } SCnSCB_Type;
938
939 /* Interrupt Controller Type Register Definitions */
940 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
941 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
942
943 /*@} end of group CMSIS_SCnotSCB */
944
945
946 /**
947   \ingroup  CMSIS_core_register
948   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
949   \brief    Type definitions for the System Timer Registers.
950   @{
951  */
952
953 /**
954   \brief  Structure type to access the System Timer (SysTick).
955  */
956 typedef struct
957 {
958   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
959   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
960   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
961   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
962 } SysTick_Type;
963
964 /* SysTick Control / Status Register Definitions */
965 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
966 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
967
968 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
969 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
970
971 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
972 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
973
974 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
975 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
976
977 /* SysTick Reload Register Definitions */
978 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
979 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
980
981 /* SysTick Current Register Definitions */
982 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
983 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
984
985 /* SysTick Calibration Register Definitions */
986 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
987 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
988
989 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
990 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
991
992 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
993 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
994
995 /*@} end of group CMSIS_SysTick */
996
997
998 /**
999   \ingroup  CMSIS_core_register
1000   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1001   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1002   @{
1003  */
1004
1005 /**
1006   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1007  */
1008 typedef struct
1009 {
1010   __OM  union
1011   {
1012     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1013     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1014     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1015   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1016         uint32_t RESERVED0[864U];
1017   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1018         uint32_t RESERVED1[15U];
1019   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1020         uint32_t RESERVED2[15U];
1021   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1022         uint32_t RESERVED3[32U];
1023         uint32_t RESERVED4[43U];
1024   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1025   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1026         uint32_t RESERVED5[1U];
1027   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1028         uint32_t RESERVED6[4U];
1029   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1030   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1031   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1032   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1033   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1034   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1035   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1036   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1037   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1038   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1039   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1040   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1041 } ITM_Type;
1042
1043 /* ITM Stimulus Port Register Definitions */
1044 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1045 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1046
1047 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1048 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1049
1050 /* ITM Trace Privilege Register Definitions */
1051 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1052 #define ITM_TPR_PRIVMASK_Msk               (0xFFFFFFFFUL /*<< ITM_TPR_PRIVMASK_Pos*/)     /*!< ITM TPR: PRIVMASK Mask */
1053
1054 /* ITM Trace Control Register Definitions */
1055 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1056 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1057
1058 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1059 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1060
1061 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1062 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1063
1064 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1065 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1066
1067 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1068 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1069
1070 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1071 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1072
1073 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1074 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1075
1076 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1077 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1078
1079 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1080 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1081
1082 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1083 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1084
1085 /* ITM Lock Status Register Definitions */
1086 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1087 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1088
1089 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1090 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1091
1092 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1093 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1094
1095 /*@}*/ /* end of group CMSIS_ITM */
1096
1097
1098 /**
1099   \ingroup  CMSIS_core_register
1100   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1101   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1102   @{
1103  */
1104
1105 /**
1106   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1107  */
1108 typedef struct
1109 {
1110   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1111   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1112   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1113   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1114   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1115   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1116   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1117   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1118   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1119         uint32_t RESERVED1[1U];
1120   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1121         uint32_t RESERVED2[1U];
1122   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1123         uint32_t RESERVED3[1U];
1124   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1125         uint32_t RESERVED4[1U];
1126   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1127         uint32_t RESERVED5[1U];
1128   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1129         uint32_t RESERVED6[1U];
1130   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1131         uint32_t RESERVED7[1U];
1132   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1133         uint32_t RESERVED8[1U];
1134   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1135         uint32_t RESERVED9[1U];
1136   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1137         uint32_t RESERVED10[1U];
1138   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1139         uint32_t RESERVED11[1U];
1140   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1141         uint32_t RESERVED12[1U];
1142   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1143         uint32_t RESERVED13[1U];
1144   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1145         uint32_t RESERVED14[1U];
1146   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1147         uint32_t RESERVED15[1U];
1148   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1149         uint32_t RESERVED16[1U];
1150   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1151         uint32_t RESERVED17[1U];
1152   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1153         uint32_t RESERVED18[1U];
1154   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1155         uint32_t RESERVED19[1U];
1156   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1157         uint32_t RESERVED20[1U];
1158   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1159         uint32_t RESERVED21[1U];
1160   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1161         uint32_t RESERVED22[1U];
1162   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1163         uint32_t RESERVED23[1U];
1164   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1165         uint32_t RESERVED24[1U];
1166   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1167         uint32_t RESERVED25[1U];
1168   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1169         uint32_t RESERVED26[1U];
1170   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1171         uint32_t RESERVED27[1U];
1172   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1173         uint32_t RESERVED28[1U];
1174   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1175         uint32_t RESERVED29[1U];
1176   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1177         uint32_t RESERVED30[1U];
1178   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1179         uint32_t RESERVED31[1U];
1180   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1181         uint32_t RESERVED32[934U];
1182   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1183         uint32_t RESERVED33[1U];
1184   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1185 } DWT_Type;
1186
1187 /* DWT Control Register Definitions */
1188 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1189 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1190
1191 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1192 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1193
1194 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1195 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1196
1197 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1198 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1199
1200 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1201 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1202
1203 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1204 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1205
1206 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1207 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1208
1209 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1210 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1211
1212 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1213 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1214
1215 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1216 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1217
1218 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1219 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1220
1221 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1222 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1223
1224 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1225 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1226
1227 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1228 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1229
1230 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1231 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1232
1233 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1234 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1235
1236 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1237 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1238
1239 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1240 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1241
1242 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1243 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1244
1245 /* DWT CPI Count Register Definitions */
1246 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1247 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1248
1249 /* DWT Exception Overhead Count Register Definitions */
1250 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1251 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1252
1253 /* DWT Sleep Count Register Definitions */
1254 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1255 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1256
1257 /* DWT LSU Count Register Definitions */
1258 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1259 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1260
1261 /* DWT Folded-instruction Count Register Definitions */
1262 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1263 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1264
1265 /* DWT Comparator Function Register Definitions */
1266 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1267 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1268
1269 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1270 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1271
1272 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1273 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1274
1275 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1276 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1277
1278 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1279 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1280
1281 /*@}*/ /* end of group CMSIS_DWT */
1282
1283
1284 /**
1285   \ingroup  CMSIS_core_register
1286   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1287   \brief    Type definitions for the Trace Port Interface (TPI)
1288   @{
1289  */
1290
1291 /**
1292   \brief  Structure type to access the Trace Port Interface Register (TPI).
1293  */
1294 typedef struct
1295 {
1296   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */
1297   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */
1298         uint32_t RESERVED0[2U];
1299   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1300         uint32_t RESERVED1[55U];
1301   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1302         uint32_t RESERVED2[131U];
1303   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1304   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1305   __IOM uint32_t PSCR;                   /*!< Offset: 0x308 (R/W)  Periodic Synchronization Control Register */
1306         uint32_t RESERVED3[759U];
1307   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER Register */
1308   __IM  uint32_t ITFTTD0;                /*!< Offset: 0xEEC (R/ )  Integration Test FIFO Test Data 0 Register */
1309   __IOM uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/W)  Integration Test ATB Control Register 2 */
1310         uint32_t RESERVED4[1U];
1311   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  Integration Test ATB Control Register 0 */
1312   __IM  uint32_t ITFTTD1;                /*!< Offset: 0xEFC (R/ )  Integration Test FIFO Test Data 1 Register */
1313   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1314         uint32_t RESERVED5[39U];
1315   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1316   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1317         uint32_t RESERVED7[8U];
1318   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  Device Configuration Register */
1319   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  Device Type Identifier Register */
1320 } TPI_Type;
1321
1322 /* TPI Asynchronous Clock Prescaler Register Definitions */
1323 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1324 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1325
1326 /* TPI Selected Pin Protocol Register Definitions */
1327 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1328 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1329
1330 /* TPI Formatter and Flush Status Register Definitions */
1331 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1332 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1333
1334 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1335 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1336
1337 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1338 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1339
1340 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1341 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1342
1343 /* TPI Formatter and Flush Control Register Definitions */
1344 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1345 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1346
1347 #define TPI_FFCR_FOnMan_Pos                 6U                                         /*!< TPI FFCR: FOnMan Position */
1348 #define TPI_FFCR_FOnMan_Msk                (0x1UL << TPI_FFCR_FOnMan_Pos)              /*!< TPI FFCR: FOnMan Mask */
1349
1350 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1351 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1352
1353 /* TPI TRIGGER Register Definitions */
1354 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1355 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1356
1357 /* TPI Integration Test FIFO Test Data 0 Register Definitions */
1358 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD0: ATB Interface 2 ATVALIDPosition */
1359 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 2 ATVALID Mask */
1360
1361 #define TPI_ITFTTD0_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD0: ATB Interface 2 byte count Position */
1362 #define TPI_ITFTTD0_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 2 byte count Mask */
1363
1364 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Position */
1365 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Mask */
1366
1367 #define TPI_ITFTTD0_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD0: ATB Interface 1 byte count Position */
1368 #define TPI_ITFTTD0_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 1 byte countt Mask */
1369
1370 #define TPI_ITFTTD0_ATB_IF1_data2_Pos      16U                                         /*!< TPI ITFTTD0: ATB Interface 1 data2 Position */
1371 #define TPI_ITFTTD0_ATB_IF1_data2_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data2 Mask */
1372
1373 #define TPI_ITFTTD0_ATB_IF1_data1_Pos       8U                                         /*!< TPI ITFTTD0: ATB Interface 1 data1 Position */
1374 #define TPI_ITFTTD0_ATB_IF1_data1_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data1 Mask */
1375
1376 #define TPI_ITFTTD0_ATB_IF1_data0_Pos       0U                                          /*!< TPI ITFTTD0: ATB Interface 1 data0 Position */
1377 #define TPI_ITFTTD0_ATB_IF1_data0_Msk      (0xFFUL /*<< TPI_ITFTTD0_ATB_IF1_data0_Pos*/) /*!< TPI ITFTTD0: ATB Interface 1 data0 Mask */
1378
1379 /* TPI Integration Test ATB Control Register 2 Register Definitions */
1380 #define TPI_ITATBCTR2_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID2S Position */
1381 #define TPI_ITATBCTR2_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID2S_Pos)      /*!< TPI ITATBCTR2: AFVALID2SS Mask */
1382
1383 #define TPI_ITATBCTR2_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID1S Position */
1384 #define TPI_ITATBCTR2_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID1S_Pos)      /*!< TPI ITATBCTR2: AFVALID1SS Mask */
1385
1386 #define TPI_ITATBCTR2_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY2S Position */
1387 #define TPI_ITATBCTR2_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY2S Mask */
1388
1389 #define TPI_ITATBCTR2_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY1S Position */
1390 #define TPI_ITATBCTR2_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY1S Mask */
1391
1392 /* TPI Integration Test FIFO Test Data 1 Register Definitions */
1393 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Position */
1394 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Mask */
1395
1396 #define TPI_ITFTTD1_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD1: ATB Interface 2 byte count Position */
1397 #define TPI_ITFTTD1_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 2 byte count Mask */
1398
1399 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Position */
1400 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Mask */
1401
1402 #define TPI_ITFTTD1_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD1: ATB Interface 1 byte count Position */
1403 #define TPI_ITFTTD1_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 1 byte countt Mask */
1404
1405 #define TPI_ITFTTD1_ATB_IF2_data2_Pos      16U                                         /*!< TPI ITFTTD1: ATB Interface 2 data2 Position */
1406 #define TPI_ITFTTD1_ATB_IF2_data2_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data2 Mask */
1407
1408 #define TPI_ITFTTD1_ATB_IF2_data1_Pos       8U                                         /*!< TPI ITFTTD1: ATB Interface 2 data1 Position */
1409 #define TPI_ITFTTD1_ATB_IF2_data1_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data1 Mask */
1410
1411 #define TPI_ITFTTD1_ATB_IF2_data0_Pos       0U                                          /*!< TPI ITFTTD1: ATB Interface 2 data0 Position */
1412 #define TPI_ITFTTD1_ATB_IF2_data0_Msk      (0xFFUL /*<< TPI_ITFTTD1_ATB_IF2_data0_Pos*/) /*!< TPI ITFTTD1: ATB Interface 2 data0 Mask */
1413
1414 /* TPI Integration Test ATB Control Register 0 Definitions */
1415 #define TPI_ITATBCTR0_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID2S Position */
1416 #define TPI_ITATBCTR0_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID2S_Pos)      /*!< TPI ITATBCTR0: AFVALID2SS Mask */
1417
1418 #define TPI_ITATBCTR0_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID1S Position */
1419 #define TPI_ITATBCTR0_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID1S_Pos)      /*!< TPI ITATBCTR0: AFVALID1SS Mask */
1420
1421 #define TPI_ITATBCTR0_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY2S Position */
1422 #define TPI_ITATBCTR0_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY2S Mask */
1423
1424 #define TPI_ITATBCTR0_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY1S Position */
1425 #define TPI_ITATBCTR0_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY1S Mask */
1426
1427 /* TPI Integration Mode Control Register Definitions */
1428 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1429 #define TPI_ITCTRL_Mode_Msk                (0x3UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1430
1431 /* TPI DEVID Register Definitions */
1432 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1433 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1434
1435 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1436 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1437
1438 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1439 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1440
1441 #define TPI_DEVID_FIFOSZ_Pos                6U                                         /*!< TPI DEVID: FIFOSZ Position */
1442 #define TPI_DEVID_FIFOSZ_Msk               (0x7UL << TPI_DEVID_FIFOSZ_Pos)             /*!< TPI DEVID: FIFOSZ Mask */
1443
1444 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1445 #define TPI_DEVID_NrTraceInput_Msk         (0x3FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1446
1447 /* TPI DEVTYPE Register Definitions */
1448 #define TPI_DEVTYPE_SubType_Pos             4U                                         /*!< TPI DEVTYPE: SubType Position */
1449 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1450
1451 #define TPI_DEVTYPE_MajorType_Pos           0U                                         /*!< TPI DEVTYPE: MajorType Position */
1452 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1453
1454 /*@}*/ /* end of group CMSIS_TPI */
1455
1456
1457 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1458 /**
1459   \ingroup  CMSIS_core_register
1460   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1461   \brief    Type definitions for the Memory Protection Unit (MPU)
1462   @{
1463  */
1464
1465 /**
1466   \brief  Structure type to access the Memory Protection Unit (MPU).
1467  */
1468 typedef struct
1469 {
1470   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1471   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1472   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1473   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1474   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1475   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1476   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1477   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1478   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1479   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1480   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1481         uint32_t RESERVED0[1];
1482   union {
1483   __IOM uint32_t MAIR[2];
1484   struct {
1485   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1486   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1487   };
1488   };
1489 } MPU_Type;
1490
1491 #define MPU_TYPE_RALIASES                  4U
1492
1493 /* MPU Type Register Definitions */
1494 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1495 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1496
1497 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1498 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1499
1500 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1501 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1502
1503 /* MPU Control Register Definitions */
1504 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1505 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1506
1507 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1508 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1509
1510 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1511 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1512
1513 /* MPU Region Number Register Definitions */
1514 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1515 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1516
1517 /* MPU Region Base Address Register Definitions */
1518 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
1519 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
1520
1521 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1522 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1523
1524 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1525 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1526
1527 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1528 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1529
1530 /* MPU Region Limit Address Register Definitions */
1531 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1532 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1533
1534 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1535 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
1536
1537 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1538 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1539
1540 /* MPU Memory Attribute Indirection Register 0 Definitions */
1541 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1542 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1543
1544 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1545 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1546
1547 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1548 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1549
1550 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1551 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1552
1553 /* MPU Memory Attribute Indirection Register 1 Definitions */
1554 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1555 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1556
1557 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1558 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1559
1560 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1561 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1562
1563 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1564 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1565
1566 /*@} end of group CMSIS_MPU */
1567 #endif
1568
1569
1570 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1571 /**
1572   \ingroup  CMSIS_core_register
1573   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1574   \brief    Type definitions for the Security Attribution Unit (SAU)
1575   @{
1576  */
1577
1578 /**
1579   \brief  Structure type to access the Security Attribution Unit (SAU).
1580  */
1581 typedef struct
1582 {
1583   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1584   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1585 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1586   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1587   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1588   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1589 #else
1590         uint32_t RESERVED0[3];
1591 #endif
1592   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1593   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1594 } SAU_Type;
1595
1596 /* SAU Control Register Definitions */
1597 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1598 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1599
1600 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1601 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1602
1603 /* SAU Type Register Definitions */
1604 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1605 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1606
1607 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1608 /* SAU Region Number Register Definitions */
1609 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1610 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1611
1612 /* SAU Region Base Address Register Definitions */
1613 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1614 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1615
1616 /* SAU Region Limit Address Register Definitions */
1617 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1618 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1619
1620 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1621 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1622
1623 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1624 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1625
1626 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1627
1628 /* Secure Fault Status Register Definitions */
1629 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1630 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1631
1632 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1633 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1634
1635 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1636 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1637
1638 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1639 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1640
1641 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1642 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1643
1644 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1645 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1646
1647 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1648 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1649
1650 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1651 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1652
1653 /*@} end of group CMSIS_SAU */
1654 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1655
1656
1657 /**
1658   \ingroup  CMSIS_core_register
1659   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1660   \brief    Type definitions for the Floating Point Unit (FPU)
1661   @{
1662  */
1663
1664 /**
1665   \brief  Structure type to access the Floating Point Unit (FPU).
1666  */
1667 typedef struct
1668 {
1669         uint32_t RESERVED0[1U];
1670   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1671   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1672   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1673   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and FP Feature Register 0 */
1674   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and FP Feature Register 1 */
1675 } FPU_Type;
1676
1677 /* Floating-Point Context Control Register Definitions */
1678 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1679 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1680
1681 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1682 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1683
1684 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1685 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1686
1687 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1688 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1689
1690 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1691 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1692
1693 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1694 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1695
1696 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1697 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1698
1699 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1700 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1701
1702 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1703 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1704
1705 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1706 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1707
1708 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1709 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1710
1711 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1712 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1713
1714 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1715 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1716
1717 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1718 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1719
1720 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1721 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1722
1723 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1724 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1725
1726 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1727 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1728
1729 /* Floating-Point Context Address Register Definitions */
1730 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1731 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1732
1733 /* Floating-Point Default Status Control Register Definitions */
1734 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1735 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1736
1737 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1738 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1739
1740 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1741 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1742
1743 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1744 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1745
1746 /* Media and FP Feature Register 0 Definitions */
1747 #define FPU_MVFR0_FP_rounding_modes_Pos    28U                                            /*!< MVFR0: FP rounding modes bits Position */
1748 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */
1749
1750 #define FPU_MVFR0_Short_vectors_Pos        24U                                            /*!< MVFR0: Short vectors bits Position */
1751 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */
1752
1753 #define FPU_MVFR0_Square_root_Pos          20U                                            /*!< MVFR0: Square root bits Position */
1754 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */
1755
1756 #define FPU_MVFR0_Divide_Pos               16U                                            /*!< MVFR0: Divide bits Position */
1757 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */
1758
1759 #define FPU_MVFR0_FP_excep_trapping_Pos    12U                                            /*!< MVFR0: FP exception trapping bits Position */
1760 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */
1761
1762 #define FPU_MVFR0_Double_precision_Pos      8U                                            /*!< MVFR0: Double-precision bits Position */
1763 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */
1764
1765 #define FPU_MVFR0_Single_precision_Pos      4U                                            /*!< MVFR0: Single-precision bits Position */
1766 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */
1767
1768 #define FPU_MVFR0_A_SIMD_registers_Pos      0U                                            /*!< MVFR0: A_SIMD registers bits Position */
1769 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL /*<< FPU_MVFR0_A_SIMD_registers_Pos*/)  /*!< MVFR0: A_SIMD registers bits Mask */
1770
1771 /* Media and FP Feature Register 1 Definitions */
1772 #define FPU_MVFR1_FP_fused_MAC_Pos         28U                                            /*!< MVFR1: FP fused MAC bits Position */
1773 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */
1774
1775 #define FPU_MVFR1_FP_HPFP_Pos              24U                                            /*!< MVFR1: FP HPFP bits Position */
1776 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */
1777
1778 #define FPU_MVFR1_D_NaN_mode_Pos            4U                                            /*!< MVFR1: D_NaN mode bits Position */
1779 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */
1780
1781 #define FPU_MVFR1_FtZ_mode_Pos              0U                                            /*!< MVFR1: FtZ mode bits Position */
1782 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL /*<< FPU_MVFR1_FtZ_mode_Pos*/)          /*!< MVFR1: FtZ mode bits Mask */
1783
1784 /*@} end of group CMSIS_FPU */
1785
1786
1787 /**
1788   \ingroup  CMSIS_core_register
1789   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1790   \brief    Type definitions for the Core Debug Registers
1791   @{
1792  */
1793
1794 /**
1795   \brief  Structure type to access the Core Debug Register (CoreDebug).
1796  */
1797 typedef struct
1798 {
1799   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1800   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1801   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1802   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1803         uint32_t RESERVED4[1U];
1804   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1805   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1806 } CoreDebug_Type;
1807
1808 /* Debug Halting Control and Status Register Definitions */
1809 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */
1810 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */
1811
1812 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< CoreDebug DHCSR: S_RESTART_ST Position */
1813 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< CoreDebug DHCSR: S_RESTART_ST Mask */
1814
1815 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */
1816 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */
1817
1818 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */
1819 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */
1820
1821 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */
1822 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */
1823
1824 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */
1825 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */
1826
1827 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */
1828 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */
1829
1830 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */
1831 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */
1832
1833 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */
1834 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */
1835
1836 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */
1837 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */
1838
1839 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */
1840 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */
1841
1842 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */
1843 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */
1844
1845 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */
1846 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */
1847
1848 /* Debug Core Register Selector Register Definitions */
1849 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */
1850 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */
1851
1852 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */
1853 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */
1854
1855 /* Debug Exception and Monitor Control Register Definitions */
1856 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */
1857 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */
1858
1859 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */
1860 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */
1861
1862 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */
1863 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */
1864
1865 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */
1866 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */
1867
1868 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */
1869 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */
1870
1871 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */
1872 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */
1873
1874 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */
1875 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */
1876
1877 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */
1878 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */
1879
1880 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */
1881 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */
1882
1883 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */
1884 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */
1885
1886 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */
1887 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */
1888
1889 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */
1890 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */
1891
1892 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */
1893 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */
1894
1895 /* Debug Authentication Control Register Definitions */
1896 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1897 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
1898
1899 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Position */
1900 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
1901
1902 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< CoreDebug DAUTHCTRL: INTSPIDEN Position */
1903 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< CoreDebug DAUTHCTRL: INTSPIDEN Mask */
1904
1905 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< CoreDebug DAUTHCTRL: SPIDENSEL Position */
1906 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< CoreDebug DAUTHCTRL: SPIDENSEL Mask */
1907
1908 /* Debug Security Control and Status Register Definitions */
1909 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< CoreDebug DSCSR: CDS Position */
1910 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< CoreDebug DSCSR: CDS Mask */
1911
1912 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< CoreDebug DSCSR: SBRSEL Position */
1913 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< CoreDebug DSCSR: SBRSEL Mask */
1914
1915 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< CoreDebug DSCSR: SBRSELEN Position */
1916 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< CoreDebug DSCSR: SBRSELEN Mask */
1917
1918 /*@} end of group CMSIS_CoreDebug */
1919
1920
1921 /**
1922   \ingroup    CMSIS_core_register
1923   \defgroup   CMSIS_core_bitfield     Core register bit field macros
1924   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
1925   @{
1926  */
1927
1928 /**
1929   \brief   Mask and shift a bit field value for use in a register bit range.
1930   \param[in] field  Name of the register bit field.
1931   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
1932   \return           Masked and shifted value.
1933 */
1934 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
1935
1936 /**
1937   \brief     Mask and shift a register value to extract a bit filed value.
1938   \param[in] field  Name of the register bit field.
1939   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
1940   \return           Masked and shifted bit field value.
1941 */
1942 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
1943
1944 /*@} end of group CMSIS_core_bitfield */
1945
1946
1947 /**
1948   \ingroup    CMSIS_core_register
1949   \defgroup   CMSIS_core_base     Core Definitions
1950   \brief      Definitions for base addresses, unions, and structures.
1951   @{
1952  */
1953
1954 /* Memory mapping of Core Hardware */
1955   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
1956   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
1957   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
1958   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
1959   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< Core Debug Base Address */
1960   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
1961   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
1962   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
1963
1964   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
1965   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
1966   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
1967   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
1968   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
1969   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
1970   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
1971   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< Core Debug configuration struct */
1972
1973   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1974     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
1975     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
1976   #endif
1977
1978   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1979     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
1980     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
1981   #endif
1982
1983   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
1984   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
1985
1986 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1987   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
1988   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< Core Debug Base Address           (non-secure address space) */
1989   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
1990   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
1991   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
1992
1993   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
1994   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
1995   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
1996   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
1997   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< Core Debug configuration struct   (non-secure address space) */
1998
1999   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2000     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2001     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2002   #endif
2003
2004   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2005   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2006
2007 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2008 /*@} */
2009
2010
2011
2012 /*******************************************************************************
2013  *                Hardware Abstraction Layer
2014   Core Function Interface contains:
2015   - Core NVIC Functions
2016   - Core SysTick Functions
2017   - Core Debug Functions
2018   - Core Register Access Functions
2019  ******************************************************************************/
2020 /**
2021   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2022 */
2023
2024
2025
2026 /* ##########################   NVIC functions  #################################### */
2027 /**
2028   \ingroup  CMSIS_Core_FunctionInterface
2029   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2030   \brief    Functions that manage interrupts and exceptions via the NVIC.
2031   @{
2032  */
2033
2034 #ifdef CMSIS_NVIC_VIRTUAL
2035   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
2036     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
2037   #endif
2038   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
2039 #else
2040   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
2041   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
2042   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
2043   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
2044   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
2045   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
2046   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
2047   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
2048   #define NVIC_GetActive              __NVIC_GetActive
2049   #define NVIC_SetPriority            __NVIC_SetPriority
2050   #define NVIC_GetPriority            __NVIC_GetPriority
2051   #define NVIC_SystemReset            __NVIC_SystemReset
2052 #endif /* CMSIS_NVIC_VIRTUAL */
2053
2054 #ifdef CMSIS_VECTAB_VIRTUAL
2055   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2056     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
2057   #endif
2058   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2059 #else
2060   #define NVIC_SetVector              __NVIC_SetVector
2061   #define NVIC_GetVector              __NVIC_GetVector
2062 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
2063
2064 #define NVIC_USER_IRQ_OFFSET          16
2065
2066
2067 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
2068
2069 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */ 
2070 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
2071
2072 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
2073 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
2074 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
2075 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
2076 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
2077 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
2078 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
2079 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
2080
2081 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
2082 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
2083 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
2084 #else 
2085 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
2086 #endif
2087
2088
2089 /**
2090   \brief   Set Priority Grouping
2091   \details Sets the priority grouping field using the required unlock sequence.
2092            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2093            Only values from 0..7 are used.
2094            In case of a conflict between priority grouping and available
2095            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2096   \param [in]      PriorityGroup  Priority grouping field.
2097  */
2098 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2099 {
2100   uint32_t reg_value;
2101   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2102
2103   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2104   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2105   reg_value  =  (reg_value                                   |
2106                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2107                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2108   SCB->AIRCR =  reg_value;
2109 }
2110
2111
2112 /**
2113   \brief   Get Priority Grouping
2114   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2115   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2116  */
2117 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)
2118 {
2119   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2120 }
2121
2122
2123 /**
2124   \brief   Enable Interrupt
2125   \details Enables a device specific interrupt in the NVIC interrupt controller.
2126   \param [in]      IRQn  Device specific interrupt number.
2127   \note    IRQn must not be negative.
2128  */
2129 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
2130 {
2131   if ((int32_t)(IRQn) >= 0)
2132   {
2133     __COMPILER_BARRIER();
2134     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2135     __COMPILER_BARRIER();
2136   }
2137 }
2138
2139
2140 /**
2141   \brief   Get Interrupt Enable status
2142   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2143   \param [in]      IRQn  Device specific interrupt number.
2144   \return             0  Interrupt is not enabled.
2145   \return             1  Interrupt is enabled.
2146   \note    IRQn must not be negative.
2147  */
2148 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
2149 {
2150   if ((int32_t)(IRQn) >= 0)
2151   {
2152     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2153   }
2154   else
2155   {
2156     return(0U);
2157   }
2158 }
2159
2160
2161 /**
2162   \brief   Disable Interrupt
2163   \details Disables a device specific interrupt in the NVIC interrupt controller.
2164   \param [in]      IRQn  Device specific interrupt number.
2165   \note    IRQn must not be negative.
2166  */
2167 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
2168 {
2169   if ((int32_t)(IRQn) >= 0)
2170   {
2171     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2172     __DSB();
2173     __ISB();
2174   }
2175 }
2176
2177
2178 /**
2179   \brief   Get Pending Interrupt
2180   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2181   \param [in]      IRQn  Device specific interrupt number.
2182   \return             0  Interrupt status is not pending.
2183   \return             1  Interrupt status is pending.
2184   \note    IRQn must not be negative.
2185  */
2186 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
2187 {
2188   if ((int32_t)(IRQn) >= 0)
2189   {
2190     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2191   }
2192   else
2193   {
2194     return(0U);
2195   }
2196 }
2197
2198
2199 /**
2200   \brief   Set Pending Interrupt
2201   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2202   \param [in]      IRQn  Device specific interrupt number.
2203   \note    IRQn must not be negative.
2204  */
2205 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
2206 {
2207   if ((int32_t)(IRQn) >= 0)
2208   {
2209     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2210   }
2211 }
2212
2213
2214 /**
2215   \brief   Clear Pending Interrupt
2216   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2217   \param [in]      IRQn  Device specific interrupt number.
2218   \note    IRQn must not be negative.
2219  */
2220 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2221 {
2222   if ((int32_t)(IRQn) >= 0)
2223   {
2224     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2225   }
2226 }
2227
2228
2229 /**
2230   \brief   Get Active Interrupt
2231   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2232   \param [in]      IRQn  Device specific interrupt number.
2233   \return             0  Interrupt status is not active.
2234   \return             1  Interrupt status is active.
2235   \note    IRQn must not be negative.
2236  */
2237 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
2238 {
2239   if ((int32_t)(IRQn) >= 0)
2240   {
2241     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2242   }
2243   else
2244   {
2245     return(0U);
2246   }
2247 }
2248
2249
2250 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2251 /**
2252   \brief   Get Interrupt Target State
2253   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2254   \param [in]      IRQn  Device specific interrupt number.
2255   \return             0  if interrupt is assigned to Secure
2256   \return             1  if interrupt is assigned to Non Secure
2257   \note    IRQn must not be negative.
2258  */
2259 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2260 {
2261   if ((int32_t)(IRQn) >= 0)
2262   {
2263     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2264   }
2265   else
2266   {
2267     return(0U);
2268   }
2269 }
2270
2271
2272 /**
2273   \brief   Set Interrupt Target State
2274   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2275   \param [in]      IRQn  Device specific interrupt number.
2276   \return             0  if interrupt is assigned to Secure
2277                       1  if interrupt is assigned to Non Secure
2278   \note    IRQn must not be negative.
2279  */
2280 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2281 {
2282   if ((int32_t)(IRQn) >= 0)
2283   {
2284     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2285     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2286   }
2287   else
2288   {
2289     return(0U);
2290   }
2291 }
2292
2293
2294 /**
2295   \brief   Clear Interrupt Target State
2296   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2297   \param [in]      IRQn  Device specific interrupt number.
2298   \return             0  if interrupt is assigned to Secure
2299                       1  if interrupt is assigned to Non Secure
2300   \note    IRQn must not be negative.
2301  */
2302 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2303 {
2304   if ((int32_t)(IRQn) >= 0)
2305   {
2306     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2307     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2308   }
2309   else
2310   {
2311     return(0U);
2312   }
2313 }
2314 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2315
2316
2317 /**
2318   \brief   Set Interrupt Priority
2319   \details Sets the priority of a device specific interrupt or a processor exception.
2320            The interrupt number can be positive to specify a device specific interrupt,
2321            or negative to specify a processor exception.
2322   \param [in]      IRQn  Interrupt number.
2323   \param [in]  priority  Priority to set.
2324   \note    The priority cannot be set for every processor exception.
2325  */
2326 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2327 {
2328   if ((int32_t)(IRQn) >= 0)
2329   {
2330     NVIC->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2331   }
2332   else
2333   {
2334     SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2335   }
2336 }
2337
2338
2339 /**
2340   \brief   Get Interrupt Priority
2341   \details Reads the priority of a device specific interrupt or a processor exception.
2342            The interrupt number can be positive to specify a device specific interrupt,
2343            or negative to specify a processor exception.
2344   \param [in]   IRQn  Interrupt number.
2345   \return             Interrupt Priority.
2346                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2347  */
2348 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
2349 {
2350
2351   if ((int32_t)(IRQn) >= 0)
2352   {
2353     return(((uint32_t)NVIC->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2354   }
2355   else
2356   {
2357     return(((uint32_t)SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2358   }
2359 }
2360
2361
2362 /**
2363   \brief   Encode Priority
2364   \details Encodes the priority for an interrupt with the given priority group,
2365            preemptive priority value, and subpriority value.
2366            In case of a conflict between priority grouping and available
2367            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2368   \param [in]     PriorityGroup  Used priority group.
2369   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2370   \param [in]       SubPriority  Subpriority value (starting from 0).
2371   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2372  */
2373 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2374 {
2375   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2376   uint32_t PreemptPriorityBits;
2377   uint32_t SubPriorityBits;
2378
2379   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2380   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2381
2382   return (
2383            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2384            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2385          );
2386 }
2387
2388
2389 /**
2390   \brief   Decode Priority
2391   \details Decodes an interrupt priority value with a given priority group to
2392            preemptive priority value and subpriority value.
2393            In case of a conflict between priority grouping and available
2394            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2395   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2396   \param [in]     PriorityGroup  Used priority group.
2397   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2398   \param [out]     pSubPriority  Subpriority value (starting from 0).
2399  */
2400 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2401 {
2402   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2403   uint32_t PreemptPriorityBits;
2404   uint32_t SubPriorityBits;
2405
2406   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2407   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2408
2409   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2410   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2411 }
2412
2413
2414 /**
2415   \brief   Set Interrupt Vector
2416   \details Sets an interrupt vector in SRAM based interrupt vector table.
2417            The interrupt number can be positive to specify a device specific interrupt,
2418            or negative to specify a processor exception.
2419            VTOR must been relocated to SRAM before.
2420   \param [in]   IRQn      Interrupt number
2421   \param [in]   vector    Address of interrupt handler function
2422  */
2423 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
2424 {
2425   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2426   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
2427   __DSB();
2428 }
2429
2430
2431 /**
2432   \brief   Get Interrupt Vector
2433   \details Reads an interrupt vector from interrupt vector table.
2434            The interrupt number can be positive to specify a device specific interrupt,
2435            or negative to specify a processor exception.
2436   \param [in]   IRQn      Interrupt number.
2437   \return                 Address of interrupt handler function
2438  */
2439 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
2440 {
2441   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2442   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
2443 }
2444
2445
2446 /**
2447   \brief   System Reset
2448   \details Initiates a system reset request to reset the MCU.
2449  */
2450 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
2451 {
2452   __DSB();                                                          /* Ensure all outstanding memory accesses included
2453                                                                        buffered write are completed before reset */
2454   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2455                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2456                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2457   __DSB();                                                          /* Ensure completion of memory access */
2458
2459   for(;;)                                                           /* wait until reset */
2460   {
2461     __NOP();
2462   }
2463 }
2464
2465 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2466 /**
2467   \brief   Set Priority Grouping (non-secure)
2468   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2469            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2470            Only values from 0..7 are used.
2471            In case of a conflict between priority grouping and available
2472            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2473   \param [in]      PriorityGroup  Priority grouping field.
2474  */
2475 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2476 {
2477   uint32_t reg_value;
2478   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2479
2480   reg_value  =  SCB_NS->AIRCR;                                                /* read old register configuration    */
2481   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2482   reg_value  =  (reg_value                                   |
2483                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2484                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2485   SCB_NS->AIRCR =  reg_value;
2486 }
2487
2488
2489 /**
2490   \brief   Get Priority Grouping (non-secure)
2491   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2492   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2493  */
2494 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2495 {
2496   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2497 }
2498
2499
2500 /**
2501   \brief   Enable Interrupt (non-secure)
2502   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2503   \param [in]      IRQn  Device specific interrupt number.
2504   \note    IRQn must not be negative.
2505  */
2506 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2507 {
2508   if ((int32_t)(IRQn) >= 0)
2509   {
2510     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2511   }
2512 }
2513
2514
2515 /**
2516   \brief   Get Interrupt Enable status (non-secure)
2517   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2518   \param [in]      IRQn  Device specific interrupt number.
2519   \return             0  Interrupt is not enabled.
2520   \return             1  Interrupt is enabled.
2521   \note    IRQn must not be negative.
2522  */
2523 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2524 {
2525   if ((int32_t)(IRQn) >= 0)
2526   {
2527     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2528   }
2529   else
2530   {
2531     return(0U);
2532   }
2533 }
2534
2535
2536 /**
2537   \brief   Disable Interrupt (non-secure)
2538   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2539   \param [in]      IRQn  Device specific interrupt number.
2540   \note    IRQn must not be negative.
2541  */
2542 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2543 {
2544   if ((int32_t)(IRQn) >= 0)
2545   {
2546     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2547   }
2548 }
2549
2550
2551 /**
2552   \brief   Get Pending Interrupt (non-secure)
2553   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2554   \param [in]      IRQn  Device specific interrupt number.
2555   \return             0  Interrupt status is not pending.
2556   \return             1  Interrupt status is pending.
2557   \note    IRQn must not be negative.
2558  */
2559 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2560 {
2561   if ((int32_t)(IRQn) >= 0)
2562   {
2563     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2564   }
2565   else
2566   {
2567     return(0U);
2568   }
2569 }
2570
2571
2572 /**
2573   \brief   Set Pending Interrupt (non-secure)
2574   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2575   \param [in]      IRQn  Device specific interrupt number.
2576   \note    IRQn must not be negative.
2577  */
2578 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2579 {
2580   if ((int32_t)(IRQn) >= 0)
2581   {
2582     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2583   }
2584 }
2585
2586
2587 /**
2588   \brief   Clear Pending Interrupt (non-secure)
2589   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2590   \param [in]      IRQn  Device specific interrupt number.
2591   \note    IRQn must not be negative.
2592  */
2593 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2594 {
2595   if ((int32_t)(IRQn) >= 0)
2596   {
2597     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2598   }
2599 }
2600
2601
2602 /**
2603   \brief   Get Active Interrupt (non-secure)
2604   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2605   \param [in]      IRQn  Device specific interrupt number.
2606   \return             0  Interrupt status is not active.
2607   \return             1  Interrupt status is active.
2608   \note    IRQn must not be negative.
2609  */
2610 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2611 {
2612   if ((int32_t)(IRQn) >= 0)
2613   {
2614     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2615   }
2616   else
2617   {
2618     return(0U);
2619   }
2620 }
2621
2622
2623 /**
2624   \brief   Set Interrupt Priority (non-secure)
2625   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2626            The interrupt number can be positive to specify a device specific interrupt,
2627            or negative to specify a processor exception.
2628   \param [in]      IRQn  Interrupt number.
2629   \param [in]  priority  Priority to set.
2630   \note    The priority cannot be set for every non-secure processor exception.
2631  */
2632 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2633 {
2634   if ((int32_t)(IRQn) >= 0)
2635   {
2636     NVIC_NS->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2637   }
2638   else
2639   {
2640     SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2641   }
2642 }
2643
2644
2645 /**
2646   \brief   Get Interrupt Priority (non-secure)
2647   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2648            The interrupt number can be positive to specify a device specific interrupt,
2649            or negative to specify a processor exception.
2650   \param [in]   IRQn  Interrupt number.
2651   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2652  */
2653 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2654 {
2655
2656   if ((int32_t)(IRQn) >= 0)
2657   {
2658     return(((uint32_t)NVIC_NS->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2659   }
2660   else
2661   {
2662     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2663   }
2664 }
2665 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2666
2667 /*@} end of CMSIS_Core_NVICFunctions */
2668
2669 /* ##########################  MPU functions  #################################### */
2670
2671 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2672
2673 #include "mpu_armv8.h"
2674
2675 #endif
2676
2677 /* ##########################  FPU functions  #################################### */
2678 /**
2679   \ingroup  CMSIS_Core_FunctionInterface
2680   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2681   \brief    Function that provides FPU type.
2682   @{
2683  */
2684
2685 /**
2686   \brief   get FPU type
2687   \details returns the FPU type
2688   \returns
2689    - \b  0: No FPU
2690    - \b  1: Single precision FPU
2691    - \b  2: Double + Single precision FPU
2692  */
2693 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2694 {
2695   uint32_t mvfr0;
2696
2697   mvfr0 = FPU->MVFR0;
2698   if      ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x220U)
2699   {
2700     return 2U;           /* Double + Single precision FPU */
2701   }
2702   else if ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x020U)
2703   {
2704     return 1U;           /* Single precision FPU */
2705   }
2706   else
2707   {
2708     return 0U;           /* No FPU */
2709   }
2710 }
2711
2712
2713 /*@} end of CMSIS_Core_FpuFunctions */
2714
2715
2716
2717 /* ##########################   SAU functions  #################################### */
2718 /**
2719   \ingroup  CMSIS_Core_FunctionInterface
2720   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2721   \brief    Functions that configure the SAU.
2722   @{
2723  */
2724
2725 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2726
2727 /**
2728   \brief   Enable SAU
2729   \details Enables the Security Attribution Unit (SAU).
2730  */
2731 __STATIC_INLINE void TZ_SAU_Enable(void)
2732 {
2733     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2734 }
2735
2736
2737
2738 /**
2739   \brief   Disable SAU
2740   \details Disables the Security Attribution Unit (SAU).
2741  */
2742 __STATIC_INLINE void TZ_SAU_Disable(void)
2743 {
2744     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2745 }
2746
2747 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2748
2749 /*@} end of CMSIS_Core_SAUFunctions */
2750
2751
2752
2753
2754 /* ##################################    SysTick function  ############################################ */
2755 /**
2756   \ingroup  CMSIS_Core_FunctionInterface
2757   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
2758   \brief    Functions that configure the System.
2759   @{
2760  */
2761
2762 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
2763
2764 /**
2765   \brief   System Tick Configuration
2766   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
2767            Counter is in free running mode to generate periodic interrupts.
2768   \param [in]  ticks  Number of ticks between two interrupts.
2769   \return          0  Function succeeded.
2770   \return          1  Function failed.
2771   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2772            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
2773            must contain a vendor-specific implementation of this function.
2774  */
2775 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
2776 {
2777   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2778   {
2779     return (1UL);                                                   /* Reload value impossible */
2780   }
2781
2782   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
2783   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2784   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
2785   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2786                    SysTick_CTRL_TICKINT_Msk   |
2787                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
2788   return (0UL);                                                     /* Function successful */
2789 }
2790
2791 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2792 /**
2793   \brief   System Tick Configuration (non-secure)
2794   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
2795            Counter is in free running mode to generate periodic interrupts.
2796   \param [in]  ticks  Number of ticks between two interrupts.
2797   \return          0  Function succeeded.
2798   \return          1  Function failed.
2799   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2800            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
2801            must contain a vendor-specific implementation of this function.
2802
2803  */
2804 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
2805 {
2806   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2807   {
2808     return (1UL);                                                         /* Reload value impossible */
2809   }
2810
2811   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
2812   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2813   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
2814   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2815                       SysTick_CTRL_TICKINT_Msk   |
2816                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
2817   return (0UL);                                                           /* Function successful */
2818 }
2819 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2820
2821 #endif
2822
2823 /*@} end of CMSIS_Core_SysTickFunctions */
2824
2825
2826
2827 /* ##################################### Debug In/Output function ########################################### */
2828 /**
2829   \ingroup  CMSIS_Core_FunctionInterface
2830   \defgroup CMSIS_core_DebugFunctions ITM Functions
2831   \brief    Functions that access the ITM debug interface.
2832   @{
2833  */
2834
2835 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */
2836 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
2837
2838
2839 /**
2840   \brief   ITM Send Character
2841   \details Transmits a character via the ITM channel 0, and
2842            \li Just returns when no debugger is connected that has booked the output.
2843            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
2844   \param [in]     ch  Character to transmit.
2845   \returns            Character to transmit.
2846  */
2847 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
2848 {
2849   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
2850       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
2851   {
2852     while (ITM->PORT[0U].u32 == 0UL)
2853     {
2854       __NOP();
2855     }
2856     ITM->PORT[0U].u8 = (uint8_t)ch;
2857   }
2858   return (ch);
2859 }
2860
2861
2862 /**
2863   \brief   ITM Receive Character
2864   \details Inputs a character via the external variable \ref ITM_RxBuffer.
2865   \return             Received character.
2866   \return         -1  No character pending.
2867  */
2868 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
2869 {
2870   int32_t ch = -1;                           /* no character available */
2871
2872   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
2873   {
2874     ch = ITM_RxBuffer;
2875     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
2876   }
2877
2878   return (ch);
2879 }
2880
2881
2882 /**
2883   \brief   ITM Check Character
2884   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
2885   \return          0  No character available.
2886   \return          1  Character available.
2887  */
2888 __STATIC_INLINE int32_t ITM_CheckChar (void)
2889 {
2890
2891   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
2892   {
2893     return (0);                              /* no character available */
2894   }
2895   else
2896   {
2897     return (1);                              /*    character available */
2898   }
2899 }
2900
2901 /*@} end of CMSIS_core_DebugFunctions */
2902
2903
2904
2905
2906 #ifdef __cplusplus
2907 }
2908 #endif
2909
2910 #endif /* __CORE_CM33_H_DEPENDANT */
2911
2912 #endif /* __CMSIS_GENERIC */