]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_starmc1.h
Cortex(M): align __FPU_USED check
[cmsis] / CMSIS / Core / Include / core_starmc1.h
1 /**************************************************************************//**
2  * @file     core_starmc1.h
3  * @brief    CMSIS ArmChina STAR-MC1 Core Peripheral Access Layer Header File
4  * @version  V1.1.1
5  * @date     05. October 2023
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2009-2013 Arm Limited. 
9  * Copyright (c) 2018-2022 Arm China. 
10  * All rights reserved.
11  * SPDX-License-Identifier: Apache-2.0
12  *
13  * Licensed under the Apache License, Version 2.0 (the License); you may
14  * not use this file except in compliance with the License.
15  * You may obtain a copy of the License at
16  *
17  * www.apache.org/licenses/LICENSE-2.0
18  *
19  * Unless required by applicable law or agreed to in writing, software
20  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
21  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
22  * See the License for the specific language governing permissions and
23  * limitations under the License.
24  */
25
26 #if   defined ( __ICCARM__ )
27   #pragma system_include         /* treat file as system include file for MISRA check */
28 #elif defined (__clang__)
29   #pragma clang system_header                   /* treat file as system include file */
30 #elif defined ( __GNUC__ )
31   #pragma GCC diagnostic ignored "-Wpedantic"   /* disable pedantic warning due to unnamed structs/unions */
32 #endif
33
34 #ifndef __CORE_STAR_H_GENERIC
35 #define __CORE_STAR_H_GENERIC
36
37 #include <stdint.h>
38
39 #ifdef __cplusplus
40  extern "C" {
41 #endif
42
43 /**
44   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
45   CMSIS violates the following MISRA-C:2004 rules:
46
47    \li Required Rule 8.5, object/function definition in header file.<br>
48      Function definitions in header files are used to allow 'inlining'.
49
50    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
51      Unions are used for effective representation of core registers.
52
53    \li Advisory Rule 19.7, Function-like macro defined.<br>
54      Function-like macros are used to allow more efficient code.
55  */
56
57
58 /*******************************************************************************
59  *                 CMSIS definitions
60  ******************************************************************************/
61 /**
62   \ingroup STAR-MC1
63   @{
64  */
65
66 #include "cmsis_version.h"
67
68 /* Macro Define for STAR-MC1 */
69 #define __STAR_MC                 (1U)                                       /*!< STAR-MC Core */
70
71 /** __FPU_USED indicates whether an FPU is used or not.
72     For this, __FPU_PRESENT has to be checked prior to making use of FPU specific registers and functions.
73 */
74 #if defined ( __CC_ARM )
75   #if defined (__TARGET_FPU_VFP)
76     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
77       #define __FPU_USED       1U
78     #else
79       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
80       #define __FPU_USED       0U
81     #endif
82   #else
83     #define __FPU_USED         0U
84   #endif
85
86   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
87     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
88       #define __DSP_USED       1U
89     #else
90       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
91       #define __DSP_USED         0U
92     #endif
93   #else
94     #define __DSP_USED         0U
95   #endif
96
97 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
98   #if defined (__ARM_FP)
99     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
100       #define __FPU_USED       1U
101     #else
102       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
103       #define __FPU_USED       0U
104     #endif
105   #else
106     #define __FPU_USED         0U
107   #endif
108
109   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
110     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
111       #define __DSP_USED       1U
112     #else
113       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
114       #define __DSP_USED         0U
115     #endif
116   #else
117     #define __DSP_USED         0U
118   #endif
119
120 #elif defined (__ti__)
121   #if defined (__ARM_FP)
122     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
123       #define __FPU_USED       1U
124     #else
125       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
126       #define __FPU_USED       0U
127     #endif
128   #else
129     #define __FPU_USED         0U
130   #endif
131
132   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
133     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
134       #define __DSP_USED       1U
135     #else
136       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
137       #define __DSP_USED       0U
138     #endif
139   #else
140     #define __DSP_USED         0U
141   #endif
142
143 #elif defined ( __GNUC__ )
144   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
145     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
146       #define __FPU_USED       1U
147     #else
148       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
149       #define __FPU_USED       0U
150     #endif
151   #else
152     #define __FPU_USED         0U
153   #endif
154
155   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
156     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
157       #define __DSP_USED       1U
158     #else
159       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
160       #define __DSP_USED         0U
161     #endif
162   #else
163     #define __DSP_USED         0U
164   #endif
165
166 #elif defined ( __ICCARM__ )
167   #if defined (__ARMVFP__)
168     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
169       #define __FPU_USED       1U
170     #else
171       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
172       #define __FPU_USED       0U
173     #endif
174   #else
175     #define __FPU_USED         0U
176   #endif
177
178   #if defined (__ARM_FEATURE_DSP) && (__ARM_FEATURE_DSP == 1U)
179     #if defined (__DSP_PRESENT) && (__DSP_PRESENT == 1U)
180       #define __DSP_USED       1U
181     #else
182       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
183       #define __DSP_USED         0U
184     #endif
185   #else
186     #define __DSP_USED         0U
187   #endif
188
189 #elif defined ( __TI_ARM__ )
190   #if defined (__TI_VFP_SUPPORT__)
191     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
192       #define __FPU_USED       1U
193     #else
194       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
195       #define __FPU_USED       0U
196     #endif
197   #else
198     #define __FPU_USED         0U
199   #endif
200
201 #elif defined ( __TASKING__ )
202   #if defined (__FPU_VFP__)
203     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
204       #define __FPU_USED       1U
205     #else
206       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
207       #define __FPU_USED       0U
208     #endif
209   #else
210     #define __FPU_USED         0U
211   #endif
212
213 #elif defined ( __CSMC__ )
214   #if ( __CSMC__ & 0x400U)
215     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
216       #define __FPU_USED       1U
217     #else
218       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
219       #define __FPU_USED       0U
220     #endif
221   #else
222     #define __FPU_USED         0U
223   #endif
224
225 #endif
226
227 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
228
229
230 #ifdef __cplusplus
231 }
232 #endif
233
234 #endif /* __CORE_STAR_H_GENERIC */
235
236 #ifndef __CMSIS_GENERIC
237
238 #ifndef __CORE_STAR_H_DEPENDANT
239 #define __CORE_STAR_H_DEPENDANT
240
241 #ifdef __cplusplus
242  extern "C" {
243 #endif
244
245 /* check device defines and use defaults */
246 #if defined __CHECK_DEVICE_DEFINES
247   #ifndef __STAR_REV
248     #define __STAR_REV                0x0000U
249     #warning "__STAR_REV not defined in device header file; using default!"
250   #endif
251
252   #ifndef __FPU_PRESENT
253     #define __FPU_PRESENT             0U
254     #warning "__FPU_PRESENT not defined in device header file; using default!"
255   #endif
256
257   #ifndef __MPU_PRESENT
258     #define __MPU_PRESENT             0U
259     #warning "__MPU_PRESENT not defined in device header file; using default!"
260   #endif
261
262   #ifndef __SAUREGION_PRESENT
263     #define __SAUREGION_PRESENT       0U
264     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
265   #endif
266
267   #ifndef __DSP_PRESENT
268     #define __DSP_PRESENT             0U
269     #warning "__DSP_PRESENT not defined in device header file; using default!"
270   #endif
271
272   #ifndef __ICACHE_PRESENT
273     #define __ICACHE_PRESENT          0U
274     #warning "__ICACHE_PRESENT not defined in device header file; using default!"
275   #endif
276
277   #ifndef __DCACHE_PRESENT
278     #define __DCACHE_PRESENT          0U
279     #warning "__DCACHE_PRESENT not defined in device header file; using default!"
280   #endif
281
282   #ifndef __DTCM_PRESENT
283     #define __DTCM_PRESENT            0U
284     #warning "__DTCM_PRESENT        not defined in device header file; using default!"
285   #endif
286
287   #ifndef __NVIC_PRIO_BITS
288     #define __NVIC_PRIO_BITS          3U
289     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
290   #endif
291
292   #ifndef __Vendor_SysTickConfig
293     #define __Vendor_SysTickConfig    0U
294     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
295   #endif
296 #endif
297
298 /* IO definitions (access restrictions to peripheral registers) */
299 /**
300     \defgroup CMSIS_glob_defs CMSIS Global Defines
301
302     <strong>IO Type Qualifiers</strong> are used
303     \li to specify the access to peripheral variables.
304     \li for automatic generation of peripheral register debug information.
305 */
306 #ifdef __cplusplus
307   #define   __I     volatile             /*!< Defines 'read only' permissions */
308 #else
309   #define   __I     volatile const       /*!< Defines 'read only' permissions */
310 #endif
311 #define     __O     volatile             /*!< Defines 'write only' permissions */
312 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
313
314 /* following defines should be used for structure members */
315 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
316 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
317 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
318
319 /*@} end of group STAR-MC1 */
320
321
322
323 /*******************************************************************************
324  *                 Register Abstraction
325   Core Register contain:
326   - Core Register
327   - Core NVIC Register
328   - Core SCB Register
329   - Core SysTick Register
330   - Core Debug Register
331   - Core MPU Register
332   - Core SAU Register
333   - Core FPU Register
334  ******************************************************************************/
335 /**
336   \defgroup CMSIS_core_register Defines and Type Definitions
337   \brief Type definitions and defines for STAR-MC1 processor based devices.
338 */
339
340 /**
341   \ingroup    CMSIS_core_register
342   \defgroup   CMSIS_CORE  Status and Control Registers
343   \brief      Core Register type definitions.
344   @{
345  */
346
347 /**
348   \brief  Union type to access the Application Program Status Register (APSR).
349  */
350 typedef union
351 {
352   struct
353   {
354     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
355     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
356     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
357     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
358     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
359     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
360     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
361     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
362   } b;                                   /*!< Structure used for bit  access */
363   uint32_t w;                            /*!< Type      used for word access */
364 } APSR_Type;
365
366 /* APSR Register Definitions */
367 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
368 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
369
370 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
371 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
372
373 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
374 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
375
376 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
377 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
378
379 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
380 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
381
382 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
383 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
384
385
386 /**
387   \brief  Union type to access the Interrupt Program Status Register (IPSR).
388  */
389 typedef union
390 {
391   struct
392   {
393     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
394     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
395   } b;                                   /*!< Structure used for bit  access */
396   uint32_t w;                            /*!< Type      used for word access */
397 } IPSR_Type;
398
399 /* IPSR Register Definitions */
400 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
401 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
402
403
404 /**
405   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
406  */
407 typedef union
408 {
409   struct
410   {
411     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
412     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
413     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
414     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
415     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
416     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
417     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
418     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
419     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
420     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
421     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
422   } b;                                   /*!< Structure used for bit  access */
423   uint32_t w;                            /*!< Type      used for word access */
424 } xPSR_Type;
425
426 /* xPSR Register Definitions */
427 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
428 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
429
430 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
431 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
432
433 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
434 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
435
436 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
437 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
438
439 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
440 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
441
442 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
443 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
444
445 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
446 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
447
448 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
449 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
450
451 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
452 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
453
454
455 /**
456   \brief  Union type to access the Control Registers (CONTROL).
457  */
458 typedef union
459 {
460   struct
461   {
462     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
463     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
464     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
465     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
466     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
467   } b;                                   /*!< Structure used for bit  access */
468   uint32_t w;                            /*!< Type      used for word access */
469 } CONTROL_Type;
470
471 /* CONTROL Register Definitions */
472 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
473 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
474
475 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
476 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
477
478 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
479 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
480
481 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
482 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
483
484 /*@} end of group CMSIS_CORE */
485
486
487 /**
488   \ingroup    CMSIS_core_register
489   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
490   \brief      Type definitions for the NVIC Registers
491   @{
492  */
493
494 /**
495   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
496  */
497 typedef struct
498 {
499   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
500         uint32_t RESERVED0[16U];
501   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
502         uint32_t RSERVED1[16U];
503   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
504         uint32_t RESERVED2[16U];
505   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
506         uint32_t RESERVED3[16U];
507   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
508         uint32_t RESERVED4[16U];
509   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
510         uint32_t RESERVED5[16U];
511   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
512         uint32_t RESERVED6[580U];
513   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
514 }  NVIC_Type;
515
516 /* Software Triggered Interrupt Register Definitions */
517 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
518 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
519
520 /*@} end of group CMSIS_NVIC */
521
522
523 /**
524   \ingroup  CMSIS_core_register
525   \defgroup CMSIS_SCB     System Control Block (SCB)
526   \brief    Type definitions for the System Control Block Registers
527   @{
528  */
529
530 /**
531   \brief  Structure type to access the System Control Block (SCB).
532  */
533 typedef struct
534 {
535   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
536   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
537   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
538   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
539   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
540   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
541   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
542   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
543   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
544   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
545   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
546   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
547   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
548   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
549   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
550   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
551   __IM  uint32_t ID_AFR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
552   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
553   __IM  uint32_t ID_ISAR[5U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
554         uint32_t RESERVED0[1U];
555   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
556   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
557   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
558   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
559   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
560   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
561         uint32_t RESERVED_ADD1[21U];      
562   __IOM uint32_t SFSR;                   /*!< Offset: 0x0E4 (R/W)  Secure Fault Status Register */
563   __IOM uint32_t SFAR;                   /*!< Offset: 0x0E8 (R/W)  Secure Fault Address Register */
564         uint32_t RESERVED3[69U];
565   __OM  uint32_t STIR;                   /*!< Offset: F00-D00=0x200 ( /W)  Software Triggered Interrupt Register */
566         uint32_t RESERVED4[15U];
567   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
568   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
569   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 2 */
570         uint32_t RESERVED5[1U];
571   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
572         uint32_t RESERVED6[1U];
573   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
574   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
575   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
576   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
577   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
578   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
579   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
580   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
581 } SCB_Type;
582
583 typedef struct
584 {
585   __IOM uint32_t CACR;                                 /*!< Offset: 0x0 (R/W)  L1 Cache Control Register */
586   __IOM uint32_t ITCMCR;                                   /*!< Offset: 0x10 (R/W)  Instruction Tightly-Coupled Memory Control Register */
587   __IOM uint32_t DTCMCR;                                   /*!< Offset: 0x14 (R/W)  Data Tightly-Coupled Memory Control Registers */ 
588 }EMSS_Type;
589
590 /* SCB CPUID Register Definitions */
591 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
592 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
593
594 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
595 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
596
597 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
598 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
599
600 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
601 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
602
603 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
604 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
605
606 /* SCB Interrupt Control State Register Definitions */
607 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
608 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
609
610 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
611 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
612
613 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
614 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
615
616 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
617 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
618
619 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
620 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
621
622 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
623 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
624
625 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
626 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
627
628 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
629 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
630
631 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
632 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
633
634 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
635 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
636
637 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
638 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
639
640 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
641 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
642
643 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
644 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
645
646 /* SCB Vector Table Offset Register Definitions */
647 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
648 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
649
650 /* SCB Application Interrupt and Reset Control Register Definitions */
651 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
652 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
653
654 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
655 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
656
657 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
658 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
659
660 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
661 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
662
663 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
664 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
665
666 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
667 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
668
669 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
670 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
671
672 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
673 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
674
675 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
676 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
677
678 /* SCB System Control Register Definitions */
679 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
680 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
681
682 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
683 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
684
685 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
686 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
687
688 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
689 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
690
691 /* SCB Configuration Control Register Definitions */
692 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
693 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
694
695 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
696 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
697
698 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
699 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
700
701 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
702 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
703
704 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
705 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
706
707 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
708 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
709
710 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
711 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
712
713 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
714 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
715
716 /* SCB System Handler Control and State Register Definitions */
717 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
718 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
719
720 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
721 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
722
723 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
724 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
725
726 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
727 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
728
729 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
730 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
731
732 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
733 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
734
735 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
736 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
737
738 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
739 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
740
741 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
742 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
743
744 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
745 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
746
747 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
748 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
749
750 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
751 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
752
753 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
754 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
755
756 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
757 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
758
759 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
760 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
761
762 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
763 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
764
765 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
766 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
767
768 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
769 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
770
771 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
772 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
773
774 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
775 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
776
777 /* SCB Configurable Fault Status Register Definitions */
778 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
779 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
780
781 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
782 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
783
784 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
785 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
786
787 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
788 #define SCB_CFSR_MMARVALID_Pos             (SCB_CFSR_MEMFAULTSR_Pos + 7U)                 /*!< SCB CFSR (MMFSR): MMARVALID Position */
789 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
790
791 #define SCB_CFSR_MLSPERR_Pos               (SCB_CFSR_MEMFAULTSR_Pos + 5U)                 /*!< SCB CFSR (MMFSR): MLSPERR Position */
792 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
793
794 #define SCB_CFSR_MSTKERR_Pos               (SCB_CFSR_MEMFAULTSR_Pos + 4U)                 /*!< SCB CFSR (MMFSR): MSTKERR Position */
795 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
796
797 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_CFSR_MEMFAULTSR_Pos + 3U)                 /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
798 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
799
800 #define SCB_CFSR_DACCVIOL_Pos              (SCB_CFSR_MEMFAULTSR_Pos + 1U)                 /*!< SCB CFSR (MMFSR): DACCVIOL Position */
801 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
802
803 #define SCB_CFSR_IACCVIOL_Pos              (SCB_CFSR_MEMFAULTSR_Pos + 0U)                 /*!< SCB CFSR (MMFSR): IACCVIOL Position */
804 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
805
806 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
807 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
808 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
809
810 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
811 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
812
813 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
814 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
815
816 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
817 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
818
819 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
820 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
821
822 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
823 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
824
825 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
826 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
827
828 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
829 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
830 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
831
832 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
833 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
834
835 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
836 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
837
838 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
839 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
840
841 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
842 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
843
844 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
845 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
846
847 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
848 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
849
850 /* SCB Hard Fault Status Register Definitions */
851 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
852 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
853
854 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
855 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
856
857 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
858 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
859
860 /* SCB Debug Fault Status Register Definitions */
861 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
862 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
863
864 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
865 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
866
867 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
868 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
869
870 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
871 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
872
873 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
874 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
875
876 /* SCB Non-Secure Access Control Register Definitions */
877 #define SCB_NSACR_CP11_Pos                 11U                                            /*!< SCB NSACR: CP11 Position */
878 #define SCB_NSACR_CP11_Msk                 (1UL << SCB_NSACR_CP11_Pos)                    /*!< SCB NSACR: CP11 Mask */
879
880 #define SCB_NSACR_CP10_Pos                 10U                                            /*!< SCB NSACR: CP10 Position */
881 #define SCB_NSACR_CP10_Msk                 (1UL << SCB_NSACR_CP10_Pos)                    /*!< SCB NSACR: CP10 Mask */
882
883 #define SCB_NSACR_CPn_Pos                   0U                                            /*!< SCB NSACR: CPn Position */
884 #define SCB_NSACR_CPn_Msk                  (1UL /*<< SCB_NSACR_CPn_Pos*/)                 /*!< SCB NSACR: CPn Mask */
885
886 /* SCB Cache Level ID Register Definitions */
887 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
888 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
889
890 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
891 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
892
893 #define SCB_CLIDR_IC_Pos                   0U                                             /*!< SCB CLIDR: IC Position */
894 #define SCB_CLIDR_IC_Msk                   (1UL << SCB_CLIDR_IC_Pos)                      /*!< SCB CLIDR: IC Mask */
895
896 #define SCB_CLIDR_DC_Pos                   1U                                             /*!< SCB CLIDR: DC Position */
897 #define SCB_CLIDR_DC_Msk                   (1UL << SCB_CLIDR_DC_Pos)                      /*!< SCB CLIDR: DC Mask */
898
899
900
901 /* SCB Cache Type Register Definitions */
902 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
903 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
904
905 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
906 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
907
908 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
909 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
910
911 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
912 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
913
914 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
915 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
916
917 /* SCB Cache Size ID Register Definitions */
918 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
919 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
920
921 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
922 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
923
924 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
925 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
926
927 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
928 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
929
930 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
931 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
932
933 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
934 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
935
936 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
937 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
938
939 /* SCB Cache Size Selection Register Definitions */
940 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
941 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
942
943 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
944 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
945
946 /* SCB Software Triggered Interrupt Register Definitions */
947 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
948 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
949
950 /* SCB D-Cache line Invalidate by Set-way Register Definitions */
951 #define SCB_DCISW_LEVEL_Pos                1U                                             /*!< SCB DCISW: Level Position */
952 #define SCB_DCISW_LEVEL_Msk                (7UL << SCB_DCISW_LEVEL_Pos)                   /*!< SCB DCISW: Level Mask */
953
954 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
955 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
956
957 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
958 #define SCB_DCISW_SET_Msk                  (0xFFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
959
960 /* SCB D-Cache Clean line by Set-way Register Definitions */
961 #define SCB_DCCSW_LEVEL_Pos                1U                                             /*!< SCB DCCSW: Level Position */
962 #define SCB_DCCSW_LEVEL_Msk                (7UL << SCB_DCCSW_LEVEL_Pos)                   /*!< SCB DCCSW: Level Mask */
963
964 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
965 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
966
967 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
968 #define SCB_DCCSW_SET_Msk                  (0xFFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
969
970 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
971 #define SCB_DCCISW_LEVEL_Pos               1U                                             /*!< SCB DCCISW: Level Position */
972 #define SCB_DCCISW_LEVEL_Msk               (7UL << SCB_DCCISW_LEVEL_Pos)                  /*!< SCB DCCISW: Level Mask */
973
974 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
975 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
976
977 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
978 #define SCB_DCCISW_SET_Msk                 (0xFFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
979
980 /* ArmChina: Implementation Defined */
981 /* Instruction Tightly-Coupled Memory Control Register Definitions */
982 #define SCB_ITCMCR_SZ_Pos                   3U                                            /*!< SCB ITCMCR: SZ Position */
983 #define SCB_ITCMCR_SZ_Msk                  (0xFUL << SCB_ITCMCR_SZ_Pos)                   /*!< SCB ITCMCR: SZ Mask */
984
985 #define SCB_ITCMCR_EN_Pos                   0U                                            /*!< SCB ITCMCR: EN Position */
986 #define SCB_ITCMCR_EN_Msk                  (1UL /*<< SCB_ITCMCR_EN_Pos*/)                 /*!< SCB ITCMCR: EN Mask */
987
988 /* Data Tightly-Coupled Memory Control Register Definitions */
989 #define SCB_DTCMCR_SZ_Pos                   3U                                            /*!< SCB DTCMCR: SZ Position */
990 #define SCB_DTCMCR_SZ_Msk                  (0xFUL << SCB_DTCMCR_SZ_Pos)                   /*!< SCB DTCMCR: SZ Mask */
991
992 #define SCB_DTCMCR_EN_Pos                   0U                                            /*!< SCB DTCMCR: EN Position */
993 #define SCB_DTCMCR_EN_Msk                  (1UL /*<< SCB_DTCMCR_EN_Pos*/)                 /*!< SCB DTCMCR: EN Mask */
994
995 /* L1 Cache Control Register Definitions */
996 #define SCB_CACR_DCCLEAN_Pos                16U                                            /*!< SCB CACR: DCCLEAN Position */
997 #define SCB_CACR_DCCLEAN_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: DCCLEAN Mask */
998
999 #define SCB_CACR_ICACTIVE_Pos                13U                                            /*!< SCB CACR: ICACTIVE Position */
1000 #define SCB_CACR_ICACTIVE_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: ICACTIVE Mask */
1001
1002 #define SCB_CACR_DCACTIVE_Pos                12U                                            /*!< SCB CACR: DCACTIVE Position */
1003 #define SCB_CACR_DCACTIVE_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: DCACTIVE Mask */
1004
1005 #define SCB_CACR_FORCEWT_Pos                2U                                            /*!< SCB CACR: FORCEWT Position */
1006 #define SCB_CACR_FORCEWT_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: FORCEWT Mask */
1007
1008 /*@} end of group CMSIS_SCB */
1009
1010
1011 /**
1012   \ingroup  CMSIS_core_register
1013   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
1014   \brief    Type definitions for the System Control and ID Register not in the SCB
1015   @{
1016  */
1017
1018 /**
1019   \brief  Structure type to access the System Control and ID Register not in the SCB.
1020  */
1021 typedef struct
1022 {
1023         uint32_t RESERVED0[1U];
1024   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
1025   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
1026   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
1027 } SCnSCB_Type;
1028
1029 /* Interrupt Controller Type Register Definitions */
1030 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
1031 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
1032
1033 /*@} end of group CMSIS_SCnotSCB */
1034
1035
1036 /**
1037   \ingroup  CMSIS_core_register
1038   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
1039   \brief    Type definitions for the System Timer Registers.
1040   @{
1041  */
1042
1043 /**
1044   \brief  Structure type to access the System Timer (SysTick).
1045  */
1046 typedef struct
1047 {
1048   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
1049   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
1050   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
1051   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
1052 } SysTick_Type;
1053
1054 /* SysTick Control / Status Register Definitions */
1055 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
1056 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
1057
1058 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
1059 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
1060
1061 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
1062 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
1063
1064 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
1065 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
1066
1067 /* SysTick Reload Register Definitions */
1068 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
1069 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
1070
1071 /* SysTick Current Register Definitions */
1072 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
1073 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
1074
1075 /* SysTick Calibration Register Definitions */
1076 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
1077 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
1078
1079 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
1080 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
1081
1082 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
1083 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
1084
1085 /*@} end of group CMSIS_SysTick */
1086
1087
1088 /**
1089   \ingroup  CMSIS_core_register
1090   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1091   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1092   @{
1093  */
1094
1095 /**
1096   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1097  */
1098 typedef struct
1099 {
1100   __OM  union
1101   {
1102     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1103     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1104     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1105   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1106         uint32_t RESERVED0[864U];
1107   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1108         uint32_t RESERVED1[15U];
1109   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1110         uint32_t RESERVED2[15U];
1111   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1112         uint32_t RESERVED3[32U];
1113         uint32_t RESERVED4[43U];
1114   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1115   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1116         uint32_t RESERVED5[1U];
1117   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1118         uint32_t RESERVED6[4U];
1119   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1120   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1121   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1122   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1123   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1124   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1125   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1126   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1127   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1128   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1129   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1130   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1131 } ITM_Type;
1132
1133 /* ITM Stimulus Port Register Definitions */
1134 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1135 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1136
1137 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1138 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1139
1140 /* ITM Trace Privilege Register Definitions */
1141 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1142 #define ITM_TPR_PRIVMASK_Msk               (0xFFFFFFFFUL /*<< ITM_TPR_PRIVMASK_Pos*/)     /*!< ITM TPR: PRIVMASK Mask */
1143
1144 /* ITM Trace Control Register Definitions */
1145 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1146 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1147
1148 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1149 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1150
1151 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1152 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1153
1154 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1155 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1156
1157 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1158 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1159
1160 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1161 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1162
1163 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1164 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1165
1166 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1167 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1168
1169 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1170 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1171
1172 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1173 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1174
1175 /* ITM Lock Status Register Definitions */
1176 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1177 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1178
1179 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1180 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1181
1182 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1183 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1184
1185 /*@}*/ /* end of group CMSIS_ITM */
1186
1187
1188 /**
1189   \ingroup  CMSIS_core_register
1190   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1191   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1192   @{
1193  */
1194
1195 /**
1196   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1197  */
1198 typedef struct
1199 {
1200   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1201   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1202   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1203   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1204   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1205   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1206   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1207   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1208   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1209         uint32_t RESERVED1[1U];
1210   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1211         uint32_t RESERVED2[1U];
1212   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1213         uint32_t RESERVED3[1U];
1214   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1215         uint32_t RESERVED4[1U];
1216   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1217         uint32_t RESERVED5[1U];
1218   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1219         uint32_t RESERVED6[1U];
1220   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1221         uint32_t RESERVED7[1U];
1222   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1223         uint32_t RESERVED8[1U];
1224   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1225         uint32_t RESERVED9[1U];
1226   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1227         uint32_t RESERVED10[1U];
1228   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1229         uint32_t RESERVED11[1U];
1230   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1231         uint32_t RESERVED12[1U];
1232   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1233         uint32_t RESERVED13[1U];
1234   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1235         uint32_t RESERVED14[1U];
1236   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1237         uint32_t RESERVED15[1U];
1238   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1239         uint32_t RESERVED16[1U];
1240   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1241         uint32_t RESERVED17[1U];
1242   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1243         uint32_t RESERVED18[1U];
1244   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1245         uint32_t RESERVED19[1U];
1246   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1247         uint32_t RESERVED20[1U];
1248   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1249         uint32_t RESERVED21[1U];
1250   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1251         uint32_t RESERVED22[1U];
1252   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1253         uint32_t RESERVED23[1U];
1254   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1255         uint32_t RESERVED24[1U];
1256   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1257         uint32_t RESERVED25[1U];
1258   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1259         uint32_t RESERVED26[1U];
1260   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1261         uint32_t RESERVED27[1U];
1262   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1263         uint32_t RESERVED28[1U];
1264   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1265         uint32_t RESERVED29[1U];
1266   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1267         uint32_t RESERVED30[1U];
1268   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1269         uint32_t RESERVED31[1U];
1270   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1271         uint32_t RESERVED32[934U];
1272   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1273         uint32_t RESERVED33[1U];
1274   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1275 } DWT_Type;
1276
1277 /* DWT Control Register Definitions */
1278 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1279 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1280
1281 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1282 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1283
1284 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1285 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1286
1287 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1288 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1289
1290 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1291 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1292
1293 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1294 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1295
1296 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1297 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1298
1299 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1300 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1301
1302 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1303 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1304
1305 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1306 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1307
1308 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1309 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1310
1311 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1312 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1313
1314 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1315 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1316
1317 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1318 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1319
1320 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1321 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1322
1323 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1324 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1325
1326 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1327 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1328
1329 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1330 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1331
1332 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1333 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1334
1335 /* DWT CPI Count Register Definitions */
1336 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1337 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1338
1339 /* DWT Exception Overhead Count Register Definitions */
1340 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1341 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1342
1343 /* DWT Sleep Count Register Definitions */
1344 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1345 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1346
1347 /* DWT LSU Count Register Definitions */
1348 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1349 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1350
1351 /* DWT Folded-instruction Count Register Definitions */
1352 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1353 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1354
1355 /* DWT Comparator Function Register Definitions */
1356 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1357 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1358
1359 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1360 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1361
1362 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1363 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1364
1365 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1366 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1367
1368 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1369 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1370
1371 /*@}*/ /* end of group CMSIS_DWT */
1372
1373
1374 /**
1375   \ingroup  CMSIS_core_register
1376   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1377   \brief    Type definitions for the Trace Port Interface (TPI)
1378   @{
1379  */
1380
1381 /**
1382   \brief  Structure type to access the Trace Port Interface Register (TPI).
1383  */
1384 typedef struct
1385 {
1386   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Size Register */
1387   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Size Register */
1388         uint32_t RESERVED0[2U];
1389   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1390         uint32_t RESERVED1[55U];
1391   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1392         uint32_t RESERVED2[131U];
1393   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1394   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1395   __IOM uint32_t PSCR;                   /*!< Offset: 0x308 (R/W)  Periodic Synchronization Control Register */
1396         uint32_t RESERVED3[759U];
1397   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER Register */
1398   __IM  uint32_t ITFTTD0;                /*!< Offset: 0xEEC (R/ )  Integration Test FIFO Test Data 0 Register */
1399   __IOM uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/W)  Integration Test ATB Control Register 2 */
1400         uint32_t RESERVED4[1U];
1401   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  Integration Test ATB Control Register 0 */
1402   __IM  uint32_t ITFTTD1;                /*!< Offset: 0xEFC (R/ )  Integration Test FIFO Test Data 1 Register */
1403   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1404         uint32_t RESERVED5[39U];
1405   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1406   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1407         uint32_t RESERVED7[8U];
1408   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  Device Configuration Register */
1409   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  Device Type Identifier Register */
1410 } TPI_Type;
1411
1412 /* TPI Asynchronous Clock Prescaler Register Definitions */
1413 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1414 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1415
1416 /* TPI Selected Pin Protocol Register Definitions */
1417 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1418 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1419
1420 /* TPI Formatter and Flush Status Register Definitions */
1421 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1422 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1423
1424 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1425 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1426
1427 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1428 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1429
1430 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1431 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1432
1433 /* TPI Formatter and Flush Control Register Definitions */
1434 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1435 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1436
1437 #define TPI_FFCR_FOnMan_Pos                 6U                                         /*!< TPI FFCR: FOnMan Position */
1438 #define TPI_FFCR_FOnMan_Msk                (0x1UL << TPI_FFCR_FOnMan_Pos)              /*!< TPI FFCR: FOnMan Mask */
1439
1440 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1441 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1442
1443 /* TPI TRIGGER Register Definitions */
1444 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1445 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1446
1447 /* TPI Integration Test FIFO Test Data 0 Register Definitions */
1448 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD0: ATB Interface 2 ATVALIDPosition */
1449 #define TPI_ITFTTD0_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 2 ATVALID Mask */
1450
1451 #define TPI_ITFTTD0_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD0: ATB Interface 2 byte count Position */
1452 #define TPI_ITFTTD0_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 2 byte count Mask */
1453
1454 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Position */
1455 #define TPI_ITFTTD0_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD0_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD0: ATB Interface 1 ATVALID Mask */
1456
1457 #define TPI_ITFTTD0_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD0: ATB Interface 1 byte count Position */
1458 #define TPI_ITFTTD0_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD0_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD0: ATB Interface 1 byte countt Mask */
1459
1460 #define TPI_ITFTTD0_ATB_IF1_data2_Pos      16U                                         /*!< TPI ITFTTD0: ATB Interface 1 data2 Position */
1461 #define TPI_ITFTTD0_ATB_IF1_data2_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data2 Mask */
1462
1463 #define TPI_ITFTTD0_ATB_IF1_data1_Pos       8U                                         /*!< TPI ITFTTD0: ATB Interface 1 data1 Position */
1464 #define TPI_ITFTTD0_ATB_IF1_data1_Msk      (0xFFUL << TPI_ITFTTD0_ATB_IF1_data1_Pos)   /*!< TPI ITFTTD0: ATB Interface 1 data1 Mask */
1465
1466 #define TPI_ITFTTD0_ATB_IF1_data0_Pos       0U                                          /*!< TPI ITFTTD0: ATB Interface 1 data0 Position */
1467 #define TPI_ITFTTD0_ATB_IF1_data0_Msk      (0xFFUL /*<< TPI_ITFTTD0_ATB_IF1_data0_Pos*/) /*!< TPI ITFTTD0: ATB Interface 1 data0 Mask */
1468
1469 /* TPI Integration Test ATB Control Register 2 Register Definitions */
1470 #define TPI_ITATBCTR2_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID2S Position */
1471 #define TPI_ITATBCTR2_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID2S_Pos)      /*!< TPI ITATBCTR2: AFVALID2SS Mask */
1472
1473 #define TPI_ITATBCTR2_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR2: AFVALID1S Position */
1474 #define TPI_ITATBCTR2_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR2_AFVALID1S_Pos)      /*!< TPI ITATBCTR2: AFVALID1SS Mask */
1475
1476 #define TPI_ITATBCTR2_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY2S Position */
1477 #define TPI_ITATBCTR2_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY2S Mask */
1478
1479 #define TPI_ITATBCTR2_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR2: ATREADY1S Position */
1480 #define TPI_ITATBCTR2_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR2_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR2: ATREADY1S Mask */
1481
1482 /* TPI Integration Test FIFO Test Data 1 Register Definitions */
1483 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Pos    29U                                         /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Position */
1484 #define TPI_ITFTTD1_ATB_IF2_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF2_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 2 ATVALID Mask */
1485
1486 #define TPI_ITFTTD1_ATB_IF2_bytecount_Pos  27U                                         /*!< TPI ITFTTD1: ATB Interface 2 byte count Position */
1487 #define TPI_ITFTTD1_ATB_IF2_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF2_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 2 byte count Mask */
1488
1489 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Pos    26U                                         /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Position */
1490 #define TPI_ITFTTD1_ATB_IF1_ATVALID_Msk    (0x3UL << TPI_ITFTTD1_ATB_IF1_ATVALID_Pos)  /*!< TPI ITFTTD1: ATB Interface 1 ATVALID Mask */
1491
1492 #define TPI_ITFTTD1_ATB_IF1_bytecount_Pos  24U                                         /*!< TPI ITFTTD1: ATB Interface 1 byte count Position */
1493 #define TPI_ITFTTD1_ATB_IF1_bytecount_Msk  (0x3UL << TPI_ITFTTD1_ATB_IF1_bytecount_Pos) /*!< TPI ITFTTD1: ATB Interface 1 byte countt Mask */
1494
1495 #define TPI_ITFTTD1_ATB_IF2_data2_Pos      16U                                         /*!< TPI ITFTTD1: ATB Interface 2 data2 Position */
1496 #define TPI_ITFTTD1_ATB_IF2_data2_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data2 Mask */
1497
1498 #define TPI_ITFTTD1_ATB_IF2_data1_Pos       8U                                         /*!< TPI ITFTTD1: ATB Interface 2 data1 Position */
1499 #define TPI_ITFTTD1_ATB_IF2_data1_Msk      (0xFFUL << TPI_ITFTTD1_ATB_IF2_data1_Pos)   /*!< TPI ITFTTD1: ATB Interface 2 data1 Mask */
1500
1501 #define TPI_ITFTTD1_ATB_IF2_data0_Pos       0U                                          /*!< TPI ITFTTD1: ATB Interface 2 data0 Position */
1502 #define TPI_ITFTTD1_ATB_IF2_data0_Msk      (0xFFUL /*<< TPI_ITFTTD1_ATB_IF2_data0_Pos*/) /*!< TPI ITFTTD1: ATB Interface 2 data0 Mask */
1503
1504 /* TPI Integration Test ATB Control Register 0 Definitions */
1505 #define TPI_ITATBCTR0_AFVALID2S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID2S Position */
1506 #define TPI_ITATBCTR0_AFVALID2S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID2S_Pos)      /*!< TPI ITATBCTR0: AFVALID2SS Mask */
1507
1508 #define TPI_ITATBCTR0_AFVALID1S_Pos         1U                                         /*!< TPI ITATBCTR0: AFVALID1S Position */
1509 #define TPI_ITATBCTR0_AFVALID1S_Msk        (0x1UL << TPI_ITATBCTR0_AFVALID1S_Pos)      /*!< TPI ITATBCTR0: AFVALID1SS Mask */
1510
1511 #define TPI_ITATBCTR0_ATREADY2S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY2S Position */
1512 #define TPI_ITATBCTR0_ATREADY2S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY2S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY2S Mask */
1513
1514 #define TPI_ITATBCTR0_ATREADY1S_Pos         0U                                         /*!< TPI ITATBCTR0: ATREADY1S Position */
1515 #define TPI_ITATBCTR0_ATREADY1S_Msk        (0x1UL /*<< TPI_ITATBCTR0_ATREADY1S_Pos*/)  /*!< TPI ITATBCTR0: ATREADY1S Mask */
1516
1517 /* TPI Integration Mode Control Register Definitions */
1518 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1519 #define TPI_ITCTRL_Mode_Msk                (0x3UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1520
1521 /* TPI DEVID Register Definitions */
1522 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1523 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1524
1525 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1526 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1527
1528 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1529 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1530
1531 #define TPI_DEVID_FIFOSZ_Pos                6U                                         /*!< TPI DEVID: FIFOSZ Position */
1532 #define TPI_DEVID_FIFOSZ_Msk               (0x7UL << TPI_DEVID_FIFOSZ_Pos)             /*!< TPI DEVID: FIFOSZ Mask */
1533
1534 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1535 #define TPI_DEVID_NrTraceInput_Msk         (0x3FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1536
1537 /* TPI DEVTYPE Register Definitions */
1538 #define TPI_DEVTYPE_SubType_Pos             4U                                         /*!< TPI DEVTYPE: SubType Position */
1539 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1540
1541 #define TPI_DEVTYPE_MajorType_Pos           0U                                         /*!< TPI DEVTYPE: MajorType Position */
1542 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1543
1544 /*@}*/ /* end of group CMSIS_TPI */
1545
1546
1547 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1548 /**
1549   \ingroup  CMSIS_core_register
1550   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1551   \brief    Type definitions for the Memory Protection Unit (MPU)
1552   @{
1553  */
1554
1555 /**
1556   \brief  Structure type to access the Memory Protection Unit (MPU).
1557  */
1558 typedef struct
1559 {
1560   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1561   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1562   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1563   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1564   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1565   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1566   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1567   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1568   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1569   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1570   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1571         uint32_t RESERVED0[1];
1572   union {
1573   __IOM uint32_t MAIR[2];
1574   struct {
1575   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1576   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1577   };
1578   };
1579 } MPU_Type;
1580
1581 #define MPU_TYPE_RALIASES                  4U
1582
1583 /* MPU Type Register Definitions */
1584 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1585 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1586
1587 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1588 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1589
1590 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1591 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1592
1593 /* MPU Control Register Definitions */
1594 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1595 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1596
1597 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1598 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1599
1600 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1601 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1602
1603 /* MPU Region Number Register Definitions */
1604 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1605 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1606
1607 /* MPU Region Base Address Register Definitions */
1608 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
1609 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
1610
1611 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1612 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1613
1614 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1615 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1616
1617 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1618 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1619
1620 /* MPU Region Limit Address Register Definitions */
1621 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1622 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1623
1624 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1625 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
1626
1627 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1628 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1629
1630 /* MPU Memory Attribute Indirection Register 0 Definitions */
1631 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1632 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1633
1634 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1635 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1636
1637 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1638 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1639
1640 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1641 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1642
1643 /* MPU Memory Attribute Indirection Register 1 Definitions */
1644 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1645 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1646
1647 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1648 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1649
1650 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1651 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1652
1653 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1654 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1655
1656 /*@} end of group CMSIS_MPU */
1657 #endif
1658
1659
1660 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1661 /**
1662   \ingroup  CMSIS_core_register
1663   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1664   \brief    Type definitions for the Security Attribution Unit (SAU)
1665   @{
1666  */
1667
1668 /**
1669   \brief  Structure type to access the Security Attribution Unit (SAU).
1670  */
1671 typedef struct
1672 {
1673   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1674   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1675 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1676   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1677   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1678   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1679 #else
1680         uint32_t RESERVED0[3];
1681 #endif
1682   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1683   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1684 } SAU_Type;
1685
1686 /* SAU Control Register Definitions */
1687 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1688 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1689
1690 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1691 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1692
1693 /* SAU Type Register Definitions */
1694 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1695 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1696
1697 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1698 /* SAU Region Number Register Definitions */
1699 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1700 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1701
1702 /* SAU Region Base Address Register Definitions */
1703 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1704 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1705
1706 /* SAU Region Limit Address Register Definitions */
1707 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1708 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1709
1710 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1711 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1712
1713 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1714 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1715
1716 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1717
1718 /* Secure Fault Status Register Definitions */
1719 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1720 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1721
1722 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1723 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1724
1725 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1726 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1727
1728 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1729 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1730
1731 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1732 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1733
1734 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1735 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1736
1737 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1738 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1739
1740 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1741 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1742
1743 /*@} end of group CMSIS_SAU */
1744 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1745
1746
1747 /**
1748   \ingroup  CMSIS_core_register
1749   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1750   \brief    Type definitions for the Floating Point Unit (FPU)
1751   @{
1752  */
1753
1754 /**
1755   \brief  Structure type to access the Floating Point Unit (FPU).
1756  */
1757 typedef struct
1758 {
1759         uint32_t RESERVED0[1U];
1760   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1761   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1762   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1763   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and VFP Feature Register 0 */
1764   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and VFP Feature Register 1 */
1765   __IM  uint32_t MVFR2;                  /*!< Offset: 0x018 (R/ )  Media and VFP Feature Register 2 */
1766 } FPU_Type;
1767
1768 /* Floating-Point Context Control Register Definitions */
1769 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1770 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1771
1772 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1773 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1774
1775 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1776 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1777
1778 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1779 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1780
1781 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1782 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1783
1784 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1785 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1786
1787 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1788 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1789
1790 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1791 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1792
1793 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1794 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1795
1796 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1797 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1798
1799 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1800 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1801
1802 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1803 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1804
1805 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1806 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1807
1808 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1809 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1810
1811 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1812 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1813
1814 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1815 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1816
1817 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1818 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1819
1820 /* Floating-Point Context Address Register Definitions */
1821 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1822 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1823
1824 /* Floating-Point Default Status Control Register Definitions */
1825 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1826 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1827
1828 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1829 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1830
1831 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1832 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1833
1834 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1835 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1836
1837 /* Media and VFP Feature Register 0 Definitions */
1838 #define FPU_MVFR0_FP_rounding_modes_Pos    28U                                            /*!< MVFR0: FP rounding modes bits Position */
1839 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */
1840
1841 #define FPU_MVFR0_Short_vectors_Pos        24U                                            /*!< MVFR0: Short vectors bits Position */
1842 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */
1843
1844 #define FPU_MVFR0_Square_root_Pos          20U                                            /*!< MVFR0: Square root bits Position */
1845 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */
1846
1847 #define FPU_MVFR0_Divide_Pos               16U                                            /*!< MVFR0: Divide bits Position */
1848 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */
1849
1850 #define FPU_MVFR0_FP_excep_trapping_Pos    12U                                            /*!< MVFR0: FP exception trapping bits Position */
1851 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */
1852
1853 #define FPU_MVFR0_Double_precision_Pos      8U                                            /*!< MVFR0: Double-precision bits Position */
1854 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */
1855
1856 #define FPU_MVFR0_Single_precision_Pos      4U                                            /*!< MVFR0: Single-precision bits Position */
1857 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */
1858
1859 #define FPU_MVFR0_A_SIMD_registers_Pos      0U                                            /*!< MVFR0: A_SIMD registers bits Position */
1860 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL /*<< FPU_MVFR0_A_SIMD_registers_Pos*/)  /*!< MVFR0: A_SIMD registers bits Mask */
1861
1862 /* Media and VFP Feature Register 1 Definitions */
1863 #define FPU_MVFR1_FP_fused_MAC_Pos         28U                                            /*!< MVFR1: FP fused MAC bits Position */
1864 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */
1865
1866 #define FPU_MVFR1_FP_HPFP_Pos              24U                                            /*!< MVFR1: FP HPFP bits Position */
1867 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */
1868
1869 #define FPU_MVFR1_D_NaN_mode_Pos            4U                                            /*!< MVFR1: D_NaN mode bits Position */
1870 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */
1871
1872 #define FPU_MVFR1_FtZ_mode_Pos              0U                                            /*!< MVFR1: FtZ mode bits Position */
1873 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL /*<< FPU_MVFR1_FtZ_mode_Pos*/)          /*!< MVFR1: FtZ mode bits Mask */
1874
1875 /* Media and VFP Feature Register 2 Definitions */
1876 #define FPU_MVFR2_FPMisc_Pos                4U                                            /*!< MVFR2: FPMisc bits Position */
1877 #define FPU_MVFR2_FPMisc_Msk               (0xFUL << FPU_MVFR2_FPMisc_Pos)                /*!< MVFR2: FPMisc bits Mask */
1878
1879 /*@} end of group CMSIS_FPU */
1880
1881
1882
1883
1884
1885 /**
1886   \ingroup    CMSIS_core_register
1887   \defgroup CMSIS_DCB       Debug Control Block
1888   \brief    Type definitions for the Debug Control Block Registers
1889   @{
1890  */
1891
1892 /**
1893   \brief  Structure type to access the Debug Control Block Registers (DCB).
1894  */
1895 typedef struct
1896 {
1897   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1898   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1899   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1900   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1901         uint32_t RESERVED0[1U];
1902   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1903   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1904 } DCB_Type;
1905
1906 /* DHCSR, Debug Halting Control and Status Register Definitions */
1907 #define DCB_DHCSR_DBGKEY_Pos               16U                                            /*!< DCB DHCSR: Debug key Position */
1908 #define DCB_DHCSR_DBGKEY_Msk               (0xFFFFUL << DCB_DHCSR_DBGKEY_Pos)             /*!< DCB DHCSR: Debug key Mask */
1909
1910 #define DCB_DHCSR_S_RESTART_ST_Pos         26U                                            /*!< DCB DHCSR: Restart sticky status Position */
1911 #define DCB_DHCSR_S_RESTART_ST_Msk         (0x1UL << DCB_DHCSR_S_RESTART_ST_Pos)          /*!< DCB DHCSR: Restart sticky status Mask */
1912
1913 #define DCB_DHCSR_S_RESET_ST_Pos           25U                                            /*!< DCB DHCSR: Reset sticky status Position */
1914 #define DCB_DHCSR_S_RESET_ST_Msk           (0x1UL << DCB_DHCSR_S_RESET_ST_Pos)            /*!< DCB DHCSR: Reset sticky status Mask */
1915
1916 #define DCB_DHCSR_S_RETIRE_ST_Pos          24U                                            /*!< DCB DHCSR: Retire sticky status Position */
1917 #define DCB_DHCSR_S_RETIRE_ST_Msk          (0x1UL << DCB_DHCSR_S_RETIRE_ST_Pos)           /*!< DCB DHCSR: Retire sticky status Mask */
1918
1919 #define DCB_DHCSR_S_SDE_Pos                20U                                            /*!< DCB DHCSR: Secure debug enabled Position */
1920 #define DCB_DHCSR_S_SDE_Msk                (0x1UL << DCB_DHCSR_S_SDE_Pos)                 /*!< DCB DHCSR: Secure debug enabled Mask */
1921
1922 #define DCB_DHCSR_S_LOCKUP_Pos             19U                                            /*!< DCB DHCSR: Lockup status Position */
1923 #define DCB_DHCSR_S_LOCKUP_Msk             (0x1UL << DCB_DHCSR_S_LOCKUP_Pos)              /*!< DCB DHCSR: Lockup status Mask */
1924
1925 #define DCB_DHCSR_S_SLEEP_Pos              18U                                            /*!< DCB DHCSR: Sleeping status Position */
1926 #define DCB_DHCSR_S_SLEEP_Msk              (0x1UL << DCB_DHCSR_S_SLEEP_Pos)               /*!< DCB DHCSR: Sleeping status Mask */
1927
1928 #define DCB_DHCSR_S_HALT_Pos               17U                                            /*!< DCB DHCSR: Halted status Position */
1929 #define DCB_DHCSR_S_HALT_Msk               (0x1UL << DCB_DHCSR_S_HALT_Pos)                /*!< DCB DHCSR: Halted status Mask */
1930
1931 #define DCB_DHCSR_S_REGRDY_Pos             16U                                            /*!< DCB DHCSR: Register ready status Position */
1932 #define DCB_DHCSR_S_REGRDY_Msk             (0x1UL << DCB_DHCSR_S_REGRDY_Pos)              /*!< DCB DHCSR: Register ready status Mask */
1933
1934 #define DCB_DHCSR_C_SNAPSTALL_Pos           5U                                            /*!< DCB DHCSR: Snap stall control Position */
1935 #define DCB_DHCSR_C_SNAPSTALL_Msk          (0x1UL << DCB_DHCSR_C_SNAPSTALL_Pos)           /*!< DCB DHCSR: Snap stall control Mask */
1936
1937 #define DCB_DHCSR_C_MASKINTS_Pos            3U                                            /*!< DCB DHCSR: Mask interrupts control Position */
1938 #define DCB_DHCSR_C_MASKINTS_Msk           (0x1UL << DCB_DHCSR_C_MASKINTS_Pos)            /*!< DCB DHCSR: Mask interrupts control Mask */
1939
1940 #define DCB_DHCSR_C_STEP_Pos                2U                                            /*!< DCB DHCSR: Step control Position */
1941 #define DCB_DHCSR_C_STEP_Msk               (0x1UL << DCB_DHCSR_C_STEP_Pos)                /*!< DCB DHCSR: Step control Mask */
1942
1943 #define DCB_DHCSR_C_HALT_Pos                1U                                            /*!< DCB DHCSR: Halt control Position */
1944 #define DCB_DHCSR_C_HALT_Msk               (0x1UL << DCB_DHCSR_C_HALT_Pos)                /*!< DCB DHCSR: Halt control Mask */
1945
1946 #define DCB_DHCSR_C_DEBUGEN_Pos             0U                                            /*!< DCB DHCSR: Debug enable control Position */
1947 #define DCB_DHCSR_C_DEBUGEN_Msk            (0x1UL /*<< DCB_DHCSR_C_DEBUGEN_Pos*/)         /*!< DCB DHCSR: Debug enable control Mask */
1948
1949 /* DCRSR, Debug Core Register Select Register Definitions */
1950 #define DCB_DCRSR_REGWnR_Pos               16U                                            /*!< DCB DCRSR: Register write/not-read Position */
1951 #define DCB_DCRSR_REGWnR_Msk               (0x1UL << DCB_DCRSR_REGWnR_Pos)                /*!< DCB DCRSR: Register write/not-read Mask */
1952
1953 #define DCB_DCRSR_REGSEL_Pos                0U                                            /*!< DCB DCRSR: Register selector Position */
1954 #define DCB_DCRSR_REGSEL_Msk               (0x7FUL /*<< DCB_DCRSR_REGSEL_Pos*/)           /*!< DCB DCRSR: Register selector Mask */
1955
1956 /* DCRDR, Debug Core Register Data Register Definitions */
1957 #define DCB_DCRDR_DBGTMP_Pos                0U                                            /*!< DCB DCRDR: Data temporary buffer Position */
1958 #define DCB_DCRDR_DBGTMP_Msk               (0xFFFFFFFFUL /*<< DCB_DCRDR_DBGTMP_Pos*/)     /*!< DCB DCRDR: Data temporary buffer Mask */
1959
1960 /* DEMCR, Debug Exception and Monitor Control Register Definitions */
1961 #define DCB_DEMCR_TRCENA_Pos               24U                                            /*!< DCB DEMCR: Trace enable Position */
1962 #define DCB_DEMCR_TRCENA_Msk               (0x1UL << DCB_DEMCR_TRCENA_Pos)                /*!< DCB DEMCR: Trace enable Mask */
1963
1964 #define DCB_DEMCR_MONPRKEY_Pos             23U                                            /*!< DCB DEMCR: Monitor pend req key Position */
1965 #define DCB_DEMCR_MONPRKEY_Msk             (0x1UL << DCB_DEMCR_MONPRKEY_Pos)              /*!< DCB DEMCR: Monitor pend req key Mask */
1966
1967 #define DCB_DEMCR_UMON_EN_Pos              21U                                            /*!< DCB DEMCR: Unprivileged monitor enable Position */
1968 #define DCB_DEMCR_UMON_EN_Msk              (0x1UL << DCB_DEMCR_UMON_EN_Pos)               /*!< DCB DEMCR: Unprivileged monitor enable Mask */
1969
1970 #define DCB_DEMCR_SDME_Pos                 20U                                            /*!< DCB DEMCR: Secure DebugMonitor enable Position */
1971 #define DCB_DEMCR_SDME_Msk                 (0x1UL << DCB_DEMCR_SDME_Pos)                  /*!< DCB DEMCR: Secure DebugMonitor enable Mask */
1972
1973 #define DCB_DEMCR_MON_REQ_Pos              19U                                            /*!< DCB DEMCR: Monitor request Position */
1974 #define DCB_DEMCR_MON_REQ_Msk              (0x1UL << DCB_DEMCR_MON_REQ_Pos)               /*!< DCB DEMCR: Monitor request Mask */
1975
1976 #define DCB_DEMCR_MON_STEP_Pos             18U                                            /*!< DCB DEMCR: Monitor step Position */
1977 #define DCB_DEMCR_MON_STEP_Msk             (0x1UL << DCB_DEMCR_MON_STEP_Pos)              /*!< DCB DEMCR: Monitor step Mask */
1978
1979 #define DCB_DEMCR_MON_PEND_Pos             17U                                            /*!< DCB DEMCR: Monitor pend Position */
1980 #define DCB_DEMCR_MON_PEND_Msk             (0x1UL << DCB_DEMCR_MON_PEND_Pos)              /*!< DCB DEMCR: Monitor pend Mask */
1981
1982 #define DCB_DEMCR_MON_EN_Pos               16U                                            /*!< DCB DEMCR: Monitor enable Position */
1983 #define DCB_DEMCR_MON_EN_Msk               (0x1UL << DCB_DEMCR_MON_EN_Pos)                /*!< DCB DEMCR: Monitor enable Mask */
1984
1985 #define DCB_DEMCR_VC_SFERR_Pos             11U                                            /*!< DCB DEMCR: Vector Catch SecureFault Position */
1986 #define DCB_DEMCR_VC_SFERR_Msk             (0x1UL << DCB_DEMCR_VC_SFERR_Pos)              /*!< DCB DEMCR: Vector Catch SecureFault Mask */
1987
1988 #define DCB_DEMCR_VC_HARDERR_Pos           10U                                            /*!< DCB DEMCR: Vector Catch HardFault errors Position */
1989 #define DCB_DEMCR_VC_HARDERR_Msk           (0x1UL << DCB_DEMCR_VC_HARDERR_Pos)            /*!< DCB DEMCR: Vector Catch HardFault errors Mask */
1990
1991 #define DCB_DEMCR_VC_INTERR_Pos             9U                                            /*!< DCB DEMCR: Vector Catch interrupt errors Position */
1992 #define DCB_DEMCR_VC_INTERR_Msk            (0x1UL << DCB_DEMCR_VC_INTERR_Pos)             /*!< DCB DEMCR: Vector Catch interrupt errors Mask */
1993
1994 #define DCB_DEMCR_VC_BUSERR_Pos             8U                                            /*!< DCB DEMCR: Vector Catch BusFault errors Position */
1995 #define DCB_DEMCR_VC_BUSERR_Msk            (0x1UL << DCB_DEMCR_VC_BUSERR_Pos)             /*!< DCB DEMCR: Vector Catch BusFault errors Mask */
1996
1997 #define DCB_DEMCR_VC_STATERR_Pos            7U                                            /*!< DCB DEMCR: Vector Catch state errors Position */
1998 #define DCB_DEMCR_VC_STATERR_Msk           (0x1UL << DCB_DEMCR_VC_STATERR_Pos)            /*!< DCB DEMCR: Vector Catch state errors Mask */
1999
2000 #define DCB_DEMCR_VC_CHKERR_Pos             6U                                            /*!< DCB DEMCR: Vector Catch check errors Position */
2001 #define DCB_DEMCR_VC_CHKERR_Msk            (0x1UL << DCB_DEMCR_VC_CHKERR_Pos)             /*!< DCB DEMCR: Vector Catch check errors Mask */
2002
2003 #define DCB_DEMCR_VC_NOCPERR_Pos            5U                                            /*!< DCB DEMCR: Vector Catch NOCP errors Position */
2004 #define DCB_DEMCR_VC_NOCPERR_Msk           (0x1UL << DCB_DEMCR_VC_NOCPERR_Pos)            /*!< DCB DEMCR: Vector Catch NOCP errors Mask */
2005
2006 #define DCB_DEMCR_VC_MMERR_Pos              4U                                            /*!< DCB DEMCR: Vector Catch MemManage errors Position */
2007 #define DCB_DEMCR_VC_MMERR_Msk             (0x1UL << DCB_DEMCR_VC_MMERR_Pos)              /*!< DCB DEMCR: Vector Catch MemManage errors Mask */
2008
2009 #define DCB_DEMCR_VC_CORERESET_Pos          0U                                            /*!< DCB DEMCR: Vector Catch Core reset Position */
2010 #define DCB_DEMCR_VC_CORERESET_Msk         (0x1UL /*<< DCB_DEMCR_VC_CORERESET_Pos*/)      /*!< DCB DEMCR: Vector Catch Core reset Mask */
2011
2012 /* DAUTHCTRL, Debug Authentication Control Register Definitions */
2013 #define DCB_DAUTHCTRL_INTSPNIDEN_Pos        3U                                            /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Position */
2014 #define DCB_DAUTHCTRL_INTSPNIDEN_Msk       (0x1UL << DCB_DAUTHCTRL_INTSPNIDEN_Pos)        /*!< DCB DAUTHCTRL: Internal Secure non-invasive debug enable Mask */
2015
2016 #define DCB_DAUTHCTRL_SPNIDENSEL_Pos        2U                                            /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Position */
2017 #define DCB_DAUTHCTRL_SPNIDENSEL_Msk       (0x1UL << DCB_DAUTHCTRL_SPNIDENSEL_Pos)        /*!< DCB DAUTHCTRL: Secure non-invasive debug enable select Mask */
2018
2019 #define DCB_DAUTHCTRL_INTSPIDEN_Pos         1U                                            /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Position */
2020 #define DCB_DAUTHCTRL_INTSPIDEN_Msk        (0x1UL << DCB_DAUTHCTRL_INTSPIDEN_Pos)         /*!< DCB DAUTHCTRL: Internal Secure invasive debug enable Mask */
2021
2022 #define DCB_DAUTHCTRL_SPIDENSEL_Pos         0U                                            /*!< DCB DAUTHCTRL: Secure invasive debug enable select Position */
2023 #define DCB_DAUTHCTRL_SPIDENSEL_Msk        (0x1UL /*<< DCB_DAUTHCTRL_SPIDENSEL_Pos*/)     /*!< DCB DAUTHCTRL: Secure invasive debug enable select Mask */
2024
2025 /* DSCSR, Debug Security Control and Status Register Definitions */
2026 #define DCB_DSCSR_CDSKEY_Pos               17U                                            /*!< DCB DSCSR: CDS write-enable key Position */
2027 #define DCB_DSCSR_CDSKEY_Msk               (0x1UL << DCB_DSCSR_CDSKEY_Pos)                /*!< DCB DSCSR: CDS write-enable key Mask */
2028
2029 #define DCB_DSCSR_CDS_Pos                  16U                                            /*!< DCB DSCSR: Current domain Secure Position */
2030 #define DCB_DSCSR_CDS_Msk                  (0x1UL << DCB_DSCSR_CDS_Pos)                   /*!< DCB DSCSR: Current domain Secure Mask */
2031
2032 #define DCB_DSCSR_SBRSEL_Pos                1U                                            /*!< DCB DSCSR: Secure banked register select Position */
2033 #define DCB_DSCSR_SBRSEL_Msk               (0x1UL << DCB_DSCSR_SBRSEL_Pos)                /*!< DCB DSCSR: Secure banked register select Mask */
2034
2035 #define DCB_DSCSR_SBRSELEN_Pos              0U                                            /*!< DCB DSCSR: Secure banked register select enable Position */
2036 #define DCB_DSCSR_SBRSELEN_Msk             (0x1UL /*<< DCB_DSCSR_SBRSELEN_Pos*/)          /*!< DCB DSCSR: Secure banked register select enable Mask */
2037
2038 /*@} end of group CMSIS_DCB */
2039
2040
2041
2042 /**
2043   \ingroup  CMSIS_core_register
2044   \defgroup CMSIS_DIB       Debug Identification Block
2045   \brief    Type definitions for the Debug Identification Block Registers
2046   @{
2047  */
2048
2049 /**
2050   \brief  Structure type to access the Debug Identification Block Registers (DIB).
2051  */
2052 typedef struct
2053 {
2054   __OM  uint32_t DLAR;                   /*!< Offset: 0x000 ( /W)  SCS Software Lock Access Register */
2055   __IM  uint32_t DLSR;                   /*!< Offset: 0x004 (R/ )  SCS Software Lock Status Register */
2056   __IM  uint32_t DAUTHSTATUS;            /*!< Offset: 0x008 (R/ )  Debug Authentication Status Register */
2057   __IM  uint32_t DDEVARCH;               /*!< Offset: 0x00C (R/ )  SCS Device Architecture Register */
2058   __IM  uint32_t DDEVTYPE;               /*!< Offset: 0x010 (R/ )  SCS Device Type Register */
2059 } DIB_Type;
2060
2061 /* DLAR, SCS Software Lock Access Register Definitions */
2062 #define DIB_DLAR_KEY_Pos                    0U                                            /*!< DIB DLAR: KEY Position */
2063 #define DIB_DLAR_KEY_Msk                   (0xFFFFFFFFUL /*<< DIB_DLAR_KEY_Pos */)        /*!< DIB DLAR: KEY Mask */
2064
2065 /* DLSR, SCS Software Lock Status Register Definitions */
2066 #define DIB_DLSR_nTT_Pos                    2U                                            /*!< DIB DLSR: Not thirty-two bit Position */
2067 #define DIB_DLSR_nTT_Msk                   (0x1UL << DIB_DLSR_nTT_Pos )                   /*!< DIB DLSR: Not thirty-two bit Mask */
2068
2069 #define DIB_DLSR_SLK_Pos                    1U                                            /*!< DIB DLSR: Software Lock status Position */
2070 #define DIB_DLSR_SLK_Msk                   (0x1UL << DIB_DLSR_SLK_Pos )                   /*!< DIB DLSR: Software Lock status Mask */
2071
2072 #define DIB_DLSR_SLI_Pos                    0U                                            /*!< DIB DLSR: Software Lock implemented Position */
2073 #define DIB_DLSR_SLI_Msk                   (0x1UL /*<< DIB_DLSR_SLI_Pos*/)                /*!< DIB DLSR: Software Lock implemented Mask */
2074
2075 /* DAUTHSTATUS, Debug Authentication Status Register Definitions */
2076 #define DIB_DAUTHSTATUS_SNID_Pos            6U                                            /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Position */
2077 #define DIB_DAUTHSTATUS_SNID_Msk           (0x3UL << DIB_DAUTHSTATUS_SNID_Pos )           /*!< DIB DAUTHSTATUS: Secure Non-invasive Debug Mask */
2078
2079 #define DIB_DAUTHSTATUS_SID_Pos             4U                                            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Position */
2080 #define DIB_DAUTHSTATUS_SID_Msk            (0x3UL << DIB_DAUTHSTATUS_SID_Pos )            /*!< DIB DAUTHSTATUS: Secure Invasive Debug Mask */
2081
2082 #define DIB_DAUTHSTATUS_NSNID_Pos           2U                                            /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Position */
2083 #define DIB_DAUTHSTATUS_NSNID_Msk          (0x3UL << DIB_DAUTHSTATUS_NSNID_Pos )          /*!< DIB DAUTHSTATUS: Non-secure Non-invasive Debug Mask */
2084
2085 #define DIB_DAUTHSTATUS_NSID_Pos            0U                                            /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Position */
2086 #define DIB_DAUTHSTATUS_NSID_Msk           (0x3UL /*<< DIB_DAUTHSTATUS_NSID_Pos*/)        /*!< DIB DAUTHSTATUS: Non-secure Invasive Debug Mask */
2087
2088 /* DDEVARCH, SCS Device Architecture Register Definitions */
2089 #define DIB_DDEVARCH_ARCHITECT_Pos         21U                                            /*!< DIB DDEVARCH: Architect Position */
2090 #define DIB_DDEVARCH_ARCHITECT_Msk         (0x7FFUL << DIB_DDEVARCH_ARCHITECT_Pos )       /*!< DIB DDEVARCH: Architect Mask */
2091
2092 #define DIB_DDEVARCH_PRESENT_Pos           20U                                            /*!< DIB DDEVARCH: DEVARCH Present Position */
2093 #define DIB_DDEVARCH_PRESENT_Msk           (0x1FUL << DIB_DDEVARCH_PRESENT_Pos )          /*!< DIB DDEVARCH: DEVARCH Present Mask */
2094
2095 #define DIB_DDEVARCH_REVISION_Pos          16U                                            /*!< DIB DDEVARCH: Revision Position */
2096 #define DIB_DDEVARCH_REVISION_Msk          (0xFUL << DIB_DDEVARCH_REVISION_Pos )          /*!< DIB DDEVARCH: Revision Mask */
2097
2098 #define DIB_DDEVARCH_ARCHVER_Pos           12U                                            /*!< DIB DDEVARCH: Architecture Version Position */
2099 #define DIB_DDEVARCH_ARCHVER_Msk           (0xFUL << DIB_DDEVARCH_ARCHVER_Pos )           /*!< DIB DDEVARCH: Architecture Version Mask */
2100
2101 #define DIB_DDEVARCH_ARCHPART_Pos           0U                                            /*!< DIB DDEVARCH: Architecture Part Position */
2102 #define DIB_DDEVARCH_ARCHPART_Msk          (0xFFFUL /*<< DIB_DDEVARCH_ARCHPART_Pos*/)     /*!< DIB DDEVARCH: Architecture Part Mask */
2103
2104 /* DDEVTYPE, SCS Device Type Register Definitions */
2105 #define DIB_DDEVTYPE_SUB_Pos                4U                                            /*!< DIB DDEVTYPE: Sub-type Position */
2106 #define DIB_DDEVTYPE_SUB_Msk               (0xFUL << DIB_DDEVTYPE_SUB_Pos )               /*!< DIB DDEVTYPE: Sub-type Mask */
2107
2108 #define DIB_DDEVTYPE_MAJOR_Pos              0U                                            /*!< DIB DDEVTYPE: Major type Position */
2109 #define DIB_DDEVTYPE_MAJOR_Msk             (0xFUL /*<< DIB_DDEVTYPE_MAJOR_Pos*/)          /*!< DIB DDEVTYPE: Major type Mask */
2110
2111
2112 /*@} end of group CMSIS_DIB */
2113
2114
2115 /**
2116   \ingroup    CMSIS_core_register
2117   \defgroup   CMSIS_core_bitfield     Core register bit field macros
2118   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
2119   @{
2120  */
2121
2122 /**
2123   \brief   Mask and shift a bit field value for use in a register bit range.
2124   \param[in] field  Name of the register bit field.
2125   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
2126   \return           Masked and shifted value.
2127 */
2128 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
2129
2130 /**
2131   \brief     Mask and shift a register value to extract a bit filed value.
2132   \param[in] field  Name of the register bit field.
2133   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
2134   \return           Masked and shifted bit field value.
2135 */
2136 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
2137
2138 /*@} end of group CMSIS_core_bitfield */
2139
2140
2141 /**
2142   \ingroup    CMSIS_core_register
2143   \defgroup   CMSIS_core_base     Core Definitions
2144   \brief      Definitions for base addresses, unions, and structures.
2145   @{
2146  */
2147
2148 /* Memory mapping of Core Hardware */
2149   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
2150   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
2151   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
2152   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
2153   #define DCB_BASE            (0xE000EDF0UL)                             /*!< DCB Base Address */
2154   #define DIB_BASE            (0xE000EFB0UL)                             /*!< DIB Base Address */
2155   #define EMSS_BASE           (0xE001E000UL)                             /*!<Enhanced Memory SubSystem Base Address */
2156   
2157   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
2158   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
2159   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
2160
2161   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
2162   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
2163   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
2164   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
2165   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
2166   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
2167   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
2168   #define DCB                 ((DCB_Type       *)     DCB_BASE         ) /*!< DCB configuration struct */
2169   #define DIB                 ((DIB_Type       *)     DIB_BASE         ) /*!< DIB configuration struct */
2170   #define EMSS                ((EMSS_Type      *)     EMSS_BASE        ) /*!<Ehanced MSS Registers struct */
2171
2172   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2173     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
2174     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
2175   #endif
2176
2177   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2178     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
2179     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
2180   #endif
2181
2182   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
2183   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
2184
2185 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2186   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
2187
2188   #define DCB_BASE_NS         (0xE002EDF0UL)                             /*!< DCB Base Address                  (non-secure address space) */
2189   #define DIB_BASE_NS         (0xE002EFB0UL)                             /*!< DIB Base Address                  (non-secure address space) */
2190   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
2191   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
2192   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
2193
2194   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
2195   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
2196   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
2197   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
2198   #define DCB_NS              ((DCB_Type       *)     DCB_BASE_NS      ) /*!< DCB configuration struct          (non-secure address space) */
2199   #define DIB_NS              ((DIB_Type       *)     DIB_BASE_NS      ) /*!< DIB configuration struct          (non-secure address space) */
2200
2201   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2202     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2203     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2204   #endif
2205
2206   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2207   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2208
2209 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2210 /*@} */
2211
2212
2213
2214 /*******************************************************************************
2215  *                Hardware Abstraction Layer
2216   Core Function Interface contains:
2217   - Core NVIC Functions
2218   - Core SysTick Functions
2219   - Core Debug Functions
2220   - Core Register Access Functions
2221  ******************************************************************************/
2222 /**
2223   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2224 */
2225
2226
2227
2228 /* ##########################   NVIC functions  #################################### */
2229 /**
2230   \ingroup  CMSIS_Core_FunctionInterface
2231   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2232   \brief    Functions that manage interrupts and exceptions via the NVIC.
2233   @{
2234  */
2235
2236 #ifdef CMSIS_NVIC_VIRTUAL
2237   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
2238     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
2239   #endif
2240   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
2241 #else
2242   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
2243   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
2244   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
2245   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
2246   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
2247   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
2248   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
2249   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
2250   #define NVIC_GetActive              __NVIC_GetActive
2251   #define NVIC_SetPriority            __NVIC_SetPriority
2252   #define NVIC_GetPriority            __NVIC_GetPriority
2253   #define NVIC_SystemReset            __NVIC_SystemReset
2254   #define SW_SystemReset              __SW_SystemReset
2255 #endif /* CMSIS_NVIC_VIRTUAL */
2256
2257 #ifdef CMSIS_VECTAB_VIRTUAL
2258   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2259     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
2260   #endif
2261   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2262 #else
2263   #define NVIC_SetVector              __NVIC_SetVector
2264   #define NVIC_GetVector              __NVIC_GetVector
2265 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
2266
2267 #define NVIC_USER_IRQ_OFFSET          16
2268
2269
2270 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
2271
2272 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */ 
2273 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
2274
2275 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
2276 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
2277 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
2278 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
2279 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
2280 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
2281 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
2282 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
2283
2284 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
2285 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
2286 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
2287 #else 
2288 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
2289 #endif
2290
2291
2292 /**
2293   \brief   Set Priority Grouping
2294   \details Sets the priority grouping field using the required unlock sequence.
2295            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2296            Only values from 0..7 are used.
2297            In case of a conflict between priority grouping and available
2298            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2299   \param [in]      PriorityGroup  Priority grouping field.
2300  */
2301 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2302 {
2303   uint32_t reg_value;
2304   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2305
2306   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2307   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2308   reg_value  =  (reg_value                                   |
2309                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2310                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2311   SCB->AIRCR =  reg_value;
2312 }
2313
2314
2315 /**
2316   \brief   Get Priority Grouping
2317   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2318   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2319  */
2320 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)
2321 {
2322   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2323 }
2324
2325
2326 /**
2327   \brief   Enable Interrupt
2328   \details Enables a device specific interrupt in the NVIC interrupt controller.
2329   \param [in]      IRQn  Device specific interrupt number.
2330   \note    IRQn must not be negative.
2331  */
2332 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
2333 {
2334   if ((int32_t)(IRQn) >= 0)
2335   {
2336     __COMPILER_BARRIER();
2337     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2338     __COMPILER_BARRIER();
2339   }
2340 }
2341
2342
2343 /**
2344   \brief   Get Interrupt Enable status
2345   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2346   \param [in]      IRQn  Device specific interrupt number.
2347   \return             0  Interrupt is not enabled.
2348   \return             1  Interrupt is enabled.
2349   \note    IRQn must not be negative.
2350  */
2351 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
2352 {
2353   if ((int32_t)(IRQn) >= 0)
2354   {
2355     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2356   }
2357   else
2358   {
2359     return(0U);
2360   }
2361 }
2362
2363
2364 /**
2365   \brief   Disable Interrupt
2366   \details Disables a device specific interrupt in the NVIC interrupt controller.
2367   \param [in]      IRQn  Device specific interrupt number.
2368   \note    IRQn must not be negative.
2369  */
2370 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
2371 {
2372   if ((int32_t)(IRQn) >= 0)
2373   {
2374     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2375     __DSB();
2376     __ISB();
2377   }
2378 }
2379
2380
2381 /**
2382   \brief   Get Pending Interrupt
2383   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2384   \param [in]      IRQn  Device specific interrupt number.
2385   \return             0  Interrupt status is not pending.
2386   \return             1  Interrupt status is pending.
2387   \note    IRQn must not be negative.
2388  */
2389 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
2390 {
2391   if ((int32_t)(IRQn) >= 0)
2392   {
2393     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2394   }
2395   else
2396   {
2397     return(0U);
2398   }
2399 }
2400
2401
2402 /**
2403   \brief   Set Pending Interrupt
2404   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2405   \param [in]      IRQn  Device specific interrupt number.
2406   \note    IRQn must not be negative.
2407  */
2408 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
2409 {
2410   if ((int32_t)(IRQn) >= 0)
2411   {
2412     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2413   }
2414 }
2415
2416
2417 /**
2418   \brief   Clear Pending Interrupt
2419   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2420   \param [in]      IRQn  Device specific interrupt number.
2421   \note    IRQn must not be negative.
2422  */
2423 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2424 {
2425   if ((int32_t)(IRQn) >= 0)
2426   {
2427     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2428   }
2429 }
2430
2431
2432 /**
2433   \brief   Get Active Interrupt
2434   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2435   \param [in]      IRQn  Device specific interrupt number.
2436   \return             0  Interrupt status is not active.
2437   \return             1  Interrupt status is active.
2438   \note    IRQn must not be negative.
2439  */
2440 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
2441 {
2442   if ((int32_t)(IRQn) >= 0)
2443   {
2444     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2445   }
2446   else
2447   {
2448     return(0U);
2449   }
2450 }
2451
2452
2453 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2454 /**
2455   \brief   Get Interrupt Target State
2456   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2457   \param [in]      IRQn  Device specific interrupt number.
2458   \return             0  if interrupt is assigned to Secure
2459   \return             1  if interrupt is assigned to Non Secure
2460   \note    IRQn must not be negative.
2461  */
2462 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2463 {
2464   if ((int32_t)(IRQn) >= 0)
2465   {
2466     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2467   }
2468   else
2469   {
2470     return(0U);
2471   }
2472 }
2473
2474
2475 /**
2476   \brief   Set Interrupt Target State
2477   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2478   \param [in]      IRQn  Device specific interrupt number.
2479   \return             0  if interrupt is assigned to Secure
2480                       1  if interrupt is assigned to Non Secure
2481   \note    IRQn must not be negative.
2482  */
2483 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2484 {
2485   if ((int32_t)(IRQn) >= 0)
2486   {
2487     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2488     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2489   }
2490   else
2491   {
2492     return(0U);
2493   }
2494 }
2495
2496
2497 /**
2498   \brief   Clear Interrupt Target State
2499   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2500   \param [in]      IRQn  Device specific interrupt number.
2501   \return             0  if interrupt is assigned to Secure
2502                       1  if interrupt is assigned to Non Secure
2503   \note    IRQn must not be negative.
2504  */
2505 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2506 {
2507   if ((int32_t)(IRQn) >= 0)
2508   {
2509     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2510     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2511   }
2512   else
2513   {
2514     return(0U);
2515   }
2516 }
2517 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2518
2519
2520 /**
2521   \brief   Set Interrupt Priority
2522   \details Sets the priority of a device specific interrupt or a processor exception.
2523            The interrupt number can be positive to specify a device specific interrupt,
2524            or negative to specify a processor exception.
2525   \param [in]      IRQn  Interrupt number.
2526   \param [in]  priority  Priority to set.
2527   \note    The priority cannot be set for every processor exception.
2528  */
2529 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2530 {
2531   if ((int32_t)(IRQn) >= 0)
2532   {
2533     NVIC->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2534   }
2535   else
2536   {
2537     SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2538   }
2539 }
2540
2541
2542 /**
2543   \brief   Get Interrupt Priority
2544   \details Reads the priority of a device specific interrupt or a processor exception.
2545            The interrupt number can be positive to specify a device specific interrupt,
2546            or negative to specify a processor exception.
2547   \param [in]   IRQn  Interrupt number.
2548   \return             Interrupt Priority.
2549                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2550  */
2551 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
2552 {
2553
2554   if ((int32_t)(IRQn) >= 0)
2555   {
2556     return(((uint32_t)NVIC->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2557   }
2558   else
2559   {
2560     return(((uint32_t)SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2561   }
2562 }
2563
2564
2565 /**
2566   \brief   Encode Priority
2567   \details Encodes the priority for an interrupt with the given priority group,
2568            preemptive priority value, and subpriority value.
2569            In case of a conflict between priority grouping and available
2570            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2571   \param [in]     PriorityGroup  Used priority group.
2572   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2573   \param [in]       SubPriority  Subpriority value (starting from 0).
2574   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2575  */
2576 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2577 {
2578   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2579   uint32_t PreemptPriorityBits;
2580   uint32_t SubPriorityBits;
2581
2582   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2583   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2584
2585   return (
2586            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2587            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2588          );
2589 }
2590
2591
2592 /**
2593   \brief   Decode Priority
2594   \details Decodes an interrupt priority value with a given priority group to
2595            preemptive priority value and subpriority value.
2596            In case of a conflict between priority grouping and available
2597            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2598   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2599   \param [in]     PriorityGroup  Used priority group.
2600   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2601   \param [out]     pSubPriority  Subpriority value (starting from 0).
2602  */
2603 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2604 {
2605   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2606   uint32_t PreemptPriorityBits;
2607   uint32_t SubPriorityBits;
2608
2609   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2610   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2611
2612   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2613   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2614 }
2615
2616
2617 /**
2618   \brief   Set Interrupt Vector
2619   \details Sets an interrupt vector in SRAM based interrupt vector table.
2620            The interrupt number can be positive to specify a device specific interrupt,
2621            or negative to specify a processor exception.
2622            VTOR must been relocated to SRAM before.
2623   \param [in]   IRQn      Interrupt number
2624   \param [in]   vector    Address of interrupt handler function
2625  */
2626 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
2627 {
2628   uint32_t *vectors = (uint32_t *) ((uintptr_t) SCB->VTOR);
2629   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
2630   __DSB();
2631 }
2632
2633
2634 /**
2635   \brief   Get Interrupt Vector
2636   \details Reads an interrupt vector from interrupt vector table.
2637            The interrupt number can be positive to specify a device specific interrupt,
2638            or negative to specify a processor exception.
2639   \param [in]   IRQn      Interrupt number.
2640   \return                 Address of interrupt handler function
2641  */
2642 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
2643 {
2644   uint32_t *vectors = (uint32_t *) ((uintptr_t) SCB->VTOR);
2645   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
2646 }
2647
2648
2649 /**
2650   \brief   System Reset
2651   \details Initiates a system reset request to reset the MCU.
2652  */
2653 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
2654 {
2655   __DSB();                                                          /* Ensure all outstanding memory accesses including
2656                                                                        buffered write are completed before reset */
2657   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2658                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2659                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2660   __DSB();                                                          /* Ensure completion of memory access */
2661
2662   for(;;)                                                           /* wait until reset */
2663   {
2664     __NOP();
2665   }
2666 }
2667
2668 /**
2669   \brief   Software Reset
2670   \details Initiates a system reset request to reset the CPU.
2671  */
2672 __NO_RETURN __STATIC_INLINE void __SW_SystemReset(void)
2673 {
2674   __DSB();                                                          /* Ensure all outstanding memory accesses including
2675                                                                        buffered write are completed before reset */
2676   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2677                            (SCB->AIRCR & SCB_AIRCR_BFHFNMINS_Msk) | /* Keep BFHFNMINS unchanged. Use this Reset function in case your case need to keep it */
2678                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) | /* Keep priority group unchanged */
2679                             SCB_AIRCR_SYSRESETREQ_Msk    );         
2680   __DSB();                                                          /* Ensure completion of memory access */
2681
2682   for(;;)                                                           /* wait until reset */
2683   {
2684     __NOP();
2685   }
2686 }
2687
2688
2689 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2690 /**
2691   \brief   Set Priority Grouping (non-secure)
2692   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2693            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2694            Only values from 0..7 are used.
2695            In case of a conflict between priority grouping and available
2696            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2697   \param [in]      PriorityGroup  Priority grouping field.
2698  */
2699 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2700 {
2701   uint32_t reg_value;
2702   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2703
2704   reg_value  =  SCB_NS->AIRCR;                                                /* read old register configuration    */
2705   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2706   reg_value  =  (reg_value                                   |
2707                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2708                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2709   SCB_NS->AIRCR =  reg_value;
2710 }
2711
2712
2713 /**
2714   \brief   Get Priority Grouping (non-secure)
2715   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2716   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2717  */
2718 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2719 {
2720   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2721 }
2722
2723
2724 /**
2725   \brief   Enable Interrupt (non-secure)
2726   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2727   \param [in]      IRQn  Device specific interrupt number.
2728   \note    IRQn must not be negative.
2729  */
2730 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2731 {
2732   if ((int32_t)(IRQn) >= 0)
2733   {
2734     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2735   }
2736 }
2737
2738
2739 /**
2740   \brief   Get Interrupt Enable status (non-secure)
2741   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2742   \param [in]      IRQn  Device specific interrupt number.
2743   \return             0  Interrupt is not enabled.
2744   \return             1  Interrupt is enabled.
2745   \note    IRQn must not be negative.
2746  */
2747 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2748 {
2749   if ((int32_t)(IRQn) >= 0)
2750   {
2751     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2752   }
2753   else
2754   {
2755     return(0U);
2756   }
2757 }
2758
2759
2760 /**
2761   \brief   Disable Interrupt (non-secure)
2762   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2763   \param [in]      IRQn  Device specific interrupt number.
2764   \note    IRQn must not be negative.
2765  */
2766 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2767 {
2768   if ((int32_t)(IRQn) >= 0)
2769   {
2770     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2771   }
2772 }
2773
2774
2775 /**
2776   \brief   Get Pending Interrupt (non-secure)
2777   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2778   \param [in]      IRQn  Device specific interrupt number.
2779   \return             0  Interrupt status is not pending.
2780   \return             1  Interrupt status is pending.
2781   \note    IRQn must not be negative.
2782  */
2783 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2784 {
2785   if ((int32_t)(IRQn) >= 0)
2786   {
2787     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2788   }
2789   else
2790   {
2791     return(0U);
2792   }
2793 }
2794
2795
2796 /**
2797   \brief   Set Pending Interrupt (non-secure)
2798   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2799   \param [in]      IRQn  Device specific interrupt number.
2800   \note    IRQn must not be negative.
2801  */
2802 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2803 {
2804   if ((int32_t)(IRQn) >= 0)
2805   {
2806     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2807   }
2808 }
2809
2810
2811 /**
2812   \brief   Clear Pending Interrupt (non-secure)
2813   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2814   \param [in]      IRQn  Device specific interrupt number.
2815   \note    IRQn must not be negative.
2816  */
2817 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2818 {
2819   if ((int32_t)(IRQn) >= 0)
2820   {
2821     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2822   }
2823 }
2824
2825
2826 /**
2827   \brief   Get Active Interrupt (non-secure)
2828   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2829   \param [in]      IRQn  Device specific interrupt number.
2830   \return             0  Interrupt status is not active.
2831   \return             1  Interrupt status is active.
2832   \note    IRQn must not be negative.
2833  */
2834 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2835 {
2836   if ((int32_t)(IRQn) >= 0)
2837   {
2838     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2839   }
2840   else
2841   {
2842     return(0U);
2843   }
2844 }
2845
2846
2847 /**
2848   \brief   Set Interrupt Priority (non-secure)
2849   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2850            The interrupt number can be positive to specify a device specific interrupt,
2851            or negative to specify a processor exception.
2852   \param [in]      IRQn  Interrupt number.
2853   \param [in]  priority  Priority to set.
2854   \note    The priority cannot be set for every non-secure processor exception.
2855  */
2856 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2857 {
2858   if ((int32_t)(IRQn) >= 0)
2859   {
2860     NVIC_NS->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2861   }
2862   else
2863   {
2864     SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2865   }
2866 }
2867
2868
2869 /**
2870   \brief   Get Interrupt Priority (non-secure)
2871   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2872            The interrupt number can be positive to specify a device specific interrupt,
2873            or negative to specify a processor exception.
2874   \param [in]   IRQn  Interrupt number.
2875   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2876  */
2877 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2878 {
2879
2880   if ((int32_t)(IRQn) >= 0)
2881   {
2882     return(((uint32_t)NVIC_NS->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2883   }
2884   else
2885   {
2886     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2887   }
2888 }
2889 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2890
2891 /*@} end of CMSIS_Core_NVICFunctions */
2892
2893 /* ##########################  MPU functions  #################################### */
2894
2895 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2896
2897   #include "m-profile/armv8m_mpu.h"
2898
2899 #endif
2900
2901 /* ##########################  FPU functions  #################################### */
2902 /**
2903   \ingroup  CMSIS_Core_FunctionInterface
2904   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2905   \brief    Function that provides FPU type.
2906   @{
2907  */
2908
2909 /**
2910   \brief   get FPU type
2911   \details returns the FPU type
2912   \returns
2913    - \b  0: No FPU
2914    - \b  1: Single precision FPU
2915    - \b  2: Double + Single precision FPU
2916  */
2917 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2918 {
2919   uint32_t mvfr0;
2920
2921   mvfr0 = FPU->MVFR0;
2922   if      ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x220U)
2923   {
2924     return 2U;           /* Double + Single precision FPU */
2925   }
2926   else if ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x020U)
2927   {
2928     return 1U;           /* Single precision FPU */
2929   }
2930   else
2931   {
2932     return 0U;           /* No FPU */
2933   }
2934 }
2935
2936
2937 /*@} end of CMSIS_Core_FpuFunctions */
2938
2939
2940
2941 /* ##########################   SAU functions  #################################### */
2942 /**
2943   \ingroup  CMSIS_Core_FunctionInterface
2944   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2945   \brief    Functions that configure the SAU.
2946   @{
2947  */
2948
2949 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2950
2951 /**
2952   \brief   Enable SAU
2953   \details Enables the Security Attribution Unit (SAU).
2954  */
2955 __STATIC_INLINE void TZ_SAU_Enable(void)
2956 {
2957     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2958 }
2959
2960
2961
2962 /**
2963   \brief   Disable SAU
2964   \details Disables the Security Attribution Unit (SAU).
2965  */
2966 __STATIC_INLINE void TZ_SAU_Disable(void)
2967 {
2968     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2969 }
2970
2971 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2972
2973 /*@} end of CMSIS_Core_SAUFunctions */
2974
2975
2976
2977 /* ##################################    Debug Control function  ############################################ */
2978 /**
2979   \ingroup  CMSIS_Core_FunctionInterface
2980   \defgroup CMSIS_Core_DCBFunctions Debug Control Functions
2981   \brief    Functions that access the Debug Control Block.
2982   @{
2983  */
2984
2985
2986 /**
2987   \brief   Set Debug Authentication Control Register
2988   \details writes to Debug Authentication Control register.
2989   \param [in]  value  value to be writen.
2990  */
2991 __STATIC_INLINE void DCB_SetAuthCtrl(uint32_t value)
2992 {
2993     __DSB();
2994     __ISB();
2995     DCB->DAUTHCTRL = value;
2996     __DSB();
2997     __ISB();
2998 }
2999
3000
3001 /**
3002   \brief   Get Debug Authentication Control Register
3003   \details Reads Debug Authentication Control register.
3004   \return             Debug Authentication Control Register.
3005  */
3006 __STATIC_INLINE uint32_t DCB_GetAuthCtrl(void)
3007 {
3008     return (DCB->DAUTHCTRL);
3009 }
3010
3011
3012 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3013 /**
3014   \brief   Set Debug Authentication Control Register (non-secure)
3015   \details writes to non-secure Debug Authentication Control register when in secure state.
3016   \param [in]  value  value to be writen
3017  */
3018 __STATIC_INLINE void TZ_DCB_SetAuthCtrl_NS(uint32_t value)
3019 {
3020     __DSB();
3021     __ISB();
3022     DCB_NS->DAUTHCTRL = value;
3023     __DSB();
3024     __ISB();
3025 }
3026
3027
3028 /**
3029   \brief   Get Debug Authentication Control Register (non-secure)
3030   \details Reads non-secure Debug Authentication Control register when in secure state.
3031   \return             Debug Authentication Control Register.
3032  */
3033 __STATIC_INLINE uint32_t TZ_DCB_GetAuthCtrl_NS(void)
3034 {
3035     return (DCB_NS->DAUTHCTRL);
3036 }
3037 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3038
3039 /*@} end of CMSIS_Core_DCBFunctions */
3040
3041
3042
3043
3044 /* ##################################    Debug Identification function  ############################################ */
3045 /**
3046   \ingroup  CMSIS_Core_FunctionInterface
3047   \defgroup CMSIS_Core_DIBFunctions Debug Identification Functions
3048   \brief    Functions that access the Debug Identification Block.
3049   @{
3050  */
3051
3052
3053 /**
3054   \brief   Get Debug Authentication Status Register
3055   \details Reads Debug Authentication Status register.
3056   \return             Debug Authentication Status Register.
3057  */
3058 __STATIC_INLINE uint32_t DIB_GetAuthStatus(void)
3059 {
3060     return (DIB->DAUTHSTATUS);
3061 }
3062
3063
3064 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3065 /**
3066   \brief   Get Debug Authentication Status Register (non-secure)
3067   \details Reads non-secure Debug Authentication Status register when in secure state.
3068   \return             Debug Authentication Status Register.
3069  */
3070 __STATIC_INLINE uint32_t TZ_DIB_GetAuthStatus_NS(void)
3071 {
3072     return (DIB_NS->DAUTHSTATUS);
3073 }
3074 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3075
3076 /*@} end of CMSIS_Core_DCBFunctions */
3077
3078
3079 #if ((defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)) || \
3080      (defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)))
3081
3082 /* ##########################  Cache functions  #################################### */
3083 /**
3084   \ingroup  CMSIS_Core_FunctionInterface
3085   \defgroup CMSIS_Core_CacheFunctions Cache Functions
3086   \brief    Functions that configure Instruction and Data cache.
3087   @{
3088  */
3089
3090 /* Cache Size ID Register Macros */
3091 #define CCSIDR_WAYS(x)         (((x) & SCB_CCSIDR_ASSOCIATIVITY_Msk) >> SCB_CCSIDR_ASSOCIATIVITY_Pos)
3092 #define CCSIDR_SETS(x)         (((x) & SCB_CCSIDR_NUMSETS_Msk      ) >> SCB_CCSIDR_NUMSETS_Pos      )
3093
3094 #define __SCB_DCACHE_LINE_SIZE  32U /*!< STAR-MC1 cache line size is fixed to 32 bytes (8 words). See also register SCB_CCSIDR */
3095 #define __SCB_ICACHE_LINE_SIZE  32U /*!< STAR-MC1 cache line size is fixed to 32 bytes (8 words). See also register SCB_CCSIDR */
3096
3097 /**
3098   \brief   Enable I-Cache
3099   \details Turns on I-Cache
3100   */
3101 __STATIC_FORCEINLINE void SCB_EnableICache (void)
3102 {
3103   #if defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)
3104     if (SCB->CCR & SCB_CCR_IC_Msk) return;  /* return if ICache is already enabled */
3105
3106     __DSB();
3107     __ISB();
3108     SCB->ICIALLU = 0UL;                     /* invalidate I-Cache */
3109     __DSB();
3110     __ISB();
3111     SCB->CCR |=  (uint32_t)SCB_CCR_IC_Msk;  /* enable I-Cache */
3112     __DSB();
3113     __ISB();
3114   #endif
3115 }
3116
3117
3118 /**
3119   \brief   Disable I-Cache
3120   \details Turns off I-Cache
3121   */
3122 __STATIC_FORCEINLINE void SCB_DisableICache (void)
3123 {
3124   #if defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)
3125     __DSB();
3126     __ISB();
3127     SCB->CCR &= ~(uint32_t)SCB_CCR_IC_Msk;  /* disable I-Cache */
3128     SCB->ICIALLU = 0UL;                     /* invalidate I-Cache */
3129     __DSB();
3130     __ISB();
3131   #endif
3132 }
3133
3134
3135 /**
3136   \brief   Invalidate I-Cache
3137   \details Invalidates I-Cache
3138   */
3139 __STATIC_FORCEINLINE void SCB_InvalidateICache (void)
3140 {
3141   #if defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)
3142     __DSB();
3143     __ISB();
3144     SCB->ICIALLU = 0UL;
3145     __DSB();
3146     __ISB();
3147   #endif
3148 }
3149
3150
3151 /**
3152   \brief   I-Cache Invalidate by address
3153   \details Invalidates I-Cache for the given address.
3154            I-Cache is invalidated starting from a 32 byte aligned address in 32 byte granularity.
3155            I-Cache memory blocks which are part of given address + given size are invalidated.
3156   \param[in]   addr    address
3157   \param[in]   isize   size of memory block (in number of bytes)
3158 */
3159 __STATIC_FORCEINLINE void SCB_InvalidateICache_by_Addr (void *addr, int32_t isize)
3160 {
3161   #if defined (__ICACHE_PRESENT) && (__ICACHE_PRESENT == 1U)
3162     if ( isize > 0 ) {
3163        int32_t op_size = isize + (((uint32_t)addr) & (__SCB_ICACHE_LINE_SIZE - 1U));
3164       uint32_t op_addr = (uint32_t)addr /* & ~(__SCB_ICACHE_LINE_SIZE - 1U) */;
3165
3166       __DSB();
3167
3168       do {
3169         SCB->ICIMVAU = op_addr;             /* register accepts only 32byte aligned values, only bits 31..5 are valid */
3170         op_addr += __SCB_ICACHE_LINE_SIZE;
3171         op_size -= __SCB_ICACHE_LINE_SIZE;
3172       } while ( op_size > 0 );
3173
3174       __DSB();
3175       __ISB();
3176     }
3177   #endif
3178 }
3179
3180
3181 /**
3182   \brief   Enable D-Cache
3183   \details Turns on D-Cache
3184   */
3185 __STATIC_FORCEINLINE void SCB_EnableDCache (void)
3186 {
3187   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3188     uint32_t ccsidr;
3189     uint32_t sets;
3190     uint32_t ways;
3191
3192     if (SCB->CCR & SCB_CCR_DC_Msk) return;  /* return if DCache is already enabled */
3193
3194     SCB->CSSELR = 0U;                       /* select Level 1 data cache */
3195     __DSB();
3196
3197     ccsidr = SCB->CCSIDR;
3198
3199                                             /* invalidate D-Cache */
3200     sets = (uint32_t)(CCSIDR_SETS(ccsidr));
3201     do {
3202       ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
3203       do {
3204         SCB->DCISW = (((sets << SCB_DCISW_SET_Pos) & SCB_DCISW_SET_Msk) |
3205                       ((ways << SCB_DCISW_WAY_Pos) & SCB_DCISW_WAY_Msk)  );
3206         #if defined ( __CC_ARM )
3207           __schedule_barrier();
3208         #endif
3209       } while (ways-- != 0U);
3210     } while(sets-- != 0U);
3211     __DSB();
3212
3213     SCB->CCR |=  (uint32_t)SCB_CCR_DC_Msk;  /* enable D-Cache */
3214
3215     __DSB();
3216     __ISB();
3217   #endif
3218 }
3219
3220
3221 /**
3222   \brief   Disable D-Cache
3223   \details Turns off D-Cache
3224   */
3225 __STATIC_FORCEINLINE void SCB_DisableDCache (void)
3226 {
3227   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3228     uint32_t ccsidr;
3229     uint32_t sets;
3230     uint32_t ways;
3231
3232     SCB->CSSELR = 0U;                       /* select Level 1 data cache */
3233     __DSB();
3234
3235     SCB->CCR &= ~(uint32_t)SCB_CCR_DC_Msk;  /* disable D-Cache */
3236     __DSB();
3237
3238     ccsidr = SCB->CCSIDR;
3239
3240                                             /* clean & invalidate D-Cache */
3241     sets = (uint32_t)(CCSIDR_SETS(ccsidr));
3242     do {
3243       ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
3244       do {
3245         SCB->DCCISW = (((sets << SCB_DCCISW_SET_Pos) & SCB_DCCISW_SET_Msk) |
3246                        ((ways << SCB_DCCISW_WAY_Pos) & SCB_DCCISW_WAY_Msk)  );
3247         #if defined ( __CC_ARM )
3248           __schedule_barrier();
3249         #endif
3250       } while (ways-- != 0U);
3251     } while(sets-- != 0U);
3252
3253     __DSB();
3254     __ISB();
3255   #endif
3256 }
3257
3258
3259 /**
3260   \brief   Invalidate D-Cache
3261   \details Invalidates D-Cache
3262   */
3263 __STATIC_FORCEINLINE void SCB_InvalidateDCache (void)
3264 {
3265   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3266     uint32_t ccsidr;
3267     uint32_t sets;
3268     uint32_t ways;
3269
3270     SCB->CSSELR = 0U;                       /* select Level 1 data cache */
3271     __DSB();
3272
3273     ccsidr = SCB->CCSIDR;
3274
3275                                             /* invalidate D-Cache */
3276     sets = (uint32_t)(CCSIDR_SETS(ccsidr));
3277     do {
3278       ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
3279       do {
3280         SCB->DCISW = (((sets << SCB_DCISW_SET_Pos) & SCB_DCISW_SET_Msk) |
3281                       ((ways << SCB_DCISW_WAY_Pos) & SCB_DCISW_WAY_Msk)  );
3282         #if defined ( __CC_ARM )
3283           __schedule_barrier();
3284         #endif
3285       } while (ways-- != 0U);
3286     } while(sets-- != 0U);
3287
3288     __DSB();
3289     __ISB();
3290   #endif
3291 }
3292
3293
3294 /**
3295   \brief   Clean D-Cache
3296   \details Cleans D-Cache
3297   */
3298 __STATIC_FORCEINLINE void SCB_CleanDCache (void)
3299 {
3300   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3301     uint32_t ccsidr;
3302     uint32_t sets;
3303     uint32_t ways;
3304
3305     SCB->CSSELR = 0U;                       /* select Level 1 data cache */
3306     __DSB();
3307
3308     ccsidr = SCB->CCSIDR;
3309
3310                                             /* clean D-Cache */
3311     sets = (uint32_t)(CCSIDR_SETS(ccsidr));
3312     do {
3313       ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
3314       do {
3315         SCB->DCCSW = (((sets << SCB_DCCSW_SET_Pos) & SCB_DCCSW_SET_Msk) |
3316                       ((ways << SCB_DCCSW_WAY_Pos) & SCB_DCCSW_WAY_Msk)  );
3317         #if defined ( __CC_ARM )
3318           __schedule_barrier();
3319         #endif
3320       } while (ways-- != 0U);
3321     } while(sets-- != 0U);
3322
3323     __DSB();
3324     __ISB();
3325   #endif
3326 }
3327
3328
3329 /**
3330   \brief   Clean & Invalidate D-Cache
3331   \details Cleans and Invalidates D-Cache
3332   */
3333 __STATIC_FORCEINLINE void SCB_CleanInvalidateDCache (void)
3334 {
3335   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3336     uint32_t ccsidr;
3337     uint32_t sets;
3338     uint32_t ways;
3339
3340     SCB->CSSELR = 0U;                       /* select Level 1 data cache */
3341     __DSB();
3342
3343     ccsidr = SCB->CCSIDR;
3344
3345                                             /* clean & invalidate D-Cache */
3346     sets = (uint32_t)(CCSIDR_SETS(ccsidr));
3347     do {
3348       ways = (uint32_t)(CCSIDR_WAYS(ccsidr));
3349       do {
3350         SCB->DCCISW = (((sets << SCB_DCCISW_SET_Pos) & SCB_DCCISW_SET_Msk) |
3351                        ((ways << SCB_DCCISW_WAY_Pos) & SCB_DCCISW_WAY_Msk)  );
3352         #if defined ( __CC_ARM )
3353           __schedule_barrier();
3354         #endif
3355       } while (ways-- != 0U);
3356     } while(sets-- != 0U);
3357
3358     __DSB();
3359     __ISB();
3360   #endif
3361 }
3362
3363
3364 /**
3365   \brief   D-Cache Invalidate by address
3366   \details Invalidates D-Cache for the given address.
3367            D-Cache is invalidated starting from a 32 byte aligned address in 32 byte granularity.
3368            D-Cache memory blocks which are part of given address + given size are invalidated.
3369   \param[in]   addr    address
3370   \param[in]   dsize   size of memory block (in number of bytes)
3371 */
3372 __STATIC_FORCEINLINE void SCB_InvalidateDCache_by_Addr (void *addr, int32_t dsize)
3373 {
3374   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3375     if ( dsize > 0 ) { 
3376        int32_t op_size = dsize + (((uint32_t)addr) & (__SCB_DCACHE_LINE_SIZE - 1U));
3377       uint32_t op_addr = (uint32_t)addr /* & ~(__SCB_DCACHE_LINE_SIZE - 1U) */;
3378     
3379       __DSB();
3380
3381       do {
3382         SCB->DCIMVAC = op_addr;             /* register accepts only 32byte aligned values, only bits 31..5 are valid */
3383         op_addr += __SCB_DCACHE_LINE_SIZE;
3384         op_size -= __SCB_DCACHE_LINE_SIZE;
3385       } while ( op_size > 0 );
3386
3387       __DSB();
3388       __ISB();
3389     }
3390   #endif
3391 }
3392
3393
3394 /**
3395   \brief   D-Cache Clean by address
3396   \details Cleans D-Cache for the given address
3397            D-Cache is cleaned starting from a 32 byte aligned address in 32 byte granularity.
3398            D-Cache memory blocks which are part of given address + given size are cleaned.
3399   \param[in]   addr    address
3400   \param[in]   dsize   size of memory block (in number of bytes)
3401 */
3402 __STATIC_FORCEINLINE void SCB_CleanDCache_by_Addr (uint32_t *addr, int32_t dsize)
3403 {
3404   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3405     if ( dsize > 0 ) { 
3406        int32_t op_size = dsize + (((uint32_t)addr) & (__SCB_DCACHE_LINE_SIZE - 1U));
3407       uint32_t op_addr = (uint32_t)addr /* & ~(__SCB_DCACHE_LINE_SIZE - 1U) */;
3408     
3409       __DSB();
3410
3411       do {
3412         SCB->DCCMVAC = op_addr;             /* register accepts only 32byte aligned values, only bits 31..5 are valid */
3413         op_addr += __SCB_DCACHE_LINE_SIZE;
3414         op_size -= __SCB_DCACHE_LINE_SIZE;
3415       } while ( op_size > 0 );
3416
3417       __DSB();
3418       __ISB();
3419     }
3420   #endif
3421 }
3422
3423
3424 /**
3425   \brief   D-Cache Clean and Invalidate by address
3426   \details Cleans and invalidates D_Cache for the given address
3427            D-Cache is cleaned and invalidated starting from a 32 byte aligned address in 32 byte granularity.
3428            D-Cache memory blocks which are part of given address + given size are cleaned and invalidated.
3429   \param[in]   addr    address (aligned to 32-byte boundary)
3430   \param[in]   dsize   size of memory block (in number of bytes)
3431 */
3432 __STATIC_FORCEINLINE void SCB_CleanInvalidateDCache_by_Addr (uint32_t *addr, int32_t dsize)
3433 {
3434   #if defined (__DCACHE_PRESENT) && (__DCACHE_PRESENT == 1U)
3435     if ( dsize > 0 ) { 
3436        int32_t op_size = dsize + (((uint32_t)addr) & (__SCB_DCACHE_LINE_SIZE - 1U));
3437       uint32_t op_addr = (uint32_t)addr /* & ~(__SCB_DCACHE_LINE_SIZE - 1U) */;
3438     
3439       __DSB();
3440
3441       do {
3442         SCB->DCCIMVAC = op_addr;            /* register accepts only 32byte aligned values, only bits 31..5 are valid */
3443         op_addr +=          __SCB_DCACHE_LINE_SIZE;
3444         op_size -=          __SCB_DCACHE_LINE_SIZE;
3445       } while ( op_size > 0 );
3446
3447       __DSB();
3448       __ISB();
3449     }
3450   #endif
3451 }
3452
3453 /*@} end of CMSIS_Core_CacheFunctions */
3454 #endif
3455
3456
3457 /* ##################################    SysTick function  ############################################ */
3458 /**
3459   \ingroup  CMSIS_Core_FunctionInterface
3460   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
3461   \brief    Functions that configure the System.
3462   @{
3463  */
3464
3465 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
3466
3467 /**
3468   \brief   System Tick Configuration
3469   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
3470            Counter is in free running mode to generate periodic interrupts.
3471   \param [in]  ticks  Number of ticks between two interrupts.
3472   \return          0  Function succeeded.
3473   \return          1  Function failed.
3474   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
3475            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
3476            must contain a vendor-specific implementation of this function.
3477  */
3478 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
3479 {
3480   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
3481   {
3482     return (1UL);                                                   /* Reload value impossible */
3483   }
3484
3485   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
3486   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
3487   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
3488   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
3489                    SysTick_CTRL_TICKINT_Msk   |
3490                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
3491   return (0UL);                                                     /* Function successful */
3492 }
3493
3494 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
3495 /**
3496   \brief   System Tick Configuration (non-secure)
3497   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
3498            Counter is in free running mode to generate periodic interrupts.
3499   \param [in]  ticks  Number of ticks between two interrupts.
3500   \return          0  Function succeeded.
3501   \return          1  Function failed.
3502   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
3503            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
3504            must contain a vendor-specific implementation of this function.
3505
3506  */
3507 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
3508 {
3509   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
3510   {
3511     return (1UL);                                                         /* Reload value impossible */
3512   }
3513
3514   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
3515   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
3516   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
3517   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
3518                       SysTick_CTRL_TICKINT_Msk   |
3519                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
3520   return (0UL);                                                           /* Function successful */
3521 }
3522 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
3523
3524 #endif
3525
3526 /*@} end of CMSIS_Core_SysTickFunctions */
3527
3528
3529
3530 /* ##################################### Debug In/Output function ########################################### */
3531 /**
3532   \ingroup  CMSIS_Core_FunctionInterface
3533   \defgroup CMSIS_core_DebugFunctions ITM Functions
3534   \brief    Functions that access the ITM debug interface.
3535   @{
3536  */
3537
3538 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */
3539 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
3540
3541
3542 /**
3543   \brief   ITM Send Character
3544   \details Transmits a character via the ITM channel 0, and
3545            \li Just returns when no debugger is connected that has booked the output.
3546            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
3547   \param [in]     ch  Character to transmit.
3548   \returns            Character to transmit.
3549  */
3550 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
3551 {
3552   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
3553       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
3554   {
3555     while (ITM->PORT[0U].u32 == 0UL)
3556     {
3557       __NOP();
3558     }
3559     ITM->PORT[0U].u8 = (uint8_t)ch;
3560   }
3561   return (ch);
3562 }
3563
3564
3565 /**
3566   \brief   ITM Receive Character
3567   \details Inputs a character via the external variable \ref ITM_RxBuffer.
3568   \return             Received character.
3569   \return         -1  No character pending.
3570  */
3571 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
3572 {
3573   int32_t ch = -1;                           /* no character available */
3574
3575   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
3576   {
3577     ch = ITM_RxBuffer;
3578     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
3579   }
3580
3581   return (ch);
3582 }
3583
3584
3585 /**
3586   \brief   ITM Check Character
3587   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
3588   \return          0  No character available.
3589   \return          1  Character available.
3590  */
3591 __STATIC_INLINE int32_t ITM_CheckChar (void)
3592 {
3593
3594   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
3595   {
3596     return (0);                              /* no character available */
3597   }
3598   else
3599   {
3600     return (1);                              /*    character available */
3601   }
3602 }
3603
3604 /*@} end of CMSIS_core_DebugFunctions */
3605
3606
3607
3608
3609 #ifdef __cplusplus
3610 }
3611 #endif
3612
3613 #endif /* __CORE_STAR_H_DEPENDANT */
3614
3615 #endif /* __CMSIS_GENERIC */