]> begriffs open source - cmsis/blob - CMSIS/Core/Include/core_armv81mml.h
GCC: SSAT and USAT need asm volatile
[cmsis] / CMSIS / Core / Include / core_armv81mml.h
1 /**************************************************************************//**
2  * @file     core_armv81mml.h
3  * @brief    CMSIS Armv8.1-M Mainline Core Peripheral Access Layer Header File
4  * @version  V1.1.0
5  * @date     23. July 2019
6  ******************************************************************************/
7 /*
8  * Copyright (c) 2018-2019 Arm Limited. All rights reserved.
9  *
10  * SPDX-License-Identifier: Apache-2.0
11  *
12  * Licensed under the Apache License, Version 2.0 (the License); you may
13  * not use this file except in compliance with the License.
14  * You may obtain a copy of the License at
15  *
16  * www.apache.org/licenses/LICENSE-2.0
17  *
18  * Unless required by applicable law or agreed to in writing, software
19  * distributed under the License is distributed on an AS IS BASIS, WITHOUT
20  * WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
21  * See the License for the specific language governing permissions and
22  * limitations under the License.
23  */
24
25 #if   defined ( __ICCARM__ )
26   #pragma system_include         /* treat file as system include file for MISRA check */
27 #elif defined (__clang__)
28   #pragma clang system_header   /* treat file as system include file */
29 #endif
30
31 #ifndef __CORE_ARMV81MML_H_GENERIC
32 #define __CORE_ARMV81MML_H_GENERIC
33
34 #include <stdint.h>
35
36 #ifdef __cplusplus
37  extern "C" {
38 #endif
39
40 /**
41   \page CMSIS_MISRA_Exceptions  MISRA-C:2004 Compliance Exceptions
42   CMSIS violates the following MISRA-C:2004 rules:
43
44    \li Required Rule 8.5, object/function definition in header file.<br>
45      Function definitions in header files are used to allow 'inlining'.
46
47    \li Required Rule 18.4, declaration of union type or object of union type: '{...}'.<br>
48      Unions are used for effective representation of core registers.
49
50    \li Advisory Rule 19.7, Function-like macro defined.<br>
51      Function-like macros are used to allow more efficient code.
52  */
53
54
55 /*******************************************************************************
56  *                 CMSIS definitions
57  ******************************************************************************/
58 /**
59   \ingroup Cortex_ARMV81MML
60   @{
61  */
62
63 #include "cmsis_version.h"
64  
65 #define __ARM_ARCH_8M_MAIN__    1  // patching for now
66 /*  CMSIS ARMV81MML definitions */
67 #define __ARMv81MML_CMSIS_VERSION_MAIN  (__CM_CMSIS_VERSION_MAIN)                   /*!< \deprecated [31:16] CMSIS HAL main version */
68 #define __ARMv81MML_CMSIS_VERSION_SUB   (__CM_CMSIS_VERSION_SUB)                    /*!< \deprecated [15:0]  CMSIS HAL sub version */
69 #define __ARMv81MML_CMSIS_VERSION       ((__ARMv81MML_CMSIS_VERSION_MAIN << 16U) | \
70                                          __ARMv81MML_CMSIS_VERSION_SUB           )  /*!< \deprecated CMSIS HAL version number */
71
72 #define __CORTEX_M                     (81U)                                       /*!< Cortex-M Core */
73
74 #if defined ( __CC_ARM )
75   #error Legacy Arm Compiler does not support Armv8.1-M target architecture.
76 #elif defined (__ARMCC_VERSION) && (__ARMCC_VERSION >= 6010050)
77   #if defined __ARM_FP
78     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
79       #define __FPU_USED       1U
80     #else
81       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
82       #define __FPU_USED       0U
83     #endif
84   #else
85     #define __FPU_USED         0U
86   #endif
87
88   #if defined(__ARM_FEATURE_DSP)
89     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
90       #define __DSP_USED       1U
91     #else
92       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
93       #define __DSP_USED         0U    
94     #endif
95   #else
96     #define __DSP_USED         0U
97   #endif
98   
99   #if defined(__ARM_FEATURE_MVE)
100     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
101       #define __MVE_USED       1U
102     #else
103       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
104       #define __MVE_USED         0U    
105     #endif
106   #else
107     #define __MVE_USED         0U
108   #endif
109
110 #elif defined ( __GNUC__ )
111   #if defined (__VFP_FP__) && !defined(__SOFTFP__)
112     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
113       #define __FPU_USED       1U
114     #else
115       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
116       #define __FPU_USED       0U
117     #endif
118   #else
119     #define __FPU_USED         0U
120   #endif
121   
122   #if defined(__ARM_FEATURE_DSP)
123     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
124       #define __DSP_USED       1U
125     #else
126       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
127       #define __DSP_USED         0U    
128     #endif
129   #else
130     #define __DSP_USED         0U
131   #endif
132     
133   #if defined(__ARM_FEATURE_MVE)
134     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
135       #define __MVE_USED       1U
136     #else
137       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
138       #define __MVE_USED         0U    
139     #endif
140   #else
141     #define __MVE_USED         0U
142   #endif
143   
144 #elif defined ( __ICCARM__ )
145   #if defined __ARMVFP__
146     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
147       #define __FPU_USED       1U
148     #else
149       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
150       #define __FPU_USED       0U
151     #endif
152   #else
153     #define __FPU_USED         0U
154   #endif
155
156   #if defined(__ARM_FEATURE_DSP)
157     #if defined(__DSP_PRESENT) && (__DSP_PRESENT == 1U)
158       #define __DSP_USED       1U
159     #else
160       #error "Compiler generates DSP (SIMD) instructions for a devices without DSP extensions (check __DSP_PRESENT)"
161       #define __DSP_USED         0U    
162     #endif
163   #else
164     #define __DSP_USED         0U
165   #endif
166
167   #if defined(__ARM_FEATURE_MVE)
168     #if defined(__MVE_PRESENT) && (__MVE_PRESENT == 1U)
169       #define __MVE_USED       1U
170     #else
171       #error "Compiler generates MVE instructions for a devices without MVE extensions (check __MVE_PRESENT)"
172       #define __MVE_USED         0U    
173     #endif
174   #else
175     #define __MVE_USED         0U
176   #endif
177   
178 #elif defined ( __TI_ARM__ )
179   #if defined __TI_VFP_SUPPORT__
180     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
181       #define __FPU_USED       1U
182     #else
183       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
184       #define __FPU_USED       0U
185     #endif
186   #else
187     #define __FPU_USED         0U
188   #endif
189
190 #elif defined ( __TASKING__ )
191   #if defined __FPU_VFP__
192     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
193       #define __FPU_USED       1U
194     #else
195       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
196       #define __FPU_USED       0U
197     #endif
198   #else
199     #define __FPU_USED         0U
200   #endif
201
202 #elif defined ( __CSMC__ )
203   #if ( __CSMC__ & 0x400U)
204     #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)
205       #define __FPU_USED       1U
206     #else
207       #error "Compiler generates FPU instructions for a device without an FPU (check __FPU_PRESENT)"
208       #define __FPU_USED       0U
209     #endif
210   #else
211     #define __FPU_USED         0U
212   #endif
213
214 #endif
215
216 #include "cmsis_compiler.h"               /* CMSIS compiler specific defines */
217
218
219 #ifdef __cplusplus
220 }
221 #endif
222
223 #endif /* __CORE_ARMV81MML_H_GENERIC */
224
225 #ifndef __CMSIS_GENERIC
226
227 #ifndef __CORE_ARMV81MML_H_DEPENDANT
228 #define __CORE_ARMV81MML_H_DEPENDANT
229
230 #ifdef __cplusplus
231  extern "C" {
232 #endif
233
234 /* check device defines and use defaults */
235 #if defined __CHECK_DEVICE_DEFINES
236   #ifndef __ARMv81MML_REV
237     #define __ARMv81MML_REV               0x0000U
238     #warning "__ARMv81MML_REV not defined in device header file; using default!"
239   #endif
240
241   #ifndef __FPU_PRESENT
242     #define __FPU_PRESENT             0U
243     #warning "__FPU_PRESENT not defined in device header file; using default!"
244   #endif
245
246   #ifndef __MPU_PRESENT
247     #define __MPU_PRESENT             0U
248     #warning "__MPU_PRESENT not defined in device header file; using default!"
249   #endif
250
251   #ifndef __SAUREGION_PRESENT
252     #define __SAUREGION_PRESENT       0U
253     #warning "__SAUREGION_PRESENT not defined in device header file; using default!"
254   #endif
255
256   #ifndef __DSP_PRESENT
257     #define __DSP_PRESENT             0U
258     #warning "__DSP_PRESENT not defined in device header file; using default!"
259   #endif
260
261   #ifndef __MVE_PRESENT
262     #define __MVE_PRESENT             0U
263     #warning "__MVE_PRESENT not defined in device header file; using default!"
264   #endif
265
266   #ifndef __NVIC_PRIO_BITS
267     #define __NVIC_PRIO_BITS          3U
268     #warning "__NVIC_PRIO_BITS not defined in device header file; using default!"
269   #endif
270
271   #ifndef __Vendor_SysTickConfig
272     #define __Vendor_SysTickConfig    0U
273     #warning "__Vendor_SysTickConfig not defined in device header file; using default!"
274   #endif
275 #endif
276
277 /* IO definitions (access restrictions to peripheral registers) */
278 /**
279     \defgroup CMSIS_glob_defs CMSIS Global Defines
280
281     <strong>IO Type Qualifiers</strong> are used
282     \li to specify the access to peripheral variables.
283     \li for automatic generation of peripheral register debug information.
284 */
285 #ifdef __cplusplus
286   #define   __I     volatile             /*!< Defines 'read only' permissions */
287 #else
288   #define   __I     volatile const       /*!< Defines 'read only' permissions */
289 #endif
290 #define     __O     volatile             /*!< Defines 'write only' permissions */
291 #define     __IO    volatile             /*!< Defines 'read / write' permissions */
292
293 /* following defines should be used for structure members */
294 #define     __IM     volatile const      /*! Defines 'read only' structure member permissions */
295 #define     __OM     volatile            /*! Defines 'write only' structure member permissions */
296 #define     __IOM    volatile            /*! Defines 'read / write' structure member permissions */
297
298 /*@} end of group ARMv81MML */
299
300
301
302 /*******************************************************************************
303  *                 Register Abstraction
304   Core Register contain:
305   - Core Register
306   - Core NVIC Register
307   - Core SCB Register
308   - Core SysTick Register
309   - Core Debug Register
310   - Core MPU Register
311   - Core SAU Register
312   - Core FPU Register
313  ******************************************************************************/
314 /**
315   \defgroup CMSIS_core_register Defines and Type Definitions
316   \brief Type definitions and defines for Cortex-M processor based devices.
317 */
318
319 /**
320   \ingroup    CMSIS_core_register
321   \defgroup   CMSIS_CORE  Status and Control Registers
322   \brief      Core Register type definitions.
323   @{
324  */
325
326 /**
327   \brief  Union type to access the Application Program Status Register (APSR).
328  */
329 typedef union
330 {
331   struct
332   {
333     uint32_t _reserved0:16;              /*!< bit:  0..15  Reserved */
334     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
335     uint32_t _reserved1:7;               /*!< bit: 20..26  Reserved */
336     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
337     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
338     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
339     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
340     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
341   } b;                                   /*!< Structure used for bit  access */
342   uint32_t w;                            /*!< Type      used for word access */
343 } APSR_Type;
344
345 /* APSR Register Definitions */
346 #define APSR_N_Pos                         31U                                            /*!< APSR: N Position */
347 #define APSR_N_Msk                         (1UL << APSR_N_Pos)                            /*!< APSR: N Mask */
348
349 #define APSR_Z_Pos                         30U                                            /*!< APSR: Z Position */
350 #define APSR_Z_Msk                         (1UL << APSR_Z_Pos)                            /*!< APSR: Z Mask */
351
352 #define APSR_C_Pos                         29U                                            /*!< APSR: C Position */
353 #define APSR_C_Msk                         (1UL << APSR_C_Pos)                            /*!< APSR: C Mask */
354
355 #define APSR_V_Pos                         28U                                            /*!< APSR: V Position */
356 #define APSR_V_Msk                         (1UL << APSR_V_Pos)                            /*!< APSR: V Mask */
357
358 #define APSR_Q_Pos                         27U                                            /*!< APSR: Q Position */
359 #define APSR_Q_Msk                         (1UL << APSR_Q_Pos)                            /*!< APSR: Q Mask */
360
361 #define APSR_GE_Pos                        16U                                            /*!< APSR: GE Position */
362 #define APSR_GE_Msk                        (0xFUL << APSR_GE_Pos)                         /*!< APSR: GE Mask */
363
364
365 /**
366   \brief  Union type to access the Interrupt Program Status Register (IPSR).
367  */
368 typedef union
369 {
370   struct
371   {
372     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
373     uint32_t _reserved0:23;              /*!< bit:  9..31  Reserved */
374   } b;                                   /*!< Structure used for bit  access */
375   uint32_t w;                            /*!< Type      used for word access */
376 } IPSR_Type;
377
378 /* IPSR Register Definitions */
379 #define IPSR_ISR_Pos                        0U                                            /*!< IPSR: ISR Position */
380 #define IPSR_ISR_Msk                       (0x1FFUL /*<< IPSR_ISR_Pos*/)                  /*!< IPSR: ISR Mask */
381
382
383 /**
384   \brief  Union type to access the Special-Purpose Program Status Registers (xPSR).
385  */
386 typedef union
387 {
388   struct
389   {
390     uint32_t ISR:9;                      /*!< bit:  0.. 8  Exception number */
391     uint32_t _reserved0:7;               /*!< bit:  9..15  Reserved */
392     uint32_t GE:4;                       /*!< bit: 16..19  Greater than or Equal flags */
393     uint32_t _reserved1:4;               /*!< bit: 20..23  Reserved */
394     uint32_t T:1;                        /*!< bit:     24  Thumb bit        (read 0) */
395     uint32_t IT:2;                       /*!< bit: 25..26  saved IT state   (read 0) */
396     uint32_t Q:1;                        /*!< bit:     27  Saturation condition flag */
397     uint32_t V:1;                        /*!< bit:     28  Overflow condition code flag */
398     uint32_t C:1;                        /*!< bit:     29  Carry condition code flag */
399     uint32_t Z:1;                        /*!< bit:     30  Zero condition code flag */
400     uint32_t N:1;                        /*!< bit:     31  Negative condition code flag */
401   } b;                                   /*!< Structure used for bit  access */
402   uint32_t w;                            /*!< Type      used for word access */
403 } xPSR_Type;
404
405 /* xPSR Register Definitions */
406 #define xPSR_N_Pos                         31U                                            /*!< xPSR: N Position */
407 #define xPSR_N_Msk                         (1UL << xPSR_N_Pos)                            /*!< xPSR: N Mask */
408
409 #define xPSR_Z_Pos                         30U                                            /*!< xPSR: Z Position */
410 #define xPSR_Z_Msk                         (1UL << xPSR_Z_Pos)                            /*!< xPSR: Z Mask */
411
412 #define xPSR_C_Pos                         29U                                            /*!< xPSR: C Position */
413 #define xPSR_C_Msk                         (1UL << xPSR_C_Pos)                            /*!< xPSR: C Mask */
414
415 #define xPSR_V_Pos                         28U                                            /*!< xPSR: V Position */
416 #define xPSR_V_Msk                         (1UL << xPSR_V_Pos)                            /*!< xPSR: V Mask */
417
418 #define xPSR_Q_Pos                         27U                                            /*!< xPSR: Q Position */
419 #define xPSR_Q_Msk                         (1UL << xPSR_Q_Pos)                            /*!< xPSR: Q Mask */
420
421 #define xPSR_IT_Pos                        25U                                            /*!< xPSR: IT Position */
422 #define xPSR_IT_Msk                        (3UL << xPSR_IT_Pos)                           /*!< xPSR: IT Mask */
423
424 #define xPSR_T_Pos                         24U                                            /*!< xPSR: T Position */
425 #define xPSR_T_Msk                         (1UL << xPSR_T_Pos)                            /*!< xPSR: T Mask */
426
427 #define xPSR_GE_Pos                        16U                                            /*!< xPSR: GE Position */
428 #define xPSR_GE_Msk                        (0xFUL << xPSR_GE_Pos)                         /*!< xPSR: GE Mask */
429
430 #define xPSR_ISR_Pos                        0U                                            /*!< xPSR: ISR Position */
431 #define xPSR_ISR_Msk                       (0x1FFUL /*<< xPSR_ISR_Pos*/)                  /*!< xPSR: ISR Mask */
432
433
434 /**
435   \brief  Union type to access the Control Registers (CONTROL).
436  */
437 typedef union
438 {
439   struct
440   {
441     uint32_t nPRIV:1;                    /*!< bit:      0  Execution privilege in Thread mode */
442     uint32_t SPSEL:1;                    /*!< bit:      1  Stack-pointer select */
443     uint32_t FPCA:1;                     /*!< bit:      2  Floating-point context active */
444     uint32_t SFPA:1;                     /*!< bit:      3  Secure floating-point active */
445     uint32_t _reserved1:28;              /*!< bit:  4..31  Reserved */
446   } b;                                   /*!< Structure used for bit  access */
447   uint32_t w;                            /*!< Type      used for word access */
448 } CONTROL_Type;
449
450 /* CONTROL Register Definitions */
451 #define CONTROL_SFPA_Pos                    3U                                            /*!< CONTROL: SFPA Position */
452 #define CONTROL_SFPA_Msk                   (1UL << CONTROL_SFPA_Pos)                      /*!< CONTROL: SFPA Mask */
453
454 #define CONTROL_FPCA_Pos                    2U                                            /*!< CONTROL: FPCA Position */
455 #define CONTROL_FPCA_Msk                   (1UL << CONTROL_FPCA_Pos)                      /*!< CONTROL: FPCA Mask */
456
457 #define CONTROL_SPSEL_Pos                   1U                                            /*!< CONTROL: SPSEL Position */
458 #define CONTROL_SPSEL_Msk                  (1UL << CONTROL_SPSEL_Pos)                     /*!< CONTROL: SPSEL Mask */
459
460 #define CONTROL_nPRIV_Pos                   0U                                            /*!< CONTROL: nPRIV Position */
461 #define CONTROL_nPRIV_Msk                  (1UL /*<< CONTROL_nPRIV_Pos*/)                 /*!< CONTROL: nPRIV Mask */
462
463 /*@} end of group CMSIS_CORE */
464
465
466 /**
467   \ingroup    CMSIS_core_register
468   \defgroup   CMSIS_NVIC  Nested Vectored Interrupt Controller (NVIC)
469   \brief      Type definitions for the NVIC Registers
470   @{
471  */
472
473 /**
474   \brief  Structure type to access the Nested Vectored Interrupt Controller (NVIC).
475  */
476 typedef struct
477 {
478   __IOM uint32_t ISER[16U];              /*!< Offset: 0x000 (R/W)  Interrupt Set Enable Register */
479         uint32_t RESERVED0[16U];
480   __IOM uint32_t ICER[16U];              /*!< Offset: 0x080 (R/W)  Interrupt Clear Enable Register */
481         uint32_t RSERVED1[16U];
482   __IOM uint32_t ISPR[16U];              /*!< Offset: 0x100 (R/W)  Interrupt Set Pending Register */
483         uint32_t RESERVED2[16U];
484   __IOM uint32_t ICPR[16U];              /*!< Offset: 0x180 (R/W)  Interrupt Clear Pending Register */
485         uint32_t RESERVED3[16U];
486   __IOM uint32_t IABR[16U];              /*!< Offset: 0x200 (R/W)  Interrupt Active bit Register */
487         uint32_t RESERVED4[16U];
488   __IOM uint32_t ITNS[16U];              /*!< Offset: 0x280 (R/W)  Interrupt Non-Secure State Register */
489         uint32_t RESERVED5[16U];
490   __IOM uint8_t  IPR[496U];              /*!< Offset: 0x300 (R/W)  Interrupt Priority Register (8Bit wide) */
491         uint32_t RESERVED6[580U];
492   __OM  uint32_t STIR;                   /*!< Offset: 0xE00 ( /W)  Software Trigger Interrupt Register */
493 }  NVIC_Type;
494
495 /* Software Triggered Interrupt Register Definitions */
496 #define NVIC_STIR_INTID_Pos                 0U                                         /*!< STIR: INTLINESNUM Position */
497 #define NVIC_STIR_INTID_Msk                (0x1FFUL /*<< NVIC_STIR_INTID_Pos*/)        /*!< STIR: INTLINESNUM Mask */
498
499 /*@} end of group CMSIS_NVIC */
500
501
502 /**
503   \ingroup  CMSIS_core_register
504   \defgroup CMSIS_SCB     System Control Block (SCB)
505   \brief    Type definitions for the System Control Block Registers
506   @{
507  */
508
509 /**
510   \brief  Structure type to access the System Control Block (SCB).
511  */
512 typedef struct
513 {
514   __IM  uint32_t CPUID;                  /*!< Offset: 0x000 (R/ )  CPUID Base Register */
515   __IOM uint32_t ICSR;                   /*!< Offset: 0x004 (R/W)  Interrupt Control and State Register */
516   __IOM uint32_t VTOR;                   /*!< Offset: 0x008 (R/W)  Vector Table Offset Register */
517   __IOM uint32_t AIRCR;                  /*!< Offset: 0x00C (R/W)  Application Interrupt and Reset Control Register */
518   __IOM uint32_t SCR;                    /*!< Offset: 0x010 (R/W)  System Control Register */
519   __IOM uint32_t CCR;                    /*!< Offset: 0x014 (R/W)  Configuration Control Register */
520   __IOM uint8_t  SHPR[12U];              /*!< Offset: 0x018 (R/W)  System Handlers Priority Registers (4-7, 8-11, 12-15) */
521   __IOM uint32_t SHCSR;                  /*!< Offset: 0x024 (R/W)  System Handler Control and State Register */
522   __IOM uint32_t CFSR;                   /*!< Offset: 0x028 (R/W)  Configurable Fault Status Register */
523   __IOM uint32_t HFSR;                   /*!< Offset: 0x02C (R/W)  HardFault Status Register */
524   __IOM uint32_t DFSR;                   /*!< Offset: 0x030 (R/W)  Debug Fault Status Register */
525   __IOM uint32_t MMFAR;                  /*!< Offset: 0x034 (R/W)  MemManage Fault Address Register */
526   __IOM uint32_t BFAR;                   /*!< Offset: 0x038 (R/W)  BusFault Address Register */
527   __IOM uint32_t AFSR;                   /*!< Offset: 0x03C (R/W)  Auxiliary Fault Status Register */
528   __IM  uint32_t ID_PFR[2U];             /*!< Offset: 0x040 (R/ )  Processor Feature Register */
529   __IM  uint32_t ID_DFR;                 /*!< Offset: 0x048 (R/ )  Debug Feature Register */
530   __IM  uint32_t ID_ADR;                 /*!< Offset: 0x04C (R/ )  Auxiliary Feature Register */
531   __IM  uint32_t ID_MMFR[4U];            /*!< Offset: 0x050 (R/ )  Memory Model Feature Register */
532   __IM  uint32_t ID_ISAR[6U];            /*!< Offset: 0x060 (R/ )  Instruction Set Attributes Register */
533   __IM  uint32_t CLIDR;                  /*!< Offset: 0x078 (R/ )  Cache Level ID register */
534   __IM  uint32_t CTR;                    /*!< Offset: 0x07C (R/ )  Cache Type register */
535   __IM  uint32_t CCSIDR;                 /*!< Offset: 0x080 (R/ )  Cache Size ID Register */
536   __IOM uint32_t CSSELR;                 /*!< Offset: 0x084 (R/W)  Cache Size Selection Register */
537   __IOM uint32_t CPACR;                  /*!< Offset: 0x088 (R/W)  Coprocessor Access Control Register */
538   __IOM uint32_t NSACR;                  /*!< Offset: 0x08C (R/W)  Non-Secure Access Control Register */
539         uint32_t RESERVED3[92U];
540   __OM  uint32_t STIR;                   /*!< Offset: 0x200 ( /W)  Software Triggered Interrupt Register */
541         uint32_t RESERVED4[15U];
542   __IM  uint32_t MVFR0;                  /*!< Offset: 0x240 (R/ )  Media and VFP Feature Register 0 */
543   __IM  uint32_t MVFR1;                  /*!< Offset: 0x244 (R/ )  Media and VFP Feature Register 1 */
544   __IM  uint32_t MVFR2;                  /*!< Offset: 0x248 (R/ )  Media and VFP Feature Register 2 */
545         uint32_t RESERVED5[1U];
546   __OM  uint32_t ICIALLU;                /*!< Offset: 0x250 ( /W)  I-Cache Invalidate All to PoU */
547         uint32_t RESERVED6[1U];
548   __OM  uint32_t ICIMVAU;                /*!< Offset: 0x258 ( /W)  I-Cache Invalidate by MVA to PoU */
549   __OM  uint32_t DCIMVAC;                /*!< Offset: 0x25C ( /W)  D-Cache Invalidate by MVA to PoC */
550   __OM  uint32_t DCISW;                  /*!< Offset: 0x260 ( /W)  D-Cache Invalidate by Set-way */
551   __OM  uint32_t DCCMVAU;                /*!< Offset: 0x264 ( /W)  D-Cache Clean by MVA to PoU */
552   __OM  uint32_t DCCMVAC;                /*!< Offset: 0x268 ( /W)  D-Cache Clean by MVA to PoC */
553   __OM  uint32_t DCCSW;                  /*!< Offset: 0x26C ( /W)  D-Cache Clean by Set-way */
554   __OM  uint32_t DCCIMVAC;               /*!< Offset: 0x270 ( /W)  D-Cache Clean and Invalidate by MVA to PoC */
555   __OM  uint32_t DCCISW;                 /*!< Offset: 0x274 ( /W)  D-Cache Clean and Invalidate by Set-way */
556         uint32_t RESERVED7[6U];
557   __IOM uint32_t ITCMCR;                 /*!< Offset: 0x290 (R/W)  Instruction Tightly-Coupled Memory Control Register */
558   __IOM uint32_t DTCMCR;                 /*!< Offset: 0x294 (R/W)  Data Tightly-Coupled Memory Control Registers */
559   __IOM uint32_t AHBPCR;                 /*!< Offset: 0x298 (R/W)  AHBP Control Register */
560   __IOM uint32_t CACR;                   /*!< Offset: 0x29C (R/W)  L1 Cache Control Register */
561   __IOM uint32_t AHBSCR;                 /*!< Offset: 0x2A0 (R/W)  AHB Slave Control Register */
562         uint32_t RESERVED8[1U];
563   __IOM uint32_t ABFSR;                  /*!< Offset: 0x2A8 (R/W)  Auxiliary Bus Fault Status Register */
564 } SCB_Type;
565
566 /* SCB CPUID Register Definitions */
567 #define SCB_CPUID_IMPLEMENTER_Pos          24U                                            /*!< SCB CPUID: IMPLEMENTER Position */
568 #define SCB_CPUID_IMPLEMENTER_Msk          (0xFFUL << SCB_CPUID_IMPLEMENTER_Pos)          /*!< SCB CPUID: IMPLEMENTER Mask */
569
570 #define SCB_CPUID_VARIANT_Pos              20U                                            /*!< SCB CPUID: VARIANT Position */
571 #define SCB_CPUID_VARIANT_Msk              (0xFUL << SCB_CPUID_VARIANT_Pos)               /*!< SCB CPUID: VARIANT Mask */
572
573 #define SCB_CPUID_ARCHITECTURE_Pos         16U                                            /*!< SCB CPUID: ARCHITECTURE Position */
574 #define SCB_CPUID_ARCHITECTURE_Msk         (0xFUL << SCB_CPUID_ARCHITECTURE_Pos)          /*!< SCB CPUID: ARCHITECTURE Mask */
575
576 #define SCB_CPUID_PARTNO_Pos                4U                                            /*!< SCB CPUID: PARTNO Position */
577 #define SCB_CPUID_PARTNO_Msk               (0xFFFUL << SCB_CPUID_PARTNO_Pos)              /*!< SCB CPUID: PARTNO Mask */
578
579 #define SCB_CPUID_REVISION_Pos              0U                                            /*!< SCB CPUID: REVISION Position */
580 #define SCB_CPUID_REVISION_Msk             (0xFUL /*<< SCB_CPUID_REVISION_Pos*/)          /*!< SCB CPUID: REVISION Mask */
581
582 /* SCB Interrupt Control State Register Definitions */
583 #define SCB_ICSR_PENDNMISET_Pos            31U                                            /*!< SCB ICSR: PENDNMISET Position */
584 #define SCB_ICSR_PENDNMISET_Msk            (1UL << SCB_ICSR_PENDNMISET_Pos)               /*!< SCB ICSR: PENDNMISET Mask */
585
586 #define SCB_ICSR_NMIPENDSET_Pos            SCB_ICSR_PENDNMISET_Pos                        /*!< SCB ICSR: NMIPENDSET Position, backward compatibility */
587 #define SCB_ICSR_NMIPENDSET_Msk            SCB_ICSR_PENDNMISET_Msk                        /*!< SCB ICSR: NMIPENDSET Mask, backward compatibility */
588
589 #define SCB_ICSR_PENDNMICLR_Pos            30U                                            /*!< SCB ICSR: PENDNMICLR Position */
590 #define SCB_ICSR_PENDNMICLR_Msk            (1UL << SCB_ICSR_PENDNMICLR_Pos)               /*!< SCB ICSR: PENDNMICLR Mask */
591
592 #define SCB_ICSR_PENDSVSET_Pos             28U                                            /*!< SCB ICSR: PENDSVSET Position */
593 #define SCB_ICSR_PENDSVSET_Msk             (1UL << SCB_ICSR_PENDSVSET_Pos)                /*!< SCB ICSR: PENDSVSET Mask */
594
595 #define SCB_ICSR_PENDSVCLR_Pos             27U                                            /*!< SCB ICSR: PENDSVCLR Position */
596 #define SCB_ICSR_PENDSVCLR_Msk             (1UL << SCB_ICSR_PENDSVCLR_Pos)                /*!< SCB ICSR: PENDSVCLR Mask */
597
598 #define SCB_ICSR_PENDSTSET_Pos             26U                                            /*!< SCB ICSR: PENDSTSET Position */
599 #define SCB_ICSR_PENDSTSET_Msk             (1UL << SCB_ICSR_PENDSTSET_Pos)                /*!< SCB ICSR: PENDSTSET Mask */
600
601 #define SCB_ICSR_PENDSTCLR_Pos             25U                                            /*!< SCB ICSR: PENDSTCLR Position */
602 #define SCB_ICSR_PENDSTCLR_Msk             (1UL << SCB_ICSR_PENDSTCLR_Pos)                /*!< SCB ICSR: PENDSTCLR Mask */
603
604 #define SCB_ICSR_STTNS_Pos                 24U                                            /*!< SCB ICSR: STTNS Position (Security Extension) */
605 #define SCB_ICSR_STTNS_Msk                 (1UL << SCB_ICSR_STTNS_Pos)                    /*!< SCB ICSR: STTNS Mask (Security Extension) */
606
607 #define SCB_ICSR_ISRPREEMPT_Pos            23U                                            /*!< SCB ICSR: ISRPREEMPT Position */
608 #define SCB_ICSR_ISRPREEMPT_Msk            (1UL << SCB_ICSR_ISRPREEMPT_Pos)               /*!< SCB ICSR: ISRPREEMPT Mask */
609
610 #define SCB_ICSR_ISRPENDING_Pos            22U                                            /*!< SCB ICSR: ISRPENDING Position */
611 #define SCB_ICSR_ISRPENDING_Msk            (1UL << SCB_ICSR_ISRPENDING_Pos)               /*!< SCB ICSR: ISRPENDING Mask */
612
613 #define SCB_ICSR_VECTPENDING_Pos           12U                                            /*!< SCB ICSR: VECTPENDING Position */
614 #define SCB_ICSR_VECTPENDING_Msk           (0x1FFUL << SCB_ICSR_VECTPENDING_Pos)          /*!< SCB ICSR: VECTPENDING Mask */
615
616 #define SCB_ICSR_RETTOBASE_Pos             11U                                            /*!< SCB ICSR: RETTOBASE Position */
617 #define SCB_ICSR_RETTOBASE_Msk             (1UL << SCB_ICSR_RETTOBASE_Pos)                /*!< SCB ICSR: RETTOBASE Mask */
618
619 #define SCB_ICSR_VECTACTIVE_Pos             0U                                            /*!< SCB ICSR: VECTACTIVE Position */
620 #define SCB_ICSR_VECTACTIVE_Msk            (0x1FFUL /*<< SCB_ICSR_VECTACTIVE_Pos*/)       /*!< SCB ICSR: VECTACTIVE Mask */
621
622 /* SCB Vector Table Offset Register Definitions */
623 #define SCB_VTOR_TBLOFF_Pos                 7U                                            /*!< SCB VTOR: TBLOFF Position */
624 #define SCB_VTOR_TBLOFF_Msk                (0x1FFFFFFUL << SCB_VTOR_TBLOFF_Pos)           /*!< SCB VTOR: TBLOFF Mask */
625
626 /* SCB Application Interrupt and Reset Control Register Definitions */
627 #define SCB_AIRCR_VECTKEY_Pos              16U                                            /*!< SCB AIRCR: VECTKEY Position */
628 #define SCB_AIRCR_VECTKEY_Msk              (0xFFFFUL << SCB_AIRCR_VECTKEY_Pos)            /*!< SCB AIRCR: VECTKEY Mask */
629
630 #define SCB_AIRCR_VECTKEYSTAT_Pos          16U                                            /*!< SCB AIRCR: VECTKEYSTAT Position */
631 #define SCB_AIRCR_VECTKEYSTAT_Msk          (0xFFFFUL << SCB_AIRCR_VECTKEYSTAT_Pos)        /*!< SCB AIRCR: VECTKEYSTAT Mask */
632
633 #define SCB_AIRCR_ENDIANESS_Pos            15U                                            /*!< SCB AIRCR: ENDIANESS Position */
634 #define SCB_AIRCR_ENDIANESS_Msk            (1UL << SCB_AIRCR_ENDIANESS_Pos)               /*!< SCB AIRCR: ENDIANESS Mask */
635
636 #define SCB_AIRCR_PRIS_Pos                 14U                                            /*!< SCB AIRCR: PRIS Position */
637 #define SCB_AIRCR_PRIS_Msk                 (1UL << SCB_AIRCR_PRIS_Pos)                    /*!< SCB AIRCR: PRIS Mask */
638
639 #define SCB_AIRCR_BFHFNMINS_Pos            13U                                            /*!< SCB AIRCR: BFHFNMINS Position */
640 #define SCB_AIRCR_BFHFNMINS_Msk            (1UL << SCB_AIRCR_BFHFNMINS_Pos)               /*!< SCB AIRCR: BFHFNMINS Mask */
641
642 #define SCB_AIRCR_PRIGROUP_Pos              8U                                            /*!< SCB AIRCR: PRIGROUP Position */
643 #define SCB_AIRCR_PRIGROUP_Msk             (7UL << SCB_AIRCR_PRIGROUP_Pos)                /*!< SCB AIRCR: PRIGROUP Mask */
644
645 #define SCB_AIRCR_SYSRESETREQS_Pos          3U                                            /*!< SCB AIRCR: SYSRESETREQS Position */
646 #define SCB_AIRCR_SYSRESETREQS_Msk         (1UL << SCB_AIRCR_SYSRESETREQS_Pos)            /*!< SCB AIRCR: SYSRESETREQS Mask */
647
648 #define SCB_AIRCR_SYSRESETREQ_Pos           2U                                            /*!< SCB AIRCR: SYSRESETREQ Position */
649 #define SCB_AIRCR_SYSRESETREQ_Msk          (1UL << SCB_AIRCR_SYSRESETREQ_Pos)             /*!< SCB AIRCR: SYSRESETREQ Mask */
650
651 #define SCB_AIRCR_VECTCLRACTIVE_Pos         1U                                            /*!< SCB AIRCR: VECTCLRACTIVE Position */
652 #define SCB_AIRCR_VECTCLRACTIVE_Msk        (1UL << SCB_AIRCR_VECTCLRACTIVE_Pos)           /*!< SCB AIRCR: VECTCLRACTIVE Mask */
653
654 /* SCB System Control Register Definitions */
655 #define SCB_SCR_SEVONPEND_Pos               4U                                            /*!< SCB SCR: SEVONPEND Position */
656 #define SCB_SCR_SEVONPEND_Msk              (1UL << SCB_SCR_SEVONPEND_Pos)                 /*!< SCB SCR: SEVONPEND Mask */
657
658 #define SCB_SCR_SLEEPDEEPS_Pos              3U                                            /*!< SCB SCR: SLEEPDEEPS Position */
659 #define SCB_SCR_SLEEPDEEPS_Msk             (1UL << SCB_SCR_SLEEPDEEPS_Pos)                /*!< SCB SCR: SLEEPDEEPS Mask */
660
661 #define SCB_SCR_SLEEPDEEP_Pos               2U                                            /*!< SCB SCR: SLEEPDEEP Position */
662 #define SCB_SCR_SLEEPDEEP_Msk              (1UL << SCB_SCR_SLEEPDEEP_Pos)                 /*!< SCB SCR: SLEEPDEEP Mask */
663
664 #define SCB_SCR_SLEEPONEXIT_Pos             1U                                            /*!< SCB SCR: SLEEPONEXIT Position */
665 #define SCB_SCR_SLEEPONEXIT_Msk            (1UL << SCB_SCR_SLEEPONEXIT_Pos)               /*!< SCB SCR: SLEEPONEXIT Mask */
666
667 /* SCB Configuration Control Register Definitions */
668 #define SCB_CCR_BP_Pos                     18U                                            /*!< SCB CCR: BP Position */
669 #define SCB_CCR_BP_Msk                     (1UL << SCB_CCR_BP_Pos)                        /*!< SCB CCR: BP Mask */
670
671 #define SCB_CCR_IC_Pos                     17U                                            /*!< SCB CCR: IC Position */
672 #define SCB_CCR_IC_Msk                     (1UL << SCB_CCR_IC_Pos)                        /*!< SCB CCR: IC Mask */
673
674 #define SCB_CCR_DC_Pos                     16U                                            /*!< SCB CCR: DC Position */
675 #define SCB_CCR_DC_Msk                     (1UL << SCB_CCR_DC_Pos)                        /*!< SCB CCR: DC Mask */
676
677 #define SCB_CCR_STKOFHFNMIGN_Pos           10U                                            /*!< SCB CCR: STKOFHFNMIGN Position */
678 #define SCB_CCR_STKOFHFNMIGN_Msk           (1UL << SCB_CCR_STKOFHFNMIGN_Pos)              /*!< SCB CCR: STKOFHFNMIGN Mask */
679
680 #define SCB_CCR_BFHFNMIGN_Pos               8U                                            /*!< SCB CCR: BFHFNMIGN Position */
681 #define SCB_CCR_BFHFNMIGN_Msk              (1UL << SCB_CCR_BFHFNMIGN_Pos)                 /*!< SCB CCR: BFHFNMIGN Mask */
682
683 #define SCB_CCR_DIV_0_TRP_Pos               4U                                            /*!< SCB CCR: DIV_0_TRP Position */
684 #define SCB_CCR_DIV_0_TRP_Msk              (1UL << SCB_CCR_DIV_0_TRP_Pos)                 /*!< SCB CCR: DIV_0_TRP Mask */
685
686 #define SCB_CCR_UNALIGN_TRP_Pos             3U                                            /*!< SCB CCR: UNALIGN_TRP Position */
687 #define SCB_CCR_UNALIGN_TRP_Msk            (1UL << SCB_CCR_UNALIGN_TRP_Pos)               /*!< SCB CCR: UNALIGN_TRP Mask */
688
689 #define SCB_CCR_USERSETMPEND_Pos            1U                                            /*!< SCB CCR: USERSETMPEND Position */
690 #define SCB_CCR_USERSETMPEND_Msk           (1UL << SCB_CCR_USERSETMPEND_Pos)              /*!< SCB CCR: USERSETMPEND Mask */
691
692 /* SCB System Handler Control and State Register Definitions */
693 #define SCB_SHCSR_HARDFAULTPENDED_Pos      21U                                            /*!< SCB SHCSR: HARDFAULTPENDED Position */
694 #define SCB_SHCSR_HARDFAULTPENDED_Msk      (1UL << SCB_SHCSR_HARDFAULTPENDED_Pos)         /*!< SCB SHCSR: HARDFAULTPENDED Mask */
695
696 #define SCB_SHCSR_SECUREFAULTPENDED_Pos    20U                                            /*!< SCB SHCSR: SECUREFAULTPENDED Position */
697 #define SCB_SHCSR_SECUREFAULTPENDED_Msk    (1UL << SCB_SHCSR_SECUREFAULTPENDED_Pos)       /*!< SCB SHCSR: SECUREFAULTPENDED Mask */
698
699 #define SCB_SHCSR_SECUREFAULTENA_Pos       19U                                            /*!< SCB SHCSR: SECUREFAULTENA Position */
700 #define SCB_SHCSR_SECUREFAULTENA_Msk       (1UL << SCB_SHCSR_SECUREFAULTENA_Pos)          /*!< SCB SHCSR: SECUREFAULTENA Mask */
701
702 #define SCB_SHCSR_USGFAULTENA_Pos          18U                                            /*!< SCB SHCSR: USGFAULTENA Position */
703 #define SCB_SHCSR_USGFAULTENA_Msk          (1UL << SCB_SHCSR_USGFAULTENA_Pos)             /*!< SCB SHCSR: USGFAULTENA Mask */
704
705 #define SCB_SHCSR_BUSFAULTENA_Pos          17U                                            /*!< SCB SHCSR: BUSFAULTENA Position */
706 #define SCB_SHCSR_BUSFAULTENA_Msk          (1UL << SCB_SHCSR_BUSFAULTENA_Pos)             /*!< SCB SHCSR: BUSFAULTENA Mask */
707
708 #define SCB_SHCSR_MEMFAULTENA_Pos          16U                                            /*!< SCB SHCSR: MEMFAULTENA Position */
709 #define SCB_SHCSR_MEMFAULTENA_Msk          (1UL << SCB_SHCSR_MEMFAULTENA_Pos)             /*!< SCB SHCSR: MEMFAULTENA Mask */
710
711 #define SCB_SHCSR_SVCALLPENDED_Pos         15U                                            /*!< SCB SHCSR: SVCALLPENDED Position */
712 #define SCB_SHCSR_SVCALLPENDED_Msk         (1UL << SCB_SHCSR_SVCALLPENDED_Pos)            /*!< SCB SHCSR: SVCALLPENDED Mask */
713
714 #define SCB_SHCSR_BUSFAULTPENDED_Pos       14U                                            /*!< SCB SHCSR: BUSFAULTPENDED Position */
715 #define SCB_SHCSR_BUSFAULTPENDED_Msk       (1UL << SCB_SHCSR_BUSFAULTPENDED_Pos)          /*!< SCB SHCSR: BUSFAULTPENDED Mask */
716
717 #define SCB_SHCSR_MEMFAULTPENDED_Pos       13U                                            /*!< SCB SHCSR: MEMFAULTPENDED Position */
718 #define SCB_SHCSR_MEMFAULTPENDED_Msk       (1UL << SCB_SHCSR_MEMFAULTPENDED_Pos)          /*!< SCB SHCSR: MEMFAULTPENDED Mask */
719
720 #define SCB_SHCSR_USGFAULTPENDED_Pos       12U                                            /*!< SCB SHCSR: USGFAULTPENDED Position */
721 #define SCB_SHCSR_USGFAULTPENDED_Msk       (1UL << SCB_SHCSR_USGFAULTPENDED_Pos)          /*!< SCB SHCSR: USGFAULTPENDED Mask */
722
723 #define SCB_SHCSR_SYSTICKACT_Pos           11U                                            /*!< SCB SHCSR: SYSTICKACT Position */
724 #define SCB_SHCSR_SYSTICKACT_Msk           (1UL << SCB_SHCSR_SYSTICKACT_Pos)              /*!< SCB SHCSR: SYSTICKACT Mask */
725
726 #define SCB_SHCSR_PENDSVACT_Pos            10U                                            /*!< SCB SHCSR: PENDSVACT Position */
727 #define SCB_SHCSR_PENDSVACT_Msk            (1UL << SCB_SHCSR_PENDSVACT_Pos)               /*!< SCB SHCSR: PENDSVACT Mask */
728
729 #define SCB_SHCSR_MONITORACT_Pos            8U                                            /*!< SCB SHCSR: MONITORACT Position */
730 #define SCB_SHCSR_MONITORACT_Msk           (1UL << SCB_SHCSR_MONITORACT_Pos)              /*!< SCB SHCSR: MONITORACT Mask */
731
732 #define SCB_SHCSR_SVCALLACT_Pos             7U                                            /*!< SCB SHCSR: SVCALLACT Position */
733 #define SCB_SHCSR_SVCALLACT_Msk            (1UL << SCB_SHCSR_SVCALLACT_Pos)               /*!< SCB SHCSR: SVCALLACT Mask */
734
735 #define SCB_SHCSR_NMIACT_Pos                5U                                            /*!< SCB SHCSR: NMIACT Position */
736 #define SCB_SHCSR_NMIACT_Msk               (1UL << SCB_SHCSR_NMIACT_Pos)                  /*!< SCB SHCSR: NMIACT Mask */
737
738 #define SCB_SHCSR_SECUREFAULTACT_Pos        4U                                            /*!< SCB SHCSR: SECUREFAULTACT Position */
739 #define SCB_SHCSR_SECUREFAULTACT_Msk       (1UL << SCB_SHCSR_SECUREFAULTACT_Pos)          /*!< SCB SHCSR: SECUREFAULTACT Mask */
740
741 #define SCB_SHCSR_USGFAULTACT_Pos           3U                                            /*!< SCB SHCSR: USGFAULTACT Position */
742 #define SCB_SHCSR_USGFAULTACT_Msk          (1UL << SCB_SHCSR_USGFAULTACT_Pos)             /*!< SCB SHCSR: USGFAULTACT Mask */
743
744 #define SCB_SHCSR_HARDFAULTACT_Pos          2U                                            /*!< SCB SHCSR: HARDFAULTACT Position */
745 #define SCB_SHCSR_HARDFAULTACT_Msk         (1UL << SCB_SHCSR_HARDFAULTACT_Pos)            /*!< SCB SHCSR: HARDFAULTACT Mask */
746
747 #define SCB_SHCSR_BUSFAULTACT_Pos           1U                                            /*!< SCB SHCSR: BUSFAULTACT Position */
748 #define SCB_SHCSR_BUSFAULTACT_Msk          (1UL << SCB_SHCSR_BUSFAULTACT_Pos)             /*!< SCB SHCSR: BUSFAULTACT Mask */
749
750 #define SCB_SHCSR_MEMFAULTACT_Pos           0U                                            /*!< SCB SHCSR: MEMFAULTACT Position */
751 #define SCB_SHCSR_MEMFAULTACT_Msk          (1UL /*<< SCB_SHCSR_MEMFAULTACT_Pos*/)         /*!< SCB SHCSR: MEMFAULTACT Mask */
752
753 /* SCB Configurable Fault Status Register Definitions */
754 #define SCB_CFSR_USGFAULTSR_Pos            16U                                            /*!< SCB CFSR: Usage Fault Status Register Position */
755 #define SCB_CFSR_USGFAULTSR_Msk            (0xFFFFUL << SCB_CFSR_USGFAULTSR_Pos)          /*!< SCB CFSR: Usage Fault Status Register Mask */
756
757 #define SCB_CFSR_BUSFAULTSR_Pos             8U                                            /*!< SCB CFSR: Bus Fault Status Register Position */
758 #define SCB_CFSR_BUSFAULTSR_Msk            (0xFFUL << SCB_CFSR_BUSFAULTSR_Pos)            /*!< SCB CFSR: Bus Fault Status Register Mask */
759
760 #define SCB_CFSR_MEMFAULTSR_Pos             0U                                            /*!< SCB CFSR: Memory Manage Fault Status Register Position */
761 #define SCB_CFSR_MEMFAULTSR_Msk            (0xFFUL /*<< SCB_CFSR_MEMFAULTSR_Pos*/)        /*!< SCB CFSR: Memory Manage Fault Status Register Mask */
762
763 /* MemManage Fault Status Register (part of SCB Configurable Fault Status Register) */
764 #define SCB_CFSR_MMARVALID_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 7U)               /*!< SCB CFSR (MMFSR): MMARVALID Position */
765 #define SCB_CFSR_MMARVALID_Msk             (1UL << SCB_CFSR_MMARVALID_Pos)                /*!< SCB CFSR (MMFSR): MMARVALID Mask */
766
767 #define SCB_CFSR_MLSPERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 5U)               /*!< SCB CFSR (MMFSR): MLSPERR Position */
768 #define SCB_CFSR_MLSPERR_Msk               (1UL << SCB_CFSR_MLSPERR_Pos)                  /*!< SCB CFSR (MMFSR): MLSPERR Mask */
769
770 #define SCB_CFSR_MSTKERR_Pos               (SCB_SHCSR_MEMFAULTACT_Pos + 4U)               /*!< SCB CFSR (MMFSR): MSTKERR Position */
771 #define SCB_CFSR_MSTKERR_Msk               (1UL << SCB_CFSR_MSTKERR_Pos)                  /*!< SCB CFSR (MMFSR): MSTKERR Mask */
772
773 #define SCB_CFSR_MUNSTKERR_Pos             (SCB_SHCSR_MEMFAULTACT_Pos + 3U)               /*!< SCB CFSR (MMFSR): MUNSTKERR Position */
774 #define SCB_CFSR_MUNSTKERR_Msk             (1UL << SCB_CFSR_MUNSTKERR_Pos)                /*!< SCB CFSR (MMFSR): MUNSTKERR Mask */
775
776 #define SCB_CFSR_DACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 1U)               /*!< SCB CFSR (MMFSR): DACCVIOL Position */
777 #define SCB_CFSR_DACCVIOL_Msk              (1UL << SCB_CFSR_DACCVIOL_Pos)                 /*!< SCB CFSR (MMFSR): DACCVIOL Mask */
778
779 #define SCB_CFSR_IACCVIOL_Pos              (SCB_SHCSR_MEMFAULTACT_Pos + 0U)               /*!< SCB CFSR (MMFSR): IACCVIOL Position */
780 #define SCB_CFSR_IACCVIOL_Msk              (1UL /*<< SCB_CFSR_IACCVIOL_Pos*/)             /*!< SCB CFSR (MMFSR): IACCVIOL Mask */
781
782 /* BusFault Status Register (part of SCB Configurable Fault Status Register) */
783 #define SCB_CFSR_BFARVALID_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 7U)                  /*!< SCB CFSR (BFSR): BFARVALID Position */
784 #define SCB_CFSR_BFARVALID_Msk            (1UL << SCB_CFSR_BFARVALID_Pos)                 /*!< SCB CFSR (BFSR): BFARVALID Mask */
785
786 #define SCB_CFSR_LSPERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 5U)                  /*!< SCB CFSR (BFSR): LSPERR Position */
787 #define SCB_CFSR_LSPERR_Msk               (1UL << SCB_CFSR_LSPERR_Pos)                    /*!< SCB CFSR (BFSR): LSPERR Mask */
788
789 #define SCB_CFSR_STKERR_Pos               (SCB_CFSR_BUSFAULTSR_Pos + 4U)                  /*!< SCB CFSR (BFSR): STKERR Position */
790 #define SCB_CFSR_STKERR_Msk               (1UL << SCB_CFSR_STKERR_Pos)                    /*!< SCB CFSR (BFSR): STKERR Mask */
791
792 #define SCB_CFSR_UNSTKERR_Pos             (SCB_CFSR_BUSFAULTSR_Pos + 3U)                  /*!< SCB CFSR (BFSR): UNSTKERR Position */
793 #define SCB_CFSR_UNSTKERR_Msk             (1UL << SCB_CFSR_UNSTKERR_Pos)                  /*!< SCB CFSR (BFSR): UNSTKERR Mask */
794
795 #define SCB_CFSR_IMPRECISERR_Pos          (SCB_CFSR_BUSFAULTSR_Pos + 2U)                  /*!< SCB CFSR (BFSR): IMPRECISERR Position */
796 #define SCB_CFSR_IMPRECISERR_Msk          (1UL << SCB_CFSR_IMPRECISERR_Pos)               /*!< SCB CFSR (BFSR): IMPRECISERR Mask */
797
798 #define SCB_CFSR_PRECISERR_Pos            (SCB_CFSR_BUSFAULTSR_Pos + 1U)                  /*!< SCB CFSR (BFSR): PRECISERR Position */
799 #define SCB_CFSR_PRECISERR_Msk            (1UL << SCB_CFSR_PRECISERR_Pos)                 /*!< SCB CFSR (BFSR): PRECISERR Mask */
800
801 #define SCB_CFSR_IBUSERR_Pos              (SCB_CFSR_BUSFAULTSR_Pos + 0U)                  /*!< SCB CFSR (BFSR): IBUSERR Position */
802 #define SCB_CFSR_IBUSERR_Msk              (1UL << SCB_CFSR_IBUSERR_Pos)                   /*!< SCB CFSR (BFSR): IBUSERR Mask */
803
804 /* UsageFault Status Register (part of SCB Configurable Fault Status Register) */
805 #define SCB_CFSR_DIVBYZERO_Pos            (SCB_CFSR_USGFAULTSR_Pos + 9U)                  /*!< SCB CFSR (UFSR): DIVBYZERO Position */
806 #define SCB_CFSR_DIVBYZERO_Msk            (1UL << SCB_CFSR_DIVBYZERO_Pos)                 /*!< SCB CFSR (UFSR): DIVBYZERO Mask */
807
808 #define SCB_CFSR_UNALIGNED_Pos            (SCB_CFSR_USGFAULTSR_Pos + 8U)                  /*!< SCB CFSR (UFSR): UNALIGNED Position */
809 #define SCB_CFSR_UNALIGNED_Msk            (1UL << SCB_CFSR_UNALIGNED_Pos)                 /*!< SCB CFSR (UFSR): UNALIGNED Mask */
810
811 #define SCB_CFSR_STKOF_Pos                (SCB_CFSR_USGFAULTSR_Pos + 4U)                  /*!< SCB CFSR (UFSR): STKOF Position */
812 #define SCB_CFSR_STKOF_Msk                (1UL << SCB_CFSR_STKOF_Pos)                     /*!< SCB CFSR (UFSR): STKOF Mask */
813
814 #define SCB_CFSR_NOCP_Pos                 (SCB_CFSR_USGFAULTSR_Pos + 3U)                  /*!< SCB CFSR (UFSR): NOCP Position */
815 #define SCB_CFSR_NOCP_Msk                 (1UL << SCB_CFSR_NOCP_Pos)                      /*!< SCB CFSR (UFSR): NOCP Mask */
816
817 #define SCB_CFSR_INVPC_Pos                (SCB_CFSR_USGFAULTSR_Pos + 2U)                  /*!< SCB CFSR (UFSR): INVPC Position */
818 #define SCB_CFSR_INVPC_Msk                (1UL << SCB_CFSR_INVPC_Pos)                     /*!< SCB CFSR (UFSR): INVPC Mask */
819
820 #define SCB_CFSR_INVSTATE_Pos             (SCB_CFSR_USGFAULTSR_Pos + 1U)                  /*!< SCB CFSR (UFSR): INVSTATE Position */
821 #define SCB_CFSR_INVSTATE_Msk             (1UL << SCB_CFSR_INVSTATE_Pos)                  /*!< SCB CFSR (UFSR): INVSTATE Mask */
822
823 #define SCB_CFSR_UNDEFINSTR_Pos           (SCB_CFSR_USGFAULTSR_Pos + 0U)                  /*!< SCB CFSR (UFSR): UNDEFINSTR Position */
824 #define SCB_CFSR_UNDEFINSTR_Msk           (1UL << SCB_CFSR_UNDEFINSTR_Pos)                /*!< SCB CFSR (UFSR): UNDEFINSTR Mask */
825
826 /* SCB Hard Fault Status Register Definitions */
827 #define SCB_HFSR_DEBUGEVT_Pos              31U                                            /*!< SCB HFSR: DEBUGEVT Position */
828 #define SCB_HFSR_DEBUGEVT_Msk              (1UL << SCB_HFSR_DEBUGEVT_Pos)                 /*!< SCB HFSR: DEBUGEVT Mask */
829
830 #define SCB_HFSR_FORCED_Pos                30U                                            /*!< SCB HFSR: FORCED Position */
831 #define SCB_HFSR_FORCED_Msk                (1UL << SCB_HFSR_FORCED_Pos)                   /*!< SCB HFSR: FORCED Mask */
832
833 #define SCB_HFSR_VECTTBL_Pos                1U                                            /*!< SCB HFSR: VECTTBL Position */
834 #define SCB_HFSR_VECTTBL_Msk               (1UL << SCB_HFSR_VECTTBL_Pos)                  /*!< SCB HFSR: VECTTBL Mask */
835
836 /* SCB Debug Fault Status Register Definitions */
837 #define SCB_DFSR_EXTERNAL_Pos               4U                                            /*!< SCB DFSR: EXTERNAL Position */
838 #define SCB_DFSR_EXTERNAL_Msk              (1UL << SCB_DFSR_EXTERNAL_Pos)                 /*!< SCB DFSR: EXTERNAL Mask */
839
840 #define SCB_DFSR_VCATCH_Pos                 3U                                            /*!< SCB DFSR: VCATCH Position */
841 #define SCB_DFSR_VCATCH_Msk                (1UL << SCB_DFSR_VCATCH_Pos)                   /*!< SCB DFSR: VCATCH Mask */
842
843 #define SCB_DFSR_DWTTRAP_Pos                2U                                            /*!< SCB DFSR: DWTTRAP Position */
844 #define SCB_DFSR_DWTTRAP_Msk               (1UL << SCB_DFSR_DWTTRAP_Pos)                  /*!< SCB DFSR: DWTTRAP Mask */
845
846 #define SCB_DFSR_BKPT_Pos                   1U                                            /*!< SCB DFSR: BKPT Position */
847 #define SCB_DFSR_BKPT_Msk                  (1UL << SCB_DFSR_BKPT_Pos)                     /*!< SCB DFSR: BKPT Mask */
848
849 #define SCB_DFSR_HALTED_Pos                 0U                                            /*!< SCB DFSR: HALTED Position */
850 #define SCB_DFSR_HALTED_Msk                (1UL /*<< SCB_DFSR_HALTED_Pos*/)               /*!< SCB DFSR: HALTED Mask */
851
852 /* SCB Non-Secure Access Control Register Definitions */
853 #define SCB_NSACR_CP11_Pos                 11U                                            /*!< SCB NSACR: CP11 Position */
854 #define SCB_NSACR_CP11_Msk                 (1UL << SCB_NSACR_CP11_Pos)                    /*!< SCB NSACR: CP11 Mask */
855
856 #define SCB_NSACR_CP10_Pos                 10U                                            /*!< SCB NSACR: CP10 Position */
857 #define SCB_NSACR_CP10_Msk                 (1UL << SCB_NSACR_CP10_Pos)                    /*!< SCB NSACR: CP10 Mask */
858
859 #define SCB_NSACR_CPn_Pos                   0U                                            /*!< SCB NSACR: CPn Position */
860 #define SCB_NSACR_CPn_Msk                  (1UL /*<< SCB_NSACR_CPn_Pos*/)                 /*!< SCB NSACR: CPn Mask */
861
862 /* SCB Cache Level ID Register Definitions */
863 #define SCB_CLIDR_LOUU_Pos                 27U                                            /*!< SCB CLIDR: LoUU Position */
864 #define SCB_CLIDR_LOUU_Msk                 (7UL << SCB_CLIDR_LOUU_Pos)                    /*!< SCB CLIDR: LoUU Mask */
865
866 #define SCB_CLIDR_LOC_Pos                  24U                                            /*!< SCB CLIDR: LoC Position */
867 #define SCB_CLIDR_LOC_Msk                  (7UL << SCB_CLIDR_LOC_Pos)                     /*!< SCB CLIDR: LoC Mask */
868
869 /* SCB Cache Type Register Definitions */
870 #define SCB_CTR_FORMAT_Pos                 29U                                            /*!< SCB CTR: Format Position */
871 #define SCB_CTR_FORMAT_Msk                 (7UL << SCB_CTR_FORMAT_Pos)                    /*!< SCB CTR: Format Mask */
872
873 #define SCB_CTR_CWG_Pos                    24U                                            /*!< SCB CTR: CWG Position */
874 #define SCB_CTR_CWG_Msk                    (0xFUL << SCB_CTR_CWG_Pos)                     /*!< SCB CTR: CWG Mask */
875
876 #define SCB_CTR_ERG_Pos                    20U                                            /*!< SCB CTR: ERG Position */
877 #define SCB_CTR_ERG_Msk                    (0xFUL << SCB_CTR_ERG_Pos)                     /*!< SCB CTR: ERG Mask */
878
879 #define SCB_CTR_DMINLINE_Pos               16U                                            /*!< SCB CTR: DminLine Position */
880 #define SCB_CTR_DMINLINE_Msk               (0xFUL << SCB_CTR_DMINLINE_Pos)                /*!< SCB CTR: DminLine Mask */
881
882 #define SCB_CTR_IMINLINE_Pos                0U                                            /*!< SCB CTR: ImInLine Position */
883 #define SCB_CTR_IMINLINE_Msk               (0xFUL /*<< SCB_CTR_IMINLINE_Pos*/)            /*!< SCB CTR: ImInLine Mask */
884
885 /* SCB Cache Size ID Register Definitions */
886 #define SCB_CCSIDR_WT_Pos                  31U                                            /*!< SCB CCSIDR: WT Position */
887 #define SCB_CCSIDR_WT_Msk                  (1UL << SCB_CCSIDR_WT_Pos)                     /*!< SCB CCSIDR: WT Mask */
888
889 #define SCB_CCSIDR_WB_Pos                  30U                                            /*!< SCB CCSIDR: WB Position */
890 #define SCB_CCSIDR_WB_Msk                  (1UL << SCB_CCSIDR_WB_Pos)                     /*!< SCB CCSIDR: WB Mask */
891
892 #define SCB_CCSIDR_RA_Pos                  29U                                            /*!< SCB CCSIDR: RA Position */
893 #define SCB_CCSIDR_RA_Msk                  (1UL << SCB_CCSIDR_RA_Pos)                     /*!< SCB CCSIDR: RA Mask */
894
895 #define SCB_CCSIDR_WA_Pos                  28U                                            /*!< SCB CCSIDR: WA Position */
896 #define SCB_CCSIDR_WA_Msk                  (1UL << SCB_CCSIDR_WA_Pos)                     /*!< SCB CCSIDR: WA Mask */
897
898 #define SCB_CCSIDR_NUMSETS_Pos             13U                                            /*!< SCB CCSIDR: NumSets Position */
899 #define SCB_CCSIDR_NUMSETS_Msk             (0x7FFFUL << SCB_CCSIDR_NUMSETS_Pos)           /*!< SCB CCSIDR: NumSets Mask */
900
901 #define SCB_CCSIDR_ASSOCIATIVITY_Pos        3U                                            /*!< SCB CCSIDR: Associativity Position */
902 #define SCB_CCSIDR_ASSOCIATIVITY_Msk       (0x3FFUL << SCB_CCSIDR_ASSOCIATIVITY_Pos)      /*!< SCB CCSIDR: Associativity Mask */
903
904 #define SCB_CCSIDR_LINESIZE_Pos             0U                                            /*!< SCB CCSIDR: LineSize Position */
905 #define SCB_CCSIDR_LINESIZE_Msk            (7UL /*<< SCB_CCSIDR_LINESIZE_Pos*/)           /*!< SCB CCSIDR: LineSize Mask */
906
907 /* SCB Cache Size Selection Register Definitions */
908 #define SCB_CSSELR_LEVEL_Pos                1U                                            /*!< SCB CSSELR: Level Position */
909 #define SCB_CSSELR_LEVEL_Msk               (7UL << SCB_CSSELR_LEVEL_Pos)                  /*!< SCB CSSELR: Level Mask */
910
911 #define SCB_CSSELR_IND_Pos                  0U                                            /*!< SCB CSSELR: InD Position */
912 #define SCB_CSSELR_IND_Msk                 (1UL /*<< SCB_CSSELR_IND_Pos*/)                /*!< SCB CSSELR: InD Mask */
913
914 /* SCB Software Triggered Interrupt Register Definitions */
915 #define SCB_STIR_INTID_Pos                  0U                                            /*!< SCB STIR: INTID Position */
916 #define SCB_STIR_INTID_Msk                 (0x1FFUL /*<< SCB_STIR_INTID_Pos*/)            /*!< SCB STIR: INTID Mask */
917
918 /* SCB D-Cache Invalidate by Set-way Register Definitions */
919 #define SCB_DCISW_WAY_Pos                  30U                                            /*!< SCB DCISW: Way Position */
920 #define SCB_DCISW_WAY_Msk                  (3UL << SCB_DCISW_WAY_Pos)                     /*!< SCB DCISW: Way Mask */
921
922 #define SCB_DCISW_SET_Pos                   5U                                            /*!< SCB DCISW: Set Position */
923 #define SCB_DCISW_SET_Msk                  (0x1FFUL << SCB_DCISW_SET_Pos)                 /*!< SCB DCISW: Set Mask */
924
925 /* SCB D-Cache Clean by Set-way Register Definitions */
926 #define SCB_DCCSW_WAY_Pos                  30U                                            /*!< SCB DCCSW: Way Position */
927 #define SCB_DCCSW_WAY_Msk                  (3UL << SCB_DCCSW_WAY_Pos)                     /*!< SCB DCCSW: Way Mask */
928
929 #define SCB_DCCSW_SET_Pos                   5U                                            /*!< SCB DCCSW: Set Position */
930 #define SCB_DCCSW_SET_Msk                  (0x1FFUL << SCB_DCCSW_SET_Pos)                 /*!< SCB DCCSW: Set Mask */
931
932 /* SCB D-Cache Clean and Invalidate by Set-way Register Definitions */
933 #define SCB_DCCISW_WAY_Pos                 30U                                            /*!< SCB DCCISW: Way Position */
934 #define SCB_DCCISW_WAY_Msk                 (3UL << SCB_DCCISW_WAY_Pos)                    /*!< SCB DCCISW: Way Mask */
935
936 #define SCB_DCCISW_SET_Pos                  5U                                            /*!< SCB DCCISW: Set Position */
937 #define SCB_DCCISW_SET_Msk                 (0x1FFUL << SCB_DCCISW_SET_Pos)                /*!< SCB DCCISW: Set Mask */
938
939 /* Instruction Tightly-Coupled Memory Control Register Definitions */
940 #define SCB_ITCMCR_SZ_Pos                   3U                                            /*!< SCB ITCMCR: SZ Position */
941 #define SCB_ITCMCR_SZ_Msk                  (0xFUL << SCB_ITCMCR_SZ_Pos)                   /*!< SCB ITCMCR: SZ Mask */
942
943 #define SCB_ITCMCR_RETEN_Pos                2U                                            /*!< SCB ITCMCR: RETEN Position */
944 #define SCB_ITCMCR_RETEN_Msk               (1UL << SCB_ITCMCR_RETEN_Pos)                  /*!< SCB ITCMCR: RETEN Mask */
945
946 #define SCB_ITCMCR_RMW_Pos                  1U                                            /*!< SCB ITCMCR: RMW Position */
947 #define SCB_ITCMCR_RMW_Msk                 (1UL << SCB_ITCMCR_RMW_Pos)                    /*!< SCB ITCMCR: RMW Mask */
948
949 #define SCB_ITCMCR_EN_Pos                   0U                                            /*!< SCB ITCMCR: EN Position */
950 #define SCB_ITCMCR_EN_Msk                  (1UL /*<< SCB_ITCMCR_EN_Pos*/)                 /*!< SCB ITCMCR: EN Mask */
951
952 /* Data Tightly-Coupled Memory Control Register Definitions */
953 #define SCB_DTCMCR_SZ_Pos                   3U                                            /*!< SCB DTCMCR: SZ Position */
954 #define SCB_DTCMCR_SZ_Msk                  (0xFUL << SCB_DTCMCR_SZ_Pos)                   /*!< SCB DTCMCR: SZ Mask */
955
956 #define SCB_DTCMCR_RETEN_Pos                2U                                            /*!< SCB DTCMCR: RETEN Position */
957 #define SCB_DTCMCR_RETEN_Msk               (1UL << SCB_DTCMCR_RETEN_Pos)                   /*!< SCB DTCMCR: RETEN Mask */
958
959 #define SCB_DTCMCR_RMW_Pos                  1U                                            /*!< SCB DTCMCR: RMW Position */
960 #define SCB_DTCMCR_RMW_Msk                 (1UL << SCB_DTCMCR_RMW_Pos)                    /*!< SCB DTCMCR: RMW Mask */
961
962 #define SCB_DTCMCR_EN_Pos                   0U                                            /*!< SCB DTCMCR: EN Position */
963 #define SCB_DTCMCR_EN_Msk                  (1UL /*<< SCB_DTCMCR_EN_Pos*/)                 /*!< SCB DTCMCR: EN Mask */
964
965 /* AHBP Control Register Definitions */
966 #define SCB_AHBPCR_SZ_Pos                   1U                                            /*!< SCB AHBPCR: SZ Position */
967 #define SCB_AHBPCR_SZ_Msk                  (7UL << SCB_AHBPCR_SZ_Pos)                     /*!< SCB AHBPCR: SZ Mask */
968
969 #define SCB_AHBPCR_EN_Pos                   0U                                            /*!< SCB AHBPCR: EN Position */
970 #define SCB_AHBPCR_EN_Msk                  (1UL /*<< SCB_AHBPCR_EN_Pos*/)                 /*!< SCB AHBPCR: EN Mask */
971
972 /* L1 Cache Control Register Definitions */
973 #define SCB_CACR_FORCEWT_Pos                2U                                            /*!< SCB CACR: FORCEWT Position */
974 #define SCB_CACR_FORCEWT_Msk               (1UL << SCB_CACR_FORCEWT_Pos)                  /*!< SCB CACR: FORCEWT Mask */
975
976 #define SCB_CACR_ECCEN_Pos                  1U                                            /*!< SCB CACR: ECCEN Position */
977 #define SCB_CACR_ECCEN_Msk                 (1UL << SCB_CACR_ECCEN_Pos)                    /*!< SCB CACR: ECCEN Mask */
978
979 #define SCB_CACR_SIWT_Pos                   0U                                            /*!< SCB CACR: SIWT Position */
980 #define SCB_CACR_SIWT_Msk                  (1UL /*<< SCB_CACR_SIWT_Pos*/)                 /*!< SCB CACR: SIWT Mask */
981
982 /* AHBS Control Register Definitions */
983 #define SCB_AHBSCR_INITCOUNT_Pos           11U                                            /*!< SCB AHBSCR: INITCOUNT Position */
984 #define SCB_AHBSCR_INITCOUNT_Msk           (0x1FUL << SCB_AHBPCR_INITCOUNT_Pos)           /*!< SCB AHBSCR: INITCOUNT Mask */
985
986 #define SCB_AHBSCR_TPRI_Pos                 2U                                            /*!< SCB AHBSCR: TPRI Position */
987 #define SCB_AHBSCR_TPRI_Msk                (0x1FFUL << SCB_AHBPCR_TPRI_Pos)               /*!< SCB AHBSCR: TPRI Mask */
988
989 #define SCB_AHBSCR_CTL_Pos                  0U                                            /*!< SCB AHBSCR: CTL Position*/
990 #define SCB_AHBSCR_CTL_Msk                 (3UL /*<< SCB_AHBPCR_CTL_Pos*/)                /*!< SCB AHBSCR: CTL Mask */
991
992 /* Auxiliary Bus Fault Status Register Definitions */
993 #define SCB_ABFSR_AXIMTYPE_Pos              8U                                            /*!< SCB ABFSR: AXIMTYPE Position*/
994 #define SCB_ABFSR_AXIMTYPE_Msk             (3UL << SCB_ABFSR_AXIMTYPE_Pos)                /*!< SCB ABFSR: AXIMTYPE Mask */
995
996 #define SCB_ABFSR_EPPB_Pos                  4U                                            /*!< SCB ABFSR: EPPB Position*/
997 #define SCB_ABFSR_EPPB_Msk                 (1UL << SCB_ABFSR_EPPB_Pos)                    /*!< SCB ABFSR: EPPB Mask */
998
999 #define SCB_ABFSR_AXIM_Pos                  3U                                            /*!< SCB ABFSR: AXIM Position*/
1000 #define SCB_ABFSR_AXIM_Msk                 (1UL << SCB_ABFSR_AXIM_Pos)                    /*!< SCB ABFSR: AXIM Mask */
1001
1002 #define SCB_ABFSR_AHBP_Pos                  2U                                            /*!< SCB ABFSR: AHBP Position*/
1003 #define SCB_ABFSR_AHBP_Msk                 (1UL << SCB_ABFSR_AHBP_Pos)                    /*!< SCB ABFSR: AHBP Mask */
1004
1005 #define SCB_ABFSR_DTCM_Pos                  1U                                            /*!< SCB ABFSR: DTCM Position*/
1006 #define SCB_ABFSR_DTCM_Msk                 (1UL << SCB_ABFSR_DTCM_Pos)                    /*!< SCB ABFSR: DTCM Mask */
1007
1008 #define SCB_ABFSR_ITCM_Pos                  0U                                            /*!< SCB ABFSR: ITCM Position*/
1009 #define SCB_ABFSR_ITCM_Msk                 (1UL /*<< SCB_ABFSR_ITCM_Pos*/)                /*!< SCB ABFSR: ITCM Mask */
1010
1011 /*@} end of group CMSIS_SCB */
1012
1013
1014 /**
1015   \ingroup  CMSIS_core_register
1016   \defgroup CMSIS_SCnSCB System Controls not in SCB (SCnSCB)
1017   \brief    Type definitions for the System Control and ID Register not in the SCB
1018   @{
1019  */
1020
1021 /**
1022   \brief  Structure type to access the System Control and ID Register not in the SCB.
1023  */
1024 typedef struct
1025 {
1026         uint32_t RESERVED0[1U];
1027   __IM  uint32_t ICTR;                   /*!< Offset: 0x004 (R/ )  Interrupt Controller Type Register */
1028   __IOM uint32_t ACTLR;                  /*!< Offset: 0x008 (R/W)  Auxiliary Control Register */
1029   __IOM uint32_t CPPWR;                  /*!< Offset: 0x00C (R/W)  Coprocessor Power Control  Register */
1030 } SCnSCB_Type;
1031
1032 /* Interrupt Controller Type Register Definitions */
1033 #define SCnSCB_ICTR_INTLINESNUM_Pos         0U                                         /*!< ICTR: INTLINESNUM Position */
1034 #define SCnSCB_ICTR_INTLINESNUM_Msk        (0xFUL /*<< SCnSCB_ICTR_INTLINESNUM_Pos*/)  /*!< ICTR: INTLINESNUM Mask */
1035
1036 /*@} end of group CMSIS_SCnotSCB */
1037
1038
1039 /**
1040   \ingroup  CMSIS_core_register
1041   \defgroup CMSIS_SysTick     System Tick Timer (SysTick)
1042   \brief    Type definitions for the System Timer Registers.
1043   @{
1044  */
1045
1046 /**
1047   \brief  Structure type to access the System Timer (SysTick).
1048  */
1049 typedef struct
1050 {
1051   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SysTick Control and Status Register */
1052   __IOM uint32_t LOAD;                   /*!< Offset: 0x004 (R/W)  SysTick Reload Value Register */
1053   __IOM uint32_t VAL;                    /*!< Offset: 0x008 (R/W)  SysTick Current Value Register */
1054   __IM  uint32_t CALIB;                  /*!< Offset: 0x00C (R/ )  SysTick Calibration Register */
1055 } SysTick_Type;
1056
1057 /* SysTick Control / Status Register Definitions */
1058 #define SysTick_CTRL_COUNTFLAG_Pos         16U                                            /*!< SysTick CTRL: COUNTFLAG Position */
1059 #define SysTick_CTRL_COUNTFLAG_Msk         (1UL << SysTick_CTRL_COUNTFLAG_Pos)            /*!< SysTick CTRL: COUNTFLAG Mask */
1060
1061 #define SysTick_CTRL_CLKSOURCE_Pos          2U                                            /*!< SysTick CTRL: CLKSOURCE Position */
1062 #define SysTick_CTRL_CLKSOURCE_Msk         (1UL << SysTick_CTRL_CLKSOURCE_Pos)            /*!< SysTick CTRL: CLKSOURCE Mask */
1063
1064 #define SysTick_CTRL_TICKINT_Pos            1U                                            /*!< SysTick CTRL: TICKINT Position */
1065 #define SysTick_CTRL_TICKINT_Msk           (1UL << SysTick_CTRL_TICKINT_Pos)              /*!< SysTick CTRL: TICKINT Mask */
1066
1067 #define SysTick_CTRL_ENABLE_Pos             0U                                            /*!< SysTick CTRL: ENABLE Position */
1068 #define SysTick_CTRL_ENABLE_Msk            (1UL /*<< SysTick_CTRL_ENABLE_Pos*/)           /*!< SysTick CTRL: ENABLE Mask */
1069
1070 /* SysTick Reload Register Definitions */
1071 #define SysTick_LOAD_RELOAD_Pos             0U                                            /*!< SysTick LOAD: RELOAD Position */
1072 #define SysTick_LOAD_RELOAD_Msk            (0xFFFFFFUL /*<< SysTick_LOAD_RELOAD_Pos*/)    /*!< SysTick LOAD: RELOAD Mask */
1073
1074 /* SysTick Current Register Definitions */
1075 #define SysTick_VAL_CURRENT_Pos             0U                                            /*!< SysTick VAL: CURRENT Position */
1076 #define SysTick_VAL_CURRENT_Msk            (0xFFFFFFUL /*<< SysTick_VAL_CURRENT_Pos*/)    /*!< SysTick VAL: CURRENT Mask */
1077
1078 /* SysTick Calibration Register Definitions */
1079 #define SysTick_CALIB_NOREF_Pos            31U                                            /*!< SysTick CALIB: NOREF Position */
1080 #define SysTick_CALIB_NOREF_Msk            (1UL << SysTick_CALIB_NOREF_Pos)               /*!< SysTick CALIB: NOREF Mask */
1081
1082 #define SysTick_CALIB_SKEW_Pos             30U                                            /*!< SysTick CALIB: SKEW Position */
1083 #define SysTick_CALIB_SKEW_Msk             (1UL << SysTick_CALIB_SKEW_Pos)                /*!< SysTick CALIB: SKEW Mask */
1084
1085 #define SysTick_CALIB_TENMS_Pos             0U                                            /*!< SysTick CALIB: TENMS Position */
1086 #define SysTick_CALIB_TENMS_Msk            (0xFFFFFFUL /*<< SysTick_CALIB_TENMS_Pos*/)    /*!< SysTick CALIB: TENMS Mask */
1087
1088 /*@} end of group CMSIS_SysTick */
1089
1090
1091 /**
1092   \ingroup  CMSIS_core_register
1093   \defgroup CMSIS_ITM     Instrumentation Trace Macrocell (ITM)
1094   \brief    Type definitions for the Instrumentation Trace Macrocell (ITM)
1095   @{
1096  */
1097
1098 /**
1099   \brief  Structure type to access the Instrumentation Trace Macrocell Register (ITM).
1100  */
1101 typedef struct
1102 {
1103   __OM  union
1104   {
1105     __OM  uint8_t    u8;                 /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 8-bit */
1106     __OM  uint16_t   u16;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 16-bit */
1107     __OM  uint32_t   u32;                /*!< Offset: 0x000 ( /W)  ITM Stimulus Port 32-bit */
1108   }  PORT [32U];                         /*!< Offset: 0x000 ( /W)  ITM Stimulus Port Registers */
1109         uint32_t RESERVED0[864U];
1110   __IOM uint32_t TER;                    /*!< Offset: 0xE00 (R/W)  ITM Trace Enable Register */
1111         uint32_t RESERVED1[15U];
1112   __IOM uint32_t TPR;                    /*!< Offset: 0xE40 (R/W)  ITM Trace Privilege Register */
1113         uint32_t RESERVED2[15U];
1114   __IOM uint32_t TCR;                    /*!< Offset: 0xE80 (R/W)  ITM Trace Control Register */
1115         uint32_t RESERVED3[29U];
1116   __OM  uint32_t IWR;                    /*!< Offset: 0xEF8 ( /W)  ITM Integration Write Register */
1117   __IM  uint32_t IRR;                    /*!< Offset: 0xEFC (R/ )  ITM Integration Read Register */
1118   __IOM uint32_t IMCR;                   /*!< Offset: 0xF00 (R/W)  ITM Integration Mode Control Register */
1119         uint32_t RESERVED4[43U];
1120   __OM  uint32_t LAR;                    /*!< Offset: 0xFB0 ( /W)  ITM Lock Access Register */
1121   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R/ )  ITM Lock Status Register */
1122         uint32_t RESERVED5[1U];
1123   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  ITM Device Architecture Register */
1124         uint32_t RESERVED6[4U];
1125   __IM  uint32_t PID4;                   /*!< Offset: 0xFD0 (R/ )  ITM Peripheral Identification Register #4 */
1126   __IM  uint32_t PID5;                   /*!< Offset: 0xFD4 (R/ )  ITM Peripheral Identification Register #5 */
1127   __IM  uint32_t PID6;                   /*!< Offset: 0xFD8 (R/ )  ITM Peripheral Identification Register #6 */
1128   __IM  uint32_t PID7;                   /*!< Offset: 0xFDC (R/ )  ITM Peripheral Identification Register #7 */
1129   __IM  uint32_t PID0;                   /*!< Offset: 0xFE0 (R/ )  ITM Peripheral Identification Register #0 */
1130   __IM  uint32_t PID1;                   /*!< Offset: 0xFE4 (R/ )  ITM Peripheral Identification Register #1 */
1131   __IM  uint32_t PID2;                   /*!< Offset: 0xFE8 (R/ )  ITM Peripheral Identification Register #2 */
1132   __IM  uint32_t PID3;                   /*!< Offset: 0xFEC (R/ )  ITM Peripheral Identification Register #3 */
1133   __IM  uint32_t CID0;                   /*!< Offset: 0xFF0 (R/ )  ITM Component  Identification Register #0 */
1134   __IM  uint32_t CID1;                   /*!< Offset: 0xFF4 (R/ )  ITM Component  Identification Register #1 */
1135   __IM  uint32_t CID2;                   /*!< Offset: 0xFF8 (R/ )  ITM Component  Identification Register #2 */
1136   __IM  uint32_t CID3;                   /*!< Offset: 0xFFC (R/ )  ITM Component  Identification Register #3 */
1137 } ITM_Type;
1138
1139 /* ITM Stimulus Port Register Definitions */
1140 #define ITM_STIM_DISABLED_Pos               1U                                            /*!< ITM STIM: DISABLED Position */
1141 #define ITM_STIM_DISABLED_Msk              (0x1UL << ITM_STIM_DISABLED_Pos)               /*!< ITM STIM: DISABLED Mask */
1142
1143 #define ITM_STIM_FIFOREADY_Pos              0U                                            /*!< ITM STIM: FIFOREADY Position */
1144 #define ITM_STIM_FIFOREADY_Msk             (0x1UL /*<< ITM_STIM_FIFOREADY_Pos*/)          /*!< ITM STIM: FIFOREADY Mask */
1145
1146 /* ITM Trace Privilege Register Definitions */
1147 #define ITM_TPR_PRIVMASK_Pos                0U                                            /*!< ITM TPR: PRIVMASK Position */
1148 #define ITM_TPR_PRIVMASK_Msk               (0xFUL /*<< ITM_TPR_PRIVMASK_Pos*/)            /*!< ITM TPR: PRIVMASK Mask */
1149
1150 /* ITM Trace Control Register Definitions */
1151 #define ITM_TCR_BUSY_Pos                   23U                                            /*!< ITM TCR: BUSY Position */
1152 #define ITM_TCR_BUSY_Msk                   (1UL << ITM_TCR_BUSY_Pos)                      /*!< ITM TCR: BUSY Mask */
1153
1154 #define ITM_TCR_TRACEBUSID_Pos             16U                                            /*!< ITM TCR: ATBID Position */
1155 #define ITM_TCR_TRACEBUSID_Msk             (0x7FUL << ITM_TCR_TRACEBUSID_Pos)             /*!< ITM TCR: ATBID Mask */
1156
1157 #define ITM_TCR_GTSFREQ_Pos                10U                                            /*!< ITM TCR: Global timestamp frequency Position */
1158 #define ITM_TCR_GTSFREQ_Msk                (3UL << ITM_TCR_GTSFREQ_Pos)                   /*!< ITM TCR: Global timestamp frequency Mask */
1159
1160 #define ITM_TCR_TSPRESCALE_Pos              8U                                            /*!< ITM TCR: TSPRESCALE Position */
1161 #define ITM_TCR_TSPRESCALE_Msk             (3UL << ITM_TCR_TSPRESCALE_Pos)                /*!< ITM TCR: TSPRESCALE Mask */
1162
1163 #define ITM_TCR_STALLENA_Pos                5U                                            /*!< ITM TCR: STALLENA Position */
1164 #define ITM_TCR_STALLENA_Msk               (1UL << ITM_TCR_STALLENA_Pos)                  /*!< ITM TCR: STALLENA Mask */
1165
1166 #define ITM_TCR_SWOENA_Pos                  4U                                            /*!< ITM TCR: SWOENA Position */
1167 #define ITM_TCR_SWOENA_Msk                 (1UL << ITM_TCR_SWOENA_Pos)                    /*!< ITM TCR: SWOENA Mask */
1168
1169 #define ITM_TCR_DWTENA_Pos                  3U                                            /*!< ITM TCR: DWTENA Position */
1170 #define ITM_TCR_DWTENA_Msk                 (1UL << ITM_TCR_DWTENA_Pos)                    /*!< ITM TCR: DWTENA Mask */
1171
1172 #define ITM_TCR_SYNCENA_Pos                 2U                                            /*!< ITM TCR: SYNCENA Position */
1173 #define ITM_TCR_SYNCENA_Msk                (1UL << ITM_TCR_SYNCENA_Pos)                   /*!< ITM TCR: SYNCENA Mask */
1174
1175 #define ITM_TCR_TSENA_Pos                   1U                                            /*!< ITM TCR: TSENA Position */
1176 #define ITM_TCR_TSENA_Msk                  (1UL << ITM_TCR_TSENA_Pos)                     /*!< ITM TCR: TSENA Mask */
1177
1178 #define ITM_TCR_ITMENA_Pos                  0U                                            /*!< ITM TCR: ITM Enable bit Position */
1179 #define ITM_TCR_ITMENA_Msk                 (1UL /*<< ITM_TCR_ITMENA_Pos*/)                /*!< ITM TCR: ITM Enable bit Mask */
1180
1181 /* ITM Integration Write Register Definitions */
1182 #define ITM_IWR_ATVALIDM_Pos                0U                                            /*!< ITM IWR: ATVALIDM Position */
1183 #define ITM_IWR_ATVALIDM_Msk               (1UL /*<< ITM_IWR_ATVALIDM_Pos*/)              /*!< ITM IWR: ATVALIDM Mask */
1184
1185 /* ITM Integration Read Register Definitions */
1186 #define ITM_IRR_ATREADYM_Pos                0U                                            /*!< ITM IRR: ATREADYM Position */
1187 #define ITM_IRR_ATREADYM_Msk               (1UL /*<< ITM_IRR_ATREADYM_Pos*/)              /*!< ITM IRR: ATREADYM Mask */
1188
1189 /* ITM Integration Mode Control Register Definitions */
1190 #define ITM_IMCR_INTEGRATION_Pos            0U                                            /*!< ITM IMCR: INTEGRATION Position */
1191 #define ITM_IMCR_INTEGRATION_Msk           (1UL /*<< ITM_IMCR_INTEGRATION_Pos*/)          /*!< ITM IMCR: INTEGRATION Mask */
1192
1193 /* ITM Lock Status Register Definitions */
1194 #define ITM_LSR_ByteAcc_Pos                 2U                                            /*!< ITM LSR: ByteAcc Position */
1195 #define ITM_LSR_ByteAcc_Msk                (1UL << ITM_LSR_ByteAcc_Pos)                   /*!< ITM LSR: ByteAcc Mask */
1196
1197 #define ITM_LSR_Access_Pos                  1U                                            /*!< ITM LSR: Access Position */
1198 #define ITM_LSR_Access_Msk                 (1UL << ITM_LSR_Access_Pos)                    /*!< ITM LSR: Access Mask */
1199
1200 #define ITM_LSR_Present_Pos                 0U                                            /*!< ITM LSR: Present Position */
1201 #define ITM_LSR_Present_Msk                (1UL /*<< ITM_LSR_Present_Pos*/)               /*!< ITM LSR: Present Mask */
1202
1203 /*@}*/ /* end of group CMSIS_ITM */
1204
1205
1206 /**
1207   \ingroup  CMSIS_core_register
1208   \defgroup CMSIS_DWT     Data Watchpoint and Trace (DWT)
1209   \brief    Type definitions for the Data Watchpoint and Trace (DWT)
1210   @{
1211  */
1212
1213 /**
1214   \brief  Structure type to access the Data Watchpoint and Trace Register (DWT).
1215  */
1216 typedef struct
1217 {
1218   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  Control Register */
1219   __IOM uint32_t CYCCNT;                 /*!< Offset: 0x004 (R/W)  Cycle Count Register */
1220   __IOM uint32_t CPICNT;                 /*!< Offset: 0x008 (R/W)  CPI Count Register */
1221   __IOM uint32_t EXCCNT;                 /*!< Offset: 0x00C (R/W)  Exception Overhead Count Register */
1222   __IOM uint32_t SLEEPCNT;               /*!< Offset: 0x010 (R/W)  Sleep Count Register */
1223   __IOM uint32_t LSUCNT;                 /*!< Offset: 0x014 (R/W)  LSU Count Register */
1224   __IOM uint32_t FOLDCNT;                /*!< Offset: 0x018 (R/W)  Folded-instruction Count Register */
1225   __IM  uint32_t PCSR;                   /*!< Offset: 0x01C (R/ )  Program Counter Sample Register */
1226   __IOM uint32_t COMP0;                  /*!< Offset: 0x020 (R/W)  Comparator Register 0 */
1227         uint32_t RESERVED1[1U];
1228   __IOM uint32_t FUNCTION0;              /*!< Offset: 0x028 (R/W)  Function Register 0 */
1229         uint32_t RESERVED2[1U];
1230   __IOM uint32_t COMP1;                  /*!< Offset: 0x030 (R/W)  Comparator Register 1 */
1231         uint32_t RESERVED3[1U];
1232   __IOM uint32_t FUNCTION1;              /*!< Offset: 0x038 (R/W)  Function Register 1 */
1233         uint32_t RESERVED4[1U];
1234   __IOM uint32_t COMP2;                  /*!< Offset: 0x040 (R/W)  Comparator Register 2 */
1235         uint32_t RESERVED5[1U];
1236   __IOM uint32_t FUNCTION2;              /*!< Offset: 0x048 (R/W)  Function Register 2 */
1237         uint32_t RESERVED6[1U];
1238   __IOM uint32_t COMP3;                  /*!< Offset: 0x050 (R/W)  Comparator Register 3 */
1239         uint32_t RESERVED7[1U];
1240   __IOM uint32_t FUNCTION3;              /*!< Offset: 0x058 (R/W)  Function Register 3 */
1241         uint32_t RESERVED8[1U];
1242   __IOM uint32_t COMP4;                  /*!< Offset: 0x060 (R/W)  Comparator Register 4 */
1243         uint32_t RESERVED9[1U];
1244   __IOM uint32_t FUNCTION4;              /*!< Offset: 0x068 (R/W)  Function Register 4 */
1245         uint32_t RESERVED10[1U];
1246   __IOM uint32_t COMP5;                  /*!< Offset: 0x070 (R/W)  Comparator Register 5 */
1247         uint32_t RESERVED11[1U];
1248   __IOM uint32_t FUNCTION5;              /*!< Offset: 0x078 (R/W)  Function Register 5 */
1249         uint32_t RESERVED12[1U];
1250   __IOM uint32_t COMP6;                  /*!< Offset: 0x080 (R/W)  Comparator Register 6 */
1251         uint32_t RESERVED13[1U];
1252   __IOM uint32_t FUNCTION6;              /*!< Offset: 0x088 (R/W)  Function Register 6 */
1253         uint32_t RESERVED14[1U];
1254   __IOM uint32_t COMP7;                  /*!< Offset: 0x090 (R/W)  Comparator Register 7 */
1255         uint32_t RESERVED15[1U];
1256   __IOM uint32_t FUNCTION7;              /*!< Offset: 0x098 (R/W)  Function Register 7 */
1257         uint32_t RESERVED16[1U];
1258   __IOM uint32_t COMP8;                  /*!< Offset: 0x0A0 (R/W)  Comparator Register 8 */
1259         uint32_t RESERVED17[1U];
1260   __IOM uint32_t FUNCTION8;              /*!< Offset: 0x0A8 (R/W)  Function Register 8 */
1261         uint32_t RESERVED18[1U];
1262   __IOM uint32_t COMP9;                  /*!< Offset: 0x0B0 (R/W)  Comparator Register 9 */
1263         uint32_t RESERVED19[1U];
1264   __IOM uint32_t FUNCTION9;              /*!< Offset: 0x0B8 (R/W)  Function Register 9 */
1265         uint32_t RESERVED20[1U];
1266   __IOM uint32_t COMP10;                 /*!< Offset: 0x0C0 (R/W)  Comparator Register 10 */
1267         uint32_t RESERVED21[1U];
1268   __IOM uint32_t FUNCTION10;             /*!< Offset: 0x0C8 (R/W)  Function Register 10 */
1269         uint32_t RESERVED22[1U];
1270   __IOM uint32_t COMP11;                 /*!< Offset: 0x0D0 (R/W)  Comparator Register 11 */
1271         uint32_t RESERVED23[1U];
1272   __IOM uint32_t FUNCTION11;             /*!< Offset: 0x0D8 (R/W)  Function Register 11 */
1273         uint32_t RESERVED24[1U];
1274   __IOM uint32_t COMP12;                 /*!< Offset: 0x0E0 (R/W)  Comparator Register 12 */
1275         uint32_t RESERVED25[1U];
1276   __IOM uint32_t FUNCTION12;             /*!< Offset: 0x0E8 (R/W)  Function Register 12 */
1277         uint32_t RESERVED26[1U];
1278   __IOM uint32_t COMP13;                 /*!< Offset: 0x0F0 (R/W)  Comparator Register 13 */
1279         uint32_t RESERVED27[1U];
1280   __IOM uint32_t FUNCTION13;             /*!< Offset: 0x0F8 (R/W)  Function Register 13 */
1281         uint32_t RESERVED28[1U];
1282   __IOM uint32_t COMP14;                 /*!< Offset: 0x100 (R/W)  Comparator Register 14 */
1283         uint32_t RESERVED29[1U];
1284   __IOM uint32_t FUNCTION14;             /*!< Offset: 0x108 (R/W)  Function Register 14 */
1285         uint32_t RESERVED30[1U];
1286   __IOM uint32_t COMP15;                 /*!< Offset: 0x110 (R/W)  Comparator Register 15 */
1287         uint32_t RESERVED31[1U];
1288   __IOM uint32_t FUNCTION15;             /*!< Offset: 0x118 (R/W)  Function Register 15 */
1289         uint32_t RESERVED32[934U];
1290   __IM  uint32_t LSR;                    /*!< Offset: 0xFB4 (R  )  Lock Status Register */
1291         uint32_t RESERVED33[1U];
1292   __IM  uint32_t DEVARCH;                /*!< Offset: 0xFBC (R/ )  Device Architecture Register */
1293 } DWT_Type;
1294
1295 /* DWT Control Register Definitions */
1296 #define DWT_CTRL_NUMCOMP_Pos               28U                                         /*!< DWT CTRL: NUMCOMP Position */
1297 #define DWT_CTRL_NUMCOMP_Msk               (0xFUL << DWT_CTRL_NUMCOMP_Pos)             /*!< DWT CTRL: NUMCOMP Mask */
1298
1299 #define DWT_CTRL_NOTRCPKT_Pos              27U                                         /*!< DWT CTRL: NOTRCPKT Position */
1300 #define DWT_CTRL_NOTRCPKT_Msk              (0x1UL << DWT_CTRL_NOTRCPKT_Pos)            /*!< DWT CTRL: NOTRCPKT Mask */
1301
1302 #define DWT_CTRL_NOEXTTRIG_Pos             26U                                         /*!< DWT CTRL: NOEXTTRIG Position */
1303 #define DWT_CTRL_NOEXTTRIG_Msk             (0x1UL << DWT_CTRL_NOEXTTRIG_Pos)           /*!< DWT CTRL: NOEXTTRIG Mask */
1304
1305 #define DWT_CTRL_NOCYCCNT_Pos              25U                                         /*!< DWT CTRL: NOCYCCNT Position */
1306 #define DWT_CTRL_NOCYCCNT_Msk              (0x1UL << DWT_CTRL_NOCYCCNT_Pos)            /*!< DWT CTRL: NOCYCCNT Mask */
1307
1308 #define DWT_CTRL_NOPRFCNT_Pos              24U                                         /*!< DWT CTRL: NOPRFCNT Position */
1309 #define DWT_CTRL_NOPRFCNT_Msk              (0x1UL << DWT_CTRL_NOPRFCNT_Pos)            /*!< DWT CTRL: NOPRFCNT Mask */
1310
1311 #define DWT_CTRL_CYCDISS_Pos               23U                                         /*!< DWT CTRL: CYCDISS Position */
1312 #define DWT_CTRL_CYCDISS_Msk               (0x1UL << DWT_CTRL_CYCDISS_Pos)             /*!< DWT CTRL: CYCDISS Mask */
1313
1314 #define DWT_CTRL_CYCEVTENA_Pos             22U                                         /*!< DWT CTRL: CYCEVTENA Position */
1315 #define DWT_CTRL_CYCEVTENA_Msk             (0x1UL << DWT_CTRL_CYCEVTENA_Pos)           /*!< DWT CTRL: CYCEVTENA Mask */
1316
1317 #define DWT_CTRL_FOLDEVTENA_Pos            21U                                         /*!< DWT CTRL: FOLDEVTENA Position */
1318 #define DWT_CTRL_FOLDEVTENA_Msk            (0x1UL << DWT_CTRL_FOLDEVTENA_Pos)          /*!< DWT CTRL: FOLDEVTENA Mask */
1319
1320 #define DWT_CTRL_LSUEVTENA_Pos             20U                                         /*!< DWT CTRL: LSUEVTENA Position */
1321 #define DWT_CTRL_LSUEVTENA_Msk             (0x1UL << DWT_CTRL_LSUEVTENA_Pos)           /*!< DWT CTRL: LSUEVTENA Mask */
1322
1323 #define DWT_CTRL_SLEEPEVTENA_Pos           19U                                         /*!< DWT CTRL: SLEEPEVTENA Position */
1324 #define DWT_CTRL_SLEEPEVTENA_Msk           (0x1UL << DWT_CTRL_SLEEPEVTENA_Pos)         /*!< DWT CTRL: SLEEPEVTENA Mask */
1325
1326 #define DWT_CTRL_EXCEVTENA_Pos             18U                                         /*!< DWT CTRL: EXCEVTENA Position */
1327 #define DWT_CTRL_EXCEVTENA_Msk             (0x1UL << DWT_CTRL_EXCEVTENA_Pos)           /*!< DWT CTRL: EXCEVTENA Mask */
1328
1329 #define DWT_CTRL_CPIEVTENA_Pos             17U                                         /*!< DWT CTRL: CPIEVTENA Position */
1330 #define DWT_CTRL_CPIEVTENA_Msk             (0x1UL << DWT_CTRL_CPIEVTENA_Pos)           /*!< DWT CTRL: CPIEVTENA Mask */
1331
1332 #define DWT_CTRL_EXCTRCENA_Pos             16U                                         /*!< DWT CTRL: EXCTRCENA Position */
1333 #define DWT_CTRL_EXCTRCENA_Msk             (0x1UL << DWT_CTRL_EXCTRCENA_Pos)           /*!< DWT CTRL: EXCTRCENA Mask */
1334
1335 #define DWT_CTRL_PCSAMPLENA_Pos            12U                                         /*!< DWT CTRL: PCSAMPLENA Position */
1336 #define DWT_CTRL_PCSAMPLENA_Msk            (0x1UL << DWT_CTRL_PCSAMPLENA_Pos)          /*!< DWT CTRL: PCSAMPLENA Mask */
1337
1338 #define DWT_CTRL_SYNCTAP_Pos               10U                                         /*!< DWT CTRL: SYNCTAP Position */
1339 #define DWT_CTRL_SYNCTAP_Msk               (0x3UL << DWT_CTRL_SYNCTAP_Pos)             /*!< DWT CTRL: SYNCTAP Mask */
1340
1341 #define DWT_CTRL_CYCTAP_Pos                 9U                                         /*!< DWT CTRL: CYCTAP Position */
1342 #define DWT_CTRL_CYCTAP_Msk                (0x1UL << DWT_CTRL_CYCTAP_Pos)              /*!< DWT CTRL: CYCTAP Mask */
1343
1344 #define DWT_CTRL_POSTINIT_Pos               5U                                         /*!< DWT CTRL: POSTINIT Position */
1345 #define DWT_CTRL_POSTINIT_Msk              (0xFUL << DWT_CTRL_POSTINIT_Pos)            /*!< DWT CTRL: POSTINIT Mask */
1346
1347 #define DWT_CTRL_POSTPRESET_Pos             1U                                         /*!< DWT CTRL: POSTPRESET Position */
1348 #define DWT_CTRL_POSTPRESET_Msk            (0xFUL << DWT_CTRL_POSTPRESET_Pos)          /*!< DWT CTRL: POSTPRESET Mask */
1349
1350 #define DWT_CTRL_CYCCNTENA_Pos              0U                                         /*!< DWT CTRL: CYCCNTENA Position */
1351 #define DWT_CTRL_CYCCNTENA_Msk             (0x1UL /*<< DWT_CTRL_CYCCNTENA_Pos*/)       /*!< DWT CTRL: CYCCNTENA Mask */
1352
1353 /* DWT CPI Count Register Definitions */
1354 #define DWT_CPICNT_CPICNT_Pos               0U                                         /*!< DWT CPICNT: CPICNT Position */
1355 #define DWT_CPICNT_CPICNT_Msk              (0xFFUL /*<< DWT_CPICNT_CPICNT_Pos*/)       /*!< DWT CPICNT: CPICNT Mask */
1356
1357 /* DWT Exception Overhead Count Register Definitions */
1358 #define DWT_EXCCNT_EXCCNT_Pos               0U                                         /*!< DWT EXCCNT: EXCCNT Position */
1359 #define DWT_EXCCNT_EXCCNT_Msk              (0xFFUL /*<< DWT_EXCCNT_EXCCNT_Pos*/)       /*!< DWT EXCCNT: EXCCNT Mask */
1360
1361 /* DWT Sleep Count Register Definitions */
1362 #define DWT_SLEEPCNT_SLEEPCNT_Pos           0U                                         /*!< DWT SLEEPCNT: SLEEPCNT Position */
1363 #define DWT_SLEEPCNT_SLEEPCNT_Msk          (0xFFUL /*<< DWT_SLEEPCNT_SLEEPCNT_Pos*/)   /*!< DWT SLEEPCNT: SLEEPCNT Mask */
1364
1365 /* DWT LSU Count Register Definitions */
1366 #define DWT_LSUCNT_LSUCNT_Pos               0U                                         /*!< DWT LSUCNT: LSUCNT Position */
1367 #define DWT_LSUCNT_LSUCNT_Msk              (0xFFUL /*<< DWT_LSUCNT_LSUCNT_Pos*/)       /*!< DWT LSUCNT: LSUCNT Mask */
1368
1369 /* DWT Folded-instruction Count Register Definitions */
1370 #define DWT_FOLDCNT_FOLDCNT_Pos             0U                                         /*!< DWT FOLDCNT: FOLDCNT Position */
1371 #define DWT_FOLDCNT_FOLDCNT_Msk            (0xFFUL /*<< DWT_FOLDCNT_FOLDCNT_Pos*/)     /*!< DWT FOLDCNT: FOLDCNT Mask */
1372
1373 /* DWT Comparator Function Register Definitions */
1374 #define DWT_FUNCTION_ID_Pos                27U                                         /*!< DWT FUNCTION: ID Position */
1375 #define DWT_FUNCTION_ID_Msk                (0x1FUL << DWT_FUNCTION_ID_Pos)             /*!< DWT FUNCTION: ID Mask */
1376
1377 #define DWT_FUNCTION_MATCHED_Pos           24U                                         /*!< DWT FUNCTION: MATCHED Position */
1378 #define DWT_FUNCTION_MATCHED_Msk           (0x1UL << DWT_FUNCTION_MATCHED_Pos)         /*!< DWT FUNCTION: MATCHED Mask */
1379
1380 #define DWT_FUNCTION_DATAVSIZE_Pos         10U                                         /*!< DWT FUNCTION: DATAVSIZE Position */
1381 #define DWT_FUNCTION_DATAVSIZE_Msk         (0x3UL << DWT_FUNCTION_DATAVSIZE_Pos)       /*!< DWT FUNCTION: DATAVSIZE Mask */
1382
1383 #define DWT_FUNCTION_ACTION_Pos             4U                                         /*!< DWT FUNCTION: ACTION Position */
1384 #define DWT_FUNCTION_ACTION_Msk            (0x1UL << DWT_FUNCTION_ACTION_Pos)          /*!< DWT FUNCTION: ACTION Mask */
1385
1386 #define DWT_FUNCTION_MATCH_Pos              0U                                         /*!< DWT FUNCTION: MATCH Position */
1387 #define DWT_FUNCTION_MATCH_Msk             (0xFUL /*<< DWT_FUNCTION_MATCH_Pos*/)       /*!< DWT FUNCTION: MATCH Mask */
1388
1389 /*@}*/ /* end of group CMSIS_DWT */
1390
1391
1392 /**
1393   \ingroup  CMSIS_core_register
1394   \defgroup CMSIS_TPI     Trace Port Interface (TPI)
1395   \brief    Type definitions for the Trace Port Interface (TPI)
1396   @{
1397  */
1398
1399 /**
1400   \brief  Structure type to access the Trace Port Interface Register (TPI).
1401  */
1402 typedef struct
1403 {
1404   __IM  uint32_t SSPSR;                  /*!< Offset: 0x000 (R/ )  Supported Parallel Port Sizes Register */
1405   __IOM uint32_t CSPSR;                  /*!< Offset: 0x004 (R/W)  Current Parallel Port Sizes Register */
1406         uint32_t RESERVED0[2U];
1407   __IOM uint32_t ACPR;                   /*!< Offset: 0x010 (R/W)  Asynchronous Clock Prescaler Register */
1408         uint32_t RESERVED1[55U];
1409   __IOM uint32_t SPPR;                   /*!< Offset: 0x0F0 (R/W)  Selected Pin Protocol Register */
1410         uint32_t RESERVED2[131U];
1411   __IM  uint32_t FFSR;                   /*!< Offset: 0x300 (R/ )  Formatter and Flush Status Register */
1412   __IOM uint32_t FFCR;                   /*!< Offset: 0x304 (R/W)  Formatter and Flush Control Register */
1413   __IM  uint32_t FSCR;                   /*!< Offset: 0x308 (R/ )  Formatter Synchronization Counter Register */
1414         uint32_t RESERVED3[759U];
1415   __IM  uint32_t TRIGGER;                /*!< Offset: 0xEE8 (R/ )  TRIGGER */
1416   __IM  uint32_t FIFO0;                  /*!< Offset: 0xEEC (R/ )  Integration ETM Data */
1417   __IM  uint32_t ITATBCTR2;              /*!< Offset: 0xEF0 (R/ )  ITATBCTR2 */
1418         uint32_t RESERVED4[1U];
1419   __IM  uint32_t ITATBCTR0;              /*!< Offset: 0xEF8 (R/ )  ITATBCTR0 */
1420   __IM  uint32_t FIFO1;                  /*!< Offset: 0xEFC (R/ )  Integration ITM Data */
1421   __IOM uint32_t ITCTRL;                 /*!< Offset: 0xF00 (R/W)  Integration Mode Control */
1422         uint32_t RESERVED5[39U];
1423   __IOM uint32_t CLAIMSET;               /*!< Offset: 0xFA0 (R/W)  Claim tag set */
1424   __IOM uint32_t CLAIMCLR;               /*!< Offset: 0xFA4 (R/W)  Claim tag clear */
1425         uint32_t RESERVED7[8U];
1426   __IM  uint32_t DEVID;                  /*!< Offset: 0xFC8 (R/ )  TPIU_DEVID */
1427   __IM  uint32_t DEVTYPE;                /*!< Offset: 0xFCC (R/ )  TPIU_DEVTYPE */
1428 } TPI_Type;
1429
1430 /* TPI Asynchronous Clock Prescaler Register Definitions */
1431 #define TPI_ACPR_PRESCALER_Pos              0U                                         /*!< TPI ACPR: PRESCALER Position */
1432 #define TPI_ACPR_PRESCALER_Msk             (0x1FFFUL /*<< TPI_ACPR_PRESCALER_Pos*/)    /*!< TPI ACPR: PRESCALER Mask */
1433
1434 /* TPI Selected Pin Protocol Register Definitions */
1435 #define TPI_SPPR_TXMODE_Pos                 0U                                         /*!< TPI SPPR: TXMODE Position */
1436 #define TPI_SPPR_TXMODE_Msk                (0x3UL /*<< TPI_SPPR_TXMODE_Pos*/)          /*!< TPI SPPR: TXMODE Mask */
1437
1438 /* TPI Formatter and Flush Status Register Definitions */
1439 #define TPI_FFSR_FtNonStop_Pos              3U                                         /*!< TPI FFSR: FtNonStop Position */
1440 #define TPI_FFSR_FtNonStop_Msk             (0x1UL << TPI_FFSR_FtNonStop_Pos)           /*!< TPI FFSR: FtNonStop Mask */
1441
1442 #define TPI_FFSR_TCPresent_Pos              2U                                         /*!< TPI FFSR: TCPresent Position */
1443 #define TPI_FFSR_TCPresent_Msk             (0x1UL << TPI_FFSR_TCPresent_Pos)           /*!< TPI FFSR: TCPresent Mask */
1444
1445 #define TPI_FFSR_FtStopped_Pos              1U                                         /*!< TPI FFSR: FtStopped Position */
1446 #define TPI_FFSR_FtStopped_Msk             (0x1UL << TPI_FFSR_FtStopped_Pos)           /*!< TPI FFSR: FtStopped Mask */
1447
1448 #define TPI_FFSR_FlInProg_Pos               0U                                         /*!< TPI FFSR: FlInProg Position */
1449 #define TPI_FFSR_FlInProg_Msk              (0x1UL /*<< TPI_FFSR_FlInProg_Pos*/)        /*!< TPI FFSR: FlInProg Mask */
1450
1451 /* TPI Formatter and Flush Control Register Definitions */
1452 #define TPI_FFCR_TrigIn_Pos                 8U                                         /*!< TPI FFCR: TrigIn Position */
1453 #define TPI_FFCR_TrigIn_Msk                (0x1UL << TPI_FFCR_TrigIn_Pos)              /*!< TPI FFCR: TrigIn Mask */
1454
1455 #define TPI_FFCR_EnFCont_Pos                1U                                         /*!< TPI FFCR: EnFCont Position */
1456 #define TPI_FFCR_EnFCont_Msk               (0x1UL << TPI_FFCR_EnFCont_Pos)             /*!< TPI FFCR: EnFCont Mask */
1457
1458 /* TPI TRIGGER Register Definitions */
1459 #define TPI_TRIGGER_TRIGGER_Pos             0U                                         /*!< TPI TRIGGER: TRIGGER Position */
1460 #define TPI_TRIGGER_TRIGGER_Msk            (0x1UL /*<< TPI_TRIGGER_TRIGGER_Pos*/)      /*!< TPI TRIGGER: TRIGGER Mask */
1461
1462 /* TPI Integration ETM Data Register Definitions (FIFO0) */
1463 #define TPI_FIFO0_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO0: ITM_ATVALID Position */
1464 #define TPI_FIFO0_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ITM_ATVALID_Pos)        /*!< TPI FIFO0: ITM_ATVALID Mask */
1465
1466 #define TPI_FIFO0_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO0: ITM_bytecount Position */
1467 #define TPI_FIFO0_ITM_bytecount_Msk        (0x3UL << TPI_FIFO0_ITM_bytecount_Pos)      /*!< TPI FIFO0: ITM_bytecount Mask */
1468
1469 #define TPI_FIFO0_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO0: ETM_ATVALID Position */
1470 #define TPI_FIFO0_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO0_ETM_ATVALID_Pos)        /*!< TPI FIFO0: ETM_ATVALID Mask */
1471
1472 #define TPI_FIFO0_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO0: ETM_bytecount Position */
1473 #define TPI_FIFO0_ETM_bytecount_Msk        (0x3UL << TPI_FIFO0_ETM_bytecount_Pos)      /*!< TPI FIFO0: ETM_bytecount Mask */
1474
1475 #define TPI_FIFO0_ETM2_Pos                 16U                                         /*!< TPI FIFO0: ETM2 Position */
1476 #define TPI_FIFO0_ETM2_Msk                 (0xFFUL << TPI_FIFO0_ETM2_Pos)              /*!< TPI FIFO0: ETM2 Mask */
1477
1478 #define TPI_FIFO0_ETM1_Pos                  8U                                         /*!< TPI FIFO0: ETM1 Position */
1479 #define TPI_FIFO0_ETM1_Msk                 (0xFFUL << TPI_FIFO0_ETM1_Pos)              /*!< TPI FIFO0: ETM1 Mask */
1480
1481 #define TPI_FIFO0_ETM0_Pos                  0U                                         /*!< TPI FIFO0: ETM0 Position */
1482 #define TPI_FIFO0_ETM0_Msk                 (0xFFUL /*<< TPI_FIFO0_ETM0_Pos*/)          /*!< TPI FIFO0: ETM0 Mask */
1483
1484 /* TPI ITATBCTR2 Register Definitions */
1485 #define TPI_ITATBCTR2_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR2: ATREADY Position */
1486 #define TPI_ITATBCTR2_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR2_ATREADY_Pos*/)    /*!< TPI ITATBCTR2: ATREADY Mask */
1487
1488 /* TPI Integration ITM Data Register Definitions (FIFO1) */
1489 #define TPI_FIFO1_ITM_ATVALID_Pos          29U                                         /*!< TPI FIFO1: ITM_ATVALID Position */
1490 #define TPI_FIFO1_ITM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ITM_ATVALID_Pos)        /*!< TPI FIFO1: ITM_ATVALID Mask */
1491
1492 #define TPI_FIFO1_ITM_bytecount_Pos        27U                                         /*!< TPI FIFO1: ITM_bytecount Position */
1493 #define TPI_FIFO1_ITM_bytecount_Msk        (0x3UL << TPI_FIFO1_ITM_bytecount_Pos)      /*!< TPI FIFO1: ITM_bytecount Mask */
1494
1495 #define TPI_FIFO1_ETM_ATVALID_Pos          26U                                         /*!< TPI FIFO1: ETM_ATVALID Position */
1496 #define TPI_FIFO1_ETM_ATVALID_Msk          (0x3UL << TPI_FIFO1_ETM_ATVALID_Pos)        /*!< TPI FIFO1: ETM_ATVALID Mask */
1497
1498 #define TPI_FIFO1_ETM_bytecount_Pos        24U                                         /*!< TPI FIFO1: ETM_bytecount Position */
1499 #define TPI_FIFO1_ETM_bytecount_Msk        (0x3UL << TPI_FIFO1_ETM_bytecount_Pos)      /*!< TPI FIFO1: ETM_bytecount Mask */
1500
1501 #define TPI_FIFO1_ITM2_Pos                 16U                                         /*!< TPI FIFO1: ITM2 Position */
1502 #define TPI_FIFO1_ITM2_Msk                 (0xFFUL << TPI_FIFO1_ITM2_Pos)              /*!< TPI FIFO1: ITM2 Mask */
1503
1504 #define TPI_FIFO1_ITM1_Pos                  8U                                         /*!< TPI FIFO1: ITM1 Position */
1505 #define TPI_FIFO1_ITM1_Msk                 (0xFFUL << TPI_FIFO1_ITM1_Pos)              /*!< TPI FIFO1: ITM1 Mask */
1506
1507 #define TPI_FIFO1_ITM0_Pos                  0U                                         /*!< TPI FIFO1: ITM0 Position */
1508 #define TPI_FIFO1_ITM0_Msk                 (0xFFUL /*<< TPI_FIFO1_ITM0_Pos*/)          /*!< TPI FIFO1: ITM0 Mask */
1509
1510 /* TPI ITATBCTR0 Register Definitions */
1511 #define TPI_ITATBCTR0_ATREADY_Pos           0U                                         /*!< TPI ITATBCTR0: ATREADY Position */
1512 #define TPI_ITATBCTR0_ATREADY_Msk          (0x1UL /*<< TPI_ITATBCTR0_ATREADY_Pos*/)    /*!< TPI ITATBCTR0: ATREADY Mask */
1513
1514 /* TPI Integration Mode Control Register Definitions */
1515 #define TPI_ITCTRL_Mode_Pos                 0U                                         /*!< TPI ITCTRL: Mode Position */
1516 #define TPI_ITCTRL_Mode_Msk                (0x1UL /*<< TPI_ITCTRL_Mode_Pos*/)          /*!< TPI ITCTRL: Mode Mask */
1517
1518 /* TPI DEVID Register Definitions */
1519 #define TPI_DEVID_NRZVALID_Pos             11U                                         /*!< TPI DEVID: NRZVALID Position */
1520 #define TPI_DEVID_NRZVALID_Msk             (0x1UL << TPI_DEVID_NRZVALID_Pos)           /*!< TPI DEVID: NRZVALID Mask */
1521
1522 #define TPI_DEVID_MANCVALID_Pos            10U                                         /*!< TPI DEVID: MANCVALID Position */
1523 #define TPI_DEVID_MANCVALID_Msk            (0x1UL << TPI_DEVID_MANCVALID_Pos)          /*!< TPI DEVID: MANCVALID Mask */
1524
1525 #define TPI_DEVID_PTINVALID_Pos             9U                                         /*!< TPI DEVID: PTINVALID Position */
1526 #define TPI_DEVID_PTINVALID_Msk            (0x1UL << TPI_DEVID_PTINVALID_Pos)          /*!< TPI DEVID: PTINVALID Mask */
1527
1528 #define TPI_DEVID_MinBufSz_Pos              6U                                         /*!< TPI DEVID: MinBufSz Position */
1529 #define TPI_DEVID_MinBufSz_Msk             (0x7UL << TPI_DEVID_MinBufSz_Pos)           /*!< TPI DEVID: MinBufSz Mask */
1530
1531 #define TPI_DEVID_AsynClkIn_Pos             5U                                         /*!< TPI DEVID: AsynClkIn Position */
1532 #define TPI_DEVID_AsynClkIn_Msk            (0x1UL << TPI_DEVID_AsynClkIn_Pos)          /*!< TPI DEVID: AsynClkIn Mask */
1533
1534 #define TPI_DEVID_NrTraceInput_Pos          0U                                         /*!< TPI DEVID: NrTraceInput Position */
1535 #define TPI_DEVID_NrTraceInput_Msk         (0x1FUL /*<< TPI_DEVID_NrTraceInput_Pos*/)  /*!< TPI DEVID: NrTraceInput Mask */
1536
1537 /* TPI DEVTYPE Register Definitions */
1538 #define TPI_DEVTYPE_MajorType_Pos           4U                                         /*!< TPI DEVTYPE: MajorType Position */
1539 #define TPI_DEVTYPE_MajorType_Msk          (0xFUL << TPI_DEVTYPE_MajorType_Pos)        /*!< TPI DEVTYPE: MajorType Mask */
1540
1541 #define TPI_DEVTYPE_SubType_Pos             0U                                         /*!< TPI DEVTYPE: SubType Position */
1542 #define TPI_DEVTYPE_SubType_Msk            (0xFUL /*<< TPI_DEVTYPE_SubType_Pos*/)      /*!< TPI DEVTYPE: SubType Mask */
1543
1544 /*@}*/ /* end of group CMSIS_TPI */
1545
1546
1547 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
1548 /**
1549   \ingroup  CMSIS_core_register
1550   \defgroup CMSIS_MPU     Memory Protection Unit (MPU)
1551   \brief    Type definitions for the Memory Protection Unit (MPU)
1552   @{
1553  */
1554
1555 /**
1556   \brief  Structure type to access the Memory Protection Unit (MPU).
1557  */
1558 typedef struct
1559 {
1560   __IM  uint32_t TYPE;                   /*!< Offset: 0x000 (R/ )  MPU Type Register */
1561   __IOM uint32_t CTRL;                   /*!< Offset: 0x004 (R/W)  MPU Control Register */
1562   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  MPU Region Number Register */
1563   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  MPU Region Base Address Register */
1564   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  MPU Region Limit Address Register */
1565   __IOM uint32_t RBAR_A1;                /*!< Offset: 0x014 (R/W)  MPU Region Base Address Register Alias 1 */
1566   __IOM uint32_t RLAR_A1;                /*!< Offset: 0x018 (R/W)  MPU Region Limit Address Register Alias 1 */
1567   __IOM uint32_t RBAR_A2;                /*!< Offset: 0x01C (R/W)  MPU Region Base Address Register Alias 2 */
1568   __IOM uint32_t RLAR_A2;                /*!< Offset: 0x020 (R/W)  MPU Region Limit Address Register Alias 2 */
1569   __IOM uint32_t RBAR_A3;                /*!< Offset: 0x024 (R/W)  MPU Region Base Address Register Alias 3 */
1570   __IOM uint32_t RLAR_A3;                /*!< Offset: 0x028 (R/W)  MPU Region Limit Address Register Alias 3 */
1571         uint32_t RESERVED0[1];
1572   union {
1573   __IOM uint32_t MAIR[2];
1574   struct {
1575   __IOM uint32_t MAIR0;                  /*!< Offset: 0x030 (R/W)  MPU Memory Attribute Indirection Register 0 */
1576   __IOM uint32_t MAIR1;                  /*!< Offset: 0x034 (R/W)  MPU Memory Attribute Indirection Register 1 */
1577   };
1578   };
1579 } MPU_Type;
1580
1581 #define MPU_TYPE_RALIASES                  4U
1582
1583 /* MPU Type Register Definitions */
1584 #define MPU_TYPE_IREGION_Pos               16U                                            /*!< MPU TYPE: IREGION Position */
1585 #define MPU_TYPE_IREGION_Msk               (0xFFUL << MPU_TYPE_IREGION_Pos)               /*!< MPU TYPE: IREGION Mask */
1586
1587 #define MPU_TYPE_DREGION_Pos                8U                                            /*!< MPU TYPE: DREGION Position */
1588 #define MPU_TYPE_DREGION_Msk               (0xFFUL << MPU_TYPE_DREGION_Pos)               /*!< MPU TYPE: DREGION Mask */
1589
1590 #define MPU_TYPE_SEPARATE_Pos               0U                                            /*!< MPU TYPE: SEPARATE Position */
1591 #define MPU_TYPE_SEPARATE_Msk              (1UL /*<< MPU_TYPE_SEPARATE_Pos*/)             /*!< MPU TYPE: SEPARATE Mask */
1592
1593 /* MPU Control Register Definitions */
1594 #define MPU_CTRL_PRIVDEFENA_Pos             2U                                            /*!< MPU CTRL: PRIVDEFENA Position */
1595 #define MPU_CTRL_PRIVDEFENA_Msk            (1UL << MPU_CTRL_PRIVDEFENA_Pos)               /*!< MPU CTRL: PRIVDEFENA Mask */
1596
1597 #define MPU_CTRL_HFNMIENA_Pos               1U                                            /*!< MPU CTRL: HFNMIENA Position */
1598 #define MPU_CTRL_HFNMIENA_Msk              (1UL << MPU_CTRL_HFNMIENA_Pos)                 /*!< MPU CTRL: HFNMIENA Mask */
1599
1600 #define MPU_CTRL_ENABLE_Pos                 0U                                            /*!< MPU CTRL: ENABLE Position */
1601 #define MPU_CTRL_ENABLE_Msk                (1UL /*<< MPU_CTRL_ENABLE_Pos*/)               /*!< MPU CTRL: ENABLE Mask */
1602
1603 /* MPU Region Number Register Definitions */
1604 #define MPU_RNR_REGION_Pos                  0U                                            /*!< MPU RNR: REGION Position */
1605 #define MPU_RNR_REGION_Msk                 (0xFFUL /*<< MPU_RNR_REGION_Pos*/)             /*!< MPU RNR: REGION Mask */
1606
1607 /* MPU Region Base Address Register Definitions */
1608 #define MPU_RBAR_BASE_Pos                   5U                                            /*!< MPU RBAR: BASE Position */
1609 #define MPU_RBAR_BASE_Msk                  (0x7FFFFFFUL << MPU_RBAR_BASE_Pos)             /*!< MPU RBAR: BASE Mask */
1610
1611 #define MPU_RBAR_SH_Pos                     3U                                            /*!< MPU RBAR: SH Position */
1612 #define MPU_RBAR_SH_Msk                    (0x3UL << MPU_RBAR_SH_Pos)                     /*!< MPU RBAR: SH Mask */
1613
1614 #define MPU_RBAR_AP_Pos                     1U                                            /*!< MPU RBAR: AP Position */
1615 #define MPU_RBAR_AP_Msk                    (0x3UL << MPU_RBAR_AP_Pos)                     /*!< MPU RBAR: AP Mask */
1616
1617 #define MPU_RBAR_XN_Pos                     0U                                            /*!< MPU RBAR: XN Position */
1618 #define MPU_RBAR_XN_Msk                    (01UL /*<< MPU_RBAR_XN_Pos*/)                  /*!< MPU RBAR: XN Mask */
1619
1620 /* MPU Region Limit Address Register Definitions */
1621 #define MPU_RLAR_LIMIT_Pos                  5U                                            /*!< MPU RLAR: LIMIT Position */
1622 #define MPU_RLAR_LIMIT_Msk                 (0x7FFFFFFUL << MPU_RLAR_LIMIT_Pos)            /*!< MPU RLAR: LIMIT Mask */
1623
1624 #define MPU_RLAR_PXN_Pos                    4U                                            /*!< MPU RLAR: PXN Position */
1625 #define MPU_RLAR_PXN_Msk                   (0x1UL << MPU_RLAR_PXN_Pos)                    /*!< MPU RLAR: PXN Mask */
1626
1627 #define MPU_RLAR_AttrIndx_Pos               1U                                            /*!< MPU RLAR: AttrIndx Position */
1628 #define MPU_RLAR_AttrIndx_Msk              (0x7UL << MPU_RLAR_AttrIndx_Pos)               /*!< MPU RLAR: AttrIndx Mask */
1629
1630 #define MPU_RLAR_EN_Pos                     0U                                            /*!< MPU RLAR: Region enable bit Position */
1631 #define MPU_RLAR_EN_Msk                    (1UL /*<< MPU_RLAR_EN_Pos*/)                   /*!< MPU RLAR: Region enable bit Disable Mask */
1632
1633 /* MPU Memory Attribute Indirection Register 0 Definitions */
1634 #define MPU_MAIR0_Attr3_Pos                24U                                            /*!< MPU MAIR0: Attr3 Position */
1635 #define MPU_MAIR0_Attr3_Msk                (0xFFUL << MPU_MAIR0_Attr3_Pos)                /*!< MPU MAIR0: Attr3 Mask */
1636
1637 #define MPU_MAIR0_Attr2_Pos                16U                                            /*!< MPU MAIR0: Attr2 Position */
1638 #define MPU_MAIR0_Attr2_Msk                (0xFFUL << MPU_MAIR0_Attr2_Pos)                /*!< MPU MAIR0: Attr2 Mask */
1639
1640 #define MPU_MAIR0_Attr1_Pos                 8U                                            /*!< MPU MAIR0: Attr1 Position */
1641 #define MPU_MAIR0_Attr1_Msk                (0xFFUL << MPU_MAIR0_Attr1_Pos)                /*!< MPU MAIR0: Attr1 Mask */
1642
1643 #define MPU_MAIR0_Attr0_Pos                 0U                                            /*!< MPU MAIR0: Attr0 Position */
1644 #define MPU_MAIR0_Attr0_Msk                (0xFFUL /*<< MPU_MAIR0_Attr0_Pos*/)            /*!< MPU MAIR0: Attr0 Mask */
1645
1646 /* MPU Memory Attribute Indirection Register 1 Definitions */
1647 #define MPU_MAIR1_Attr7_Pos                24U                                            /*!< MPU MAIR1: Attr7 Position */
1648 #define MPU_MAIR1_Attr7_Msk                (0xFFUL << MPU_MAIR1_Attr7_Pos)                /*!< MPU MAIR1: Attr7 Mask */
1649
1650 #define MPU_MAIR1_Attr6_Pos                16U                                            /*!< MPU MAIR1: Attr6 Position */
1651 #define MPU_MAIR1_Attr6_Msk                (0xFFUL << MPU_MAIR1_Attr6_Pos)                /*!< MPU MAIR1: Attr6 Mask */
1652
1653 #define MPU_MAIR1_Attr5_Pos                 8U                                            /*!< MPU MAIR1: Attr5 Position */
1654 #define MPU_MAIR1_Attr5_Msk                (0xFFUL << MPU_MAIR1_Attr5_Pos)                /*!< MPU MAIR1: Attr5 Mask */
1655
1656 #define MPU_MAIR1_Attr4_Pos                 0U                                            /*!< MPU MAIR1: Attr4 Position */
1657 #define MPU_MAIR1_Attr4_Msk                (0xFFUL /*<< MPU_MAIR1_Attr4_Pos*/)            /*!< MPU MAIR1: Attr4 Mask */
1658
1659 /*@} end of group CMSIS_MPU */
1660 #endif
1661
1662
1663 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
1664 /**
1665   \ingroup  CMSIS_core_register
1666   \defgroup CMSIS_SAU     Security Attribution Unit (SAU)
1667   \brief    Type definitions for the Security Attribution Unit (SAU)
1668   @{
1669  */
1670
1671 /**
1672   \brief  Structure type to access the Security Attribution Unit (SAU).
1673  */
1674 typedef struct
1675 {
1676   __IOM uint32_t CTRL;                   /*!< Offset: 0x000 (R/W)  SAU Control Register */
1677   __IM  uint32_t TYPE;                   /*!< Offset: 0x004 (R/ )  SAU Type Register */
1678 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1679   __IOM uint32_t RNR;                    /*!< Offset: 0x008 (R/W)  SAU Region Number Register */
1680   __IOM uint32_t RBAR;                   /*!< Offset: 0x00C (R/W)  SAU Region Base Address Register */
1681   __IOM uint32_t RLAR;                   /*!< Offset: 0x010 (R/W)  SAU Region Limit Address Register */
1682 #else
1683         uint32_t RESERVED0[3];
1684 #endif
1685   __IOM uint32_t SFSR;                   /*!< Offset: 0x014 (R/W)  Secure Fault Status Register */
1686   __IOM uint32_t SFAR;                   /*!< Offset: 0x018 (R/W)  Secure Fault Address Register */
1687 } SAU_Type;
1688
1689 /* SAU Control Register Definitions */
1690 #define SAU_CTRL_ALLNS_Pos                  1U                                            /*!< SAU CTRL: ALLNS Position */
1691 #define SAU_CTRL_ALLNS_Msk                 (1UL << SAU_CTRL_ALLNS_Pos)                    /*!< SAU CTRL: ALLNS Mask */
1692
1693 #define SAU_CTRL_ENABLE_Pos                 0U                                            /*!< SAU CTRL: ENABLE Position */
1694 #define SAU_CTRL_ENABLE_Msk                (1UL /*<< SAU_CTRL_ENABLE_Pos*/)               /*!< SAU CTRL: ENABLE Mask */
1695
1696 /* SAU Type Register Definitions */
1697 #define SAU_TYPE_SREGION_Pos                0U                                            /*!< SAU TYPE: SREGION Position */
1698 #define SAU_TYPE_SREGION_Msk               (0xFFUL /*<< SAU_TYPE_SREGION_Pos*/)           /*!< SAU TYPE: SREGION Mask */
1699
1700 #if defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U)
1701 /* SAU Region Number Register Definitions */
1702 #define SAU_RNR_REGION_Pos                  0U                                            /*!< SAU RNR: REGION Position */
1703 #define SAU_RNR_REGION_Msk                 (0xFFUL /*<< SAU_RNR_REGION_Pos*/)             /*!< SAU RNR: REGION Mask */
1704
1705 /* SAU Region Base Address Register Definitions */
1706 #define SAU_RBAR_BADDR_Pos                  5U                                            /*!< SAU RBAR: BADDR Position */
1707 #define SAU_RBAR_BADDR_Msk                 (0x7FFFFFFUL << SAU_RBAR_BADDR_Pos)            /*!< SAU RBAR: BADDR Mask */
1708
1709 /* SAU Region Limit Address Register Definitions */
1710 #define SAU_RLAR_LADDR_Pos                  5U                                            /*!< SAU RLAR: LADDR Position */
1711 #define SAU_RLAR_LADDR_Msk                 (0x7FFFFFFUL << SAU_RLAR_LADDR_Pos)            /*!< SAU RLAR: LADDR Mask */
1712
1713 #define SAU_RLAR_NSC_Pos                    1U                                            /*!< SAU RLAR: NSC Position */
1714 #define SAU_RLAR_NSC_Msk                   (1UL << SAU_RLAR_NSC_Pos)                      /*!< SAU RLAR: NSC Mask */
1715
1716 #define SAU_RLAR_ENABLE_Pos                 0U                                            /*!< SAU RLAR: ENABLE Position */
1717 #define SAU_RLAR_ENABLE_Msk                (1UL /*<< SAU_RLAR_ENABLE_Pos*/)               /*!< SAU RLAR: ENABLE Mask */
1718
1719 #endif /* defined (__SAUREGION_PRESENT) && (__SAUREGION_PRESENT == 1U) */
1720
1721 /* Secure Fault Status Register Definitions */
1722 #define SAU_SFSR_LSERR_Pos                  7U                                            /*!< SAU SFSR: LSERR Position */
1723 #define SAU_SFSR_LSERR_Msk                 (1UL << SAU_SFSR_LSERR_Pos)                    /*!< SAU SFSR: LSERR Mask */
1724
1725 #define SAU_SFSR_SFARVALID_Pos              6U                                            /*!< SAU SFSR: SFARVALID Position */
1726 #define SAU_SFSR_SFARVALID_Msk             (1UL << SAU_SFSR_SFARVALID_Pos)                /*!< SAU SFSR: SFARVALID Mask */
1727
1728 #define SAU_SFSR_LSPERR_Pos                 5U                                            /*!< SAU SFSR: LSPERR Position */
1729 #define SAU_SFSR_LSPERR_Msk                (1UL << SAU_SFSR_LSPERR_Pos)                   /*!< SAU SFSR: LSPERR Mask */
1730
1731 #define SAU_SFSR_INVTRAN_Pos                4U                                            /*!< SAU SFSR: INVTRAN Position */
1732 #define SAU_SFSR_INVTRAN_Msk               (1UL << SAU_SFSR_INVTRAN_Pos)                  /*!< SAU SFSR: INVTRAN Mask */
1733
1734 #define SAU_SFSR_AUVIOL_Pos                 3U                                            /*!< SAU SFSR: AUVIOL Position */
1735 #define SAU_SFSR_AUVIOL_Msk                (1UL << SAU_SFSR_AUVIOL_Pos)                   /*!< SAU SFSR: AUVIOL Mask */
1736
1737 #define SAU_SFSR_INVER_Pos                  2U                                            /*!< SAU SFSR: INVER Position */
1738 #define SAU_SFSR_INVER_Msk                 (1UL << SAU_SFSR_INVER_Pos)                    /*!< SAU SFSR: INVER Mask */
1739
1740 #define SAU_SFSR_INVIS_Pos                  1U                                            /*!< SAU SFSR: INVIS Position */
1741 #define SAU_SFSR_INVIS_Msk                 (1UL << SAU_SFSR_INVIS_Pos)                    /*!< SAU SFSR: INVIS Mask */
1742
1743 #define SAU_SFSR_INVEP_Pos                  0U                                            /*!< SAU SFSR: INVEP Position */
1744 #define SAU_SFSR_INVEP_Msk                 (1UL /*<< SAU_SFSR_INVEP_Pos*/)                /*!< SAU SFSR: INVEP Mask */
1745
1746 /*@} end of group CMSIS_SAU */
1747 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
1748
1749
1750 /**
1751   \ingroup  CMSIS_core_register
1752   \defgroup CMSIS_FPU     Floating Point Unit (FPU)
1753   \brief    Type definitions for the Floating Point Unit (FPU)
1754   @{
1755  */
1756
1757 /**
1758   \brief  Structure type to access the Floating Point Unit (FPU).
1759  */
1760 typedef struct
1761 {
1762         uint32_t RESERVED0[1U];
1763   __IOM uint32_t FPCCR;                  /*!< Offset: 0x004 (R/W)  Floating-Point Context Control Register */
1764   __IOM uint32_t FPCAR;                  /*!< Offset: 0x008 (R/W)  Floating-Point Context Address Register */
1765   __IOM uint32_t FPDSCR;                 /*!< Offset: 0x00C (R/W)  Floating-Point Default Status Control Register */
1766   __IM  uint32_t MVFR0;                  /*!< Offset: 0x010 (R/ )  Media and FP Feature Register 0 */
1767   __IM  uint32_t MVFR1;                  /*!< Offset: 0x014 (R/ )  Media and FP Feature Register 1 */
1768 } FPU_Type;
1769
1770 /* Floating-Point Context Control Register Definitions */
1771 #define FPU_FPCCR_ASPEN_Pos                31U                                            /*!< FPCCR: ASPEN bit Position */
1772 #define FPU_FPCCR_ASPEN_Msk                (1UL << FPU_FPCCR_ASPEN_Pos)                   /*!< FPCCR: ASPEN bit Mask */
1773
1774 #define FPU_FPCCR_LSPEN_Pos                30U                                            /*!< FPCCR: LSPEN Position */
1775 #define FPU_FPCCR_LSPEN_Msk                (1UL << FPU_FPCCR_LSPEN_Pos)                   /*!< FPCCR: LSPEN bit Mask */
1776
1777 #define FPU_FPCCR_LSPENS_Pos               29U                                            /*!< FPCCR: LSPENS Position */
1778 #define FPU_FPCCR_LSPENS_Msk               (1UL << FPU_FPCCR_LSPENS_Pos)                  /*!< FPCCR: LSPENS bit Mask */
1779
1780 #define FPU_FPCCR_CLRONRET_Pos             28U                                            /*!< FPCCR: CLRONRET Position */
1781 #define FPU_FPCCR_CLRONRET_Msk             (1UL << FPU_FPCCR_CLRONRET_Pos)                /*!< FPCCR: CLRONRET bit Mask */
1782
1783 #define FPU_FPCCR_CLRONRETS_Pos            27U                                            /*!< FPCCR: CLRONRETS Position */
1784 #define FPU_FPCCR_CLRONRETS_Msk            (1UL << FPU_FPCCR_CLRONRETS_Pos)               /*!< FPCCR: CLRONRETS bit Mask */
1785
1786 #define FPU_FPCCR_TS_Pos                   26U                                            /*!< FPCCR: TS Position */
1787 #define FPU_FPCCR_TS_Msk                   (1UL << FPU_FPCCR_TS_Pos)                      /*!< FPCCR: TS bit Mask */
1788
1789 #define FPU_FPCCR_UFRDY_Pos                10U                                            /*!< FPCCR: UFRDY Position */
1790 #define FPU_FPCCR_UFRDY_Msk                (1UL << FPU_FPCCR_UFRDY_Pos)                   /*!< FPCCR: UFRDY bit Mask */
1791
1792 #define FPU_FPCCR_SPLIMVIOL_Pos             9U                                            /*!< FPCCR: SPLIMVIOL Position */
1793 #define FPU_FPCCR_SPLIMVIOL_Msk            (1UL << FPU_FPCCR_SPLIMVIOL_Pos)               /*!< FPCCR: SPLIMVIOL bit Mask */
1794
1795 #define FPU_FPCCR_MONRDY_Pos                8U                                            /*!< FPCCR: MONRDY Position */
1796 #define FPU_FPCCR_MONRDY_Msk               (1UL << FPU_FPCCR_MONRDY_Pos)                  /*!< FPCCR: MONRDY bit Mask */
1797
1798 #define FPU_FPCCR_SFRDY_Pos                 7U                                            /*!< FPCCR: SFRDY Position */
1799 #define FPU_FPCCR_SFRDY_Msk                (1UL << FPU_FPCCR_SFRDY_Pos)                   /*!< FPCCR: SFRDY bit Mask */
1800
1801 #define FPU_FPCCR_BFRDY_Pos                 6U                                            /*!< FPCCR: BFRDY Position */
1802 #define FPU_FPCCR_BFRDY_Msk                (1UL << FPU_FPCCR_BFRDY_Pos)                   /*!< FPCCR: BFRDY bit Mask */
1803
1804 #define FPU_FPCCR_MMRDY_Pos                 5U                                            /*!< FPCCR: MMRDY Position */
1805 #define FPU_FPCCR_MMRDY_Msk                (1UL << FPU_FPCCR_MMRDY_Pos)                   /*!< FPCCR: MMRDY bit Mask */
1806
1807 #define FPU_FPCCR_HFRDY_Pos                 4U                                            /*!< FPCCR: HFRDY Position */
1808 #define FPU_FPCCR_HFRDY_Msk                (1UL << FPU_FPCCR_HFRDY_Pos)                   /*!< FPCCR: HFRDY bit Mask */
1809
1810 #define FPU_FPCCR_THREAD_Pos                3U                                            /*!< FPCCR: processor mode bit Position */
1811 #define FPU_FPCCR_THREAD_Msk               (1UL << FPU_FPCCR_THREAD_Pos)                  /*!< FPCCR: processor mode active bit Mask */
1812
1813 #define FPU_FPCCR_S_Pos                     2U                                            /*!< FPCCR: Security status of the FP context bit Position */
1814 #define FPU_FPCCR_S_Msk                    (1UL << FPU_FPCCR_S_Pos)                       /*!< FPCCR: Security status of the FP context bit Mask */
1815
1816 #define FPU_FPCCR_USER_Pos                  1U                                            /*!< FPCCR: privilege level bit Position */
1817 #define FPU_FPCCR_USER_Msk                 (1UL << FPU_FPCCR_USER_Pos)                    /*!< FPCCR: privilege level bit Mask */
1818
1819 #define FPU_FPCCR_LSPACT_Pos                0U                                            /*!< FPCCR: Lazy state preservation active bit Position */
1820 #define FPU_FPCCR_LSPACT_Msk               (1UL /*<< FPU_FPCCR_LSPACT_Pos*/)              /*!< FPCCR: Lazy state preservation active bit Mask */
1821
1822 /* Floating-Point Context Address Register Definitions */
1823 #define FPU_FPCAR_ADDRESS_Pos               3U                                            /*!< FPCAR: ADDRESS bit Position */
1824 #define FPU_FPCAR_ADDRESS_Msk              (0x1FFFFFFFUL << FPU_FPCAR_ADDRESS_Pos)        /*!< FPCAR: ADDRESS bit Mask */
1825
1826 /* Floating-Point Default Status Control Register Definitions */
1827 #define FPU_FPDSCR_AHP_Pos                 26U                                            /*!< FPDSCR: AHP bit Position */
1828 #define FPU_FPDSCR_AHP_Msk                 (1UL << FPU_FPDSCR_AHP_Pos)                    /*!< FPDSCR: AHP bit Mask */
1829
1830 #define FPU_FPDSCR_DN_Pos                  25U                                            /*!< FPDSCR: DN bit Position */
1831 #define FPU_FPDSCR_DN_Msk                  (1UL << FPU_FPDSCR_DN_Pos)                     /*!< FPDSCR: DN bit Mask */
1832
1833 #define FPU_FPDSCR_FZ_Pos                  24U                                            /*!< FPDSCR: FZ bit Position */
1834 #define FPU_FPDSCR_FZ_Msk                  (1UL << FPU_FPDSCR_FZ_Pos)                     /*!< FPDSCR: FZ bit Mask */
1835
1836 #define FPU_FPDSCR_RMode_Pos               22U                                            /*!< FPDSCR: RMode bit Position */
1837 #define FPU_FPDSCR_RMode_Msk               (3UL << FPU_FPDSCR_RMode_Pos)                  /*!< FPDSCR: RMode bit Mask */
1838
1839 /* Media and FP Feature Register 0 Definitions */
1840 #define FPU_MVFR0_FP_rounding_modes_Pos    28U                                            /*!< MVFR0: FP rounding modes bits Position */
1841 #define FPU_MVFR0_FP_rounding_modes_Msk    (0xFUL << FPU_MVFR0_FP_rounding_modes_Pos)     /*!< MVFR0: FP rounding modes bits Mask */
1842
1843 #define FPU_MVFR0_Short_vectors_Pos        24U                                            /*!< MVFR0: Short vectors bits Position */
1844 #define FPU_MVFR0_Short_vectors_Msk        (0xFUL << FPU_MVFR0_Short_vectors_Pos)         /*!< MVFR0: Short vectors bits Mask */
1845
1846 #define FPU_MVFR0_Square_root_Pos          20U                                            /*!< MVFR0: Square root bits Position */
1847 #define FPU_MVFR0_Square_root_Msk          (0xFUL << FPU_MVFR0_Square_root_Pos)           /*!< MVFR0: Square root bits Mask */
1848
1849 #define FPU_MVFR0_Divide_Pos               16U                                            /*!< MVFR0: Divide bits Position */
1850 #define FPU_MVFR0_Divide_Msk               (0xFUL << FPU_MVFR0_Divide_Pos)                /*!< MVFR0: Divide bits Mask */
1851
1852 #define FPU_MVFR0_FP_excep_trapping_Pos    12U                                            /*!< MVFR0: FP exception trapping bits Position */
1853 #define FPU_MVFR0_FP_excep_trapping_Msk    (0xFUL << FPU_MVFR0_FP_excep_trapping_Pos)     /*!< MVFR0: FP exception trapping bits Mask */
1854
1855 #define FPU_MVFR0_Double_precision_Pos      8U                                            /*!< MVFR0: Double-precision bits Position */
1856 #define FPU_MVFR0_Double_precision_Msk     (0xFUL << FPU_MVFR0_Double_precision_Pos)      /*!< MVFR0: Double-precision bits Mask */
1857
1858 #define FPU_MVFR0_Single_precision_Pos      4U                                            /*!< MVFR0: Single-precision bits Position */
1859 #define FPU_MVFR0_Single_precision_Msk     (0xFUL << FPU_MVFR0_Single_precision_Pos)      /*!< MVFR0: Single-precision bits Mask */
1860
1861 #define FPU_MVFR0_A_SIMD_registers_Pos      0U                                            /*!< MVFR0: A_SIMD registers bits Position */
1862 #define FPU_MVFR0_A_SIMD_registers_Msk     (0xFUL /*<< FPU_MVFR0_A_SIMD_registers_Pos*/)  /*!< MVFR0: A_SIMD registers bits Mask */
1863
1864 /* Media and FP Feature Register 1 Definitions */
1865 #define FPU_MVFR1_FP_fused_MAC_Pos         28U                                            /*!< MVFR1: FP fused MAC bits Position */
1866 #define FPU_MVFR1_FP_fused_MAC_Msk         (0xFUL << FPU_MVFR1_FP_fused_MAC_Pos)          /*!< MVFR1: FP fused MAC bits Mask */
1867
1868 #define FPU_MVFR1_FP_HPFP_Pos              24U                                            /*!< MVFR1: FP HPFP bits Position */
1869 #define FPU_MVFR1_FP_HPFP_Msk              (0xFUL << FPU_MVFR1_FP_HPFP_Pos)               /*!< MVFR1: FP HPFP bits Mask */
1870
1871 #define FPU_MVFR1_D_NaN_mode_Pos            4U                                            /*!< MVFR1: D_NaN mode bits Position */
1872 #define FPU_MVFR1_D_NaN_mode_Msk           (0xFUL << FPU_MVFR1_D_NaN_mode_Pos)            /*!< MVFR1: D_NaN mode bits Mask */
1873
1874 #define FPU_MVFR1_FtZ_mode_Pos              0U                                            /*!< MVFR1: FtZ mode bits Position */
1875 #define FPU_MVFR1_FtZ_mode_Msk             (0xFUL /*<< FPU_MVFR1_FtZ_mode_Pos*/)          /*!< MVFR1: FtZ mode bits Mask */
1876
1877 /*@} end of group CMSIS_FPU */
1878
1879
1880 /**
1881   \ingroup  CMSIS_core_register
1882   \defgroup CMSIS_CoreDebug       Core Debug Registers (CoreDebug)
1883   \brief    Type definitions for the Core Debug Registers
1884   @{
1885  */
1886
1887 /**
1888   \brief  Structure type to access the Core Debug Register (CoreDebug).
1889  */
1890 typedef struct
1891 {
1892   __IOM uint32_t DHCSR;                  /*!< Offset: 0x000 (R/W)  Debug Halting Control and Status Register */
1893   __OM  uint32_t DCRSR;                  /*!< Offset: 0x004 ( /W)  Debug Core Register Selector Register */
1894   __IOM uint32_t DCRDR;                  /*!< Offset: 0x008 (R/W)  Debug Core Register Data Register */
1895   __IOM uint32_t DEMCR;                  /*!< Offset: 0x00C (R/W)  Debug Exception and Monitor Control Register */
1896         uint32_t RESERVED4[1U];
1897   __IOM uint32_t DAUTHCTRL;              /*!< Offset: 0x014 (R/W)  Debug Authentication Control Register */
1898   __IOM uint32_t DSCSR;                  /*!< Offset: 0x018 (R/W)  Debug Security Control and Status Register */
1899 } CoreDebug_Type;
1900
1901 /* Debug Halting Control and Status Register Definitions */
1902 #define CoreDebug_DHCSR_DBGKEY_Pos         16U                                            /*!< CoreDebug DHCSR: DBGKEY Position */
1903 #define CoreDebug_DHCSR_DBGKEY_Msk         (0xFFFFUL << CoreDebug_DHCSR_DBGKEY_Pos)       /*!< CoreDebug DHCSR: DBGKEY Mask */
1904
1905 #define CoreDebug_DHCSR_S_RESTART_ST_Pos   26U                                            /*!< CoreDebug DHCSR: S_RESTART_ST Position */
1906 #define CoreDebug_DHCSR_S_RESTART_ST_Msk   (1UL << CoreDebug_DHCSR_S_RESTART_ST_Pos)      /*!< CoreDebug DHCSR: S_RESTART_ST Mask */
1907
1908 #define CoreDebug_DHCSR_S_RESET_ST_Pos     25U                                            /*!< CoreDebug DHCSR: S_RESET_ST Position */
1909 #define CoreDebug_DHCSR_S_RESET_ST_Msk     (1UL << CoreDebug_DHCSR_S_RESET_ST_Pos)        /*!< CoreDebug DHCSR: S_RESET_ST Mask */
1910
1911 #define CoreDebug_DHCSR_S_RETIRE_ST_Pos    24U                                            /*!< CoreDebug DHCSR: S_RETIRE_ST Position */
1912 #define CoreDebug_DHCSR_S_RETIRE_ST_Msk    (1UL << CoreDebug_DHCSR_S_RETIRE_ST_Pos)       /*!< CoreDebug DHCSR: S_RETIRE_ST Mask */
1913
1914 #define CoreDebug_DHCSR_S_LOCKUP_Pos       19U                                            /*!< CoreDebug DHCSR: S_LOCKUP Position */
1915 #define CoreDebug_DHCSR_S_LOCKUP_Msk       (1UL << CoreDebug_DHCSR_S_LOCKUP_Pos)          /*!< CoreDebug DHCSR: S_LOCKUP Mask */
1916
1917 #define CoreDebug_DHCSR_S_SLEEP_Pos        18U                                            /*!< CoreDebug DHCSR: S_SLEEP Position */
1918 #define CoreDebug_DHCSR_S_SLEEP_Msk        (1UL << CoreDebug_DHCSR_S_SLEEP_Pos)           /*!< CoreDebug DHCSR: S_SLEEP Mask */
1919
1920 #define CoreDebug_DHCSR_S_HALT_Pos         17U                                            /*!< CoreDebug DHCSR: S_HALT Position */
1921 #define CoreDebug_DHCSR_S_HALT_Msk         (1UL << CoreDebug_DHCSR_S_HALT_Pos)            /*!< CoreDebug DHCSR: S_HALT Mask */
1922
1923 #define CoreDebug_DHCSR_S_REGRDY_Pos       16U                                            /*!< CoreDebug DHCSR: S_REGRDY Position */
1924 #define CoreDebug_DHCSR_S_REGRDY_Msk       (1UL << CoreDebug_DHCSR_S_REGRDY_Pos)          /*!< CoreDebug DHCSR: S_REGRDY Mask */
1925
1926 #define CoreDebug_DHCSR_C_SNAPSTALL_Pos     5U                                            /*!< CoreDebug DHCSR: C_SNAPSTALL Position */
1927 #define CoreDebug_DHCSR_C_SNAPSTALL_Msk    (1UL << CoreDebug_DHCSR_C_SNAPSTALL_Pos)       /*!< CoreDebug DHCSR: C_SNAPSTALL Mask */
1928
1929 #define CoreDebug_DHCSR_C_MASKINTS_Pos      3U                                            /*!< CoreDebug DHCSR: C_MASKINTS Position */
1930 #define CoreDebug_DHCSR_C_MASKINTS_Msk     (1UL << CoreDebug_DHCSR_C_MASKINTS_Pos)        /*!< CoreDebug DHCSR: C_MASKINTS Mask */
1931
1932 #define CoreDebug_DHCSR_C_STEP_Pos          2U                                            /*!< CoreDebug DHCSR: C_STEP Position */
1933 #define CoreDebug_DHCSR_C_STEP_Msk         (1UL << CoreDebug_DHCSR_C_STEP_Pos)            /*!< CoreDebug DHCSR: C_STEP Mask */
1934
1935 #define CoreDebug_DHCSR_C_HALT_Pos          1U                                            /*!< CoreDebug DHCSR: C_HALT Position */
1936 #define CoreDebug_DHCSR_C_HALT_Msk         (1UL << CoreDebug_DHCSR_C_HALT_Pos)            /*!< CoreDebug DHCSR: C_HALT Mask */
1937
1938 #define CoreDebug_DHCSR_C_DEBUGEN_Pos       0U                                            /*!< CoreDebug DHCSR: C_DEBUGEN Position */
1939 #define CoreDebug_DHCSR_C_DEBUGEN_Msk      (1UL /*<< CoreDebug_DHCSR_C_DEBUGEN_Pos*/)     /*!< CoreDebug DHCSR: C_DEBUGEN Mask */
1940
1941 /* Debug Core Register Selector Register Definitions */
1942 #define CoreDebug_DCRSR_REGWnR_Pos         16U                                            /*!< CoreDebug DCRSR: REGWnR Position */
1943 #define CoreDebug_DCRSR_REGWnR_Msk         (1UL << CoreDebug_DCRSR_REGWnR_Pos)            /*!< CoreDebug DCRSR: REGWnR Mask */
1944
1945 #define CoreDebug_DCRSR_REGSEL_Pos          0U                                            /*!< CoreDebug DCRSR: REGSEL Position */
1946 #define CoreDebug_DCRSR_REGSEL_Msk         (0x1FUL /*<< CoreDebug_DCRSR_REGSEL_Pos*/)     /*!< CoreDebug DCRSR: REGSEL Mask */
1947
1948 /* Debug Exception and Monitor Control Register Definitions */
1949 #define CoreDebug_DEMCR_TRCENA_Pos         24U                                            /*!< CoreDebug DEMCR: TRCENA Position */
1950 #define CoreDebug_DEMCR_TRCENA_Msk         (1UL << CoreDebug_DEMCR_TRCENA_Pos)            /*!< CoreDebug DEMCR: TRCENA Mask */
1951
1952 #define CoreDebug_DEMCR_MON_REQ_Pos        19U                                            /*!< CoreDebug DEMCR: MON_REQ Position */
1953 #define CoreDebug_DEMCR_MON_REQ_Msk        (1UL << CoreDebug_DEMCR_MON_REQ_Pos)           /*!< CoreDebug DEMCR: MON_REQ Mask */
1954
1955 #define CoreDebug_DEMCR_MON_STEP_Pos       18U                                            /*!< CoreDebug DEMCR: MON_STEP Position */
1956 #define CoreDebug_DEMCR_MON_STEP_Msk       (1UL << CoreDebug_DEMCR_MON_STEP_Pos)          /*!< CoreDebug DEMCR: MON_STEP Mask */
1957
1958 #define CoreDebug_DEMCR_MON_PEND_Pos       17U                                            /*!< CoreDebug DEMCR: MON_PEND Position */
1959 #define CoreDebug_DEMCR_MON_PEND_Msk       (1UL << CoreDebug_DEMCR_MON_PEND_Pos)          /*!< CoreDebug DEMCR: MON_PEND Mask */
1960
1961 #define CoreDebug_DEMCR_MON_EN_Pos         16U                                            /*!< CoreDebug DEMCR: MON_EN Position */
1962 #define CoreDebug_DEMCR_MON_EN_Msk         (1UL << CoreDebug_DEMCR_MON_EN_Pos)            /*!< CoreDebug DEMCR: MON_EN Mask */
1963
1964 #define CoreDebug_DEMCR_VC_HARDERR_Pos     10U                                            /*!< CoreDebug DEMCR: VC_HARDERR Position */
1965 #define CoreDebug_DEMCR_VC_HARDERR_Msk     (1UL << CoreDebug_DEMCR_VC_HARDERR_Pos)        /*!< CoreDebug DEMCR: VC_HARDERR Mask */
1966
1967 #define CoreDebug_DEMCR_VC_INTERR_Pos       9U                                            /*!< CoreDebug DEMCR: VC_INTERR Position */
1968 #define CoreDebug_DEMCR_VC_INTERR_Msk      (1UL << CoreDebug_DEMCR_VC_INTERR_Pos)         /*!< CoreDebug DEMCR: VC_INTERR Mask */
1969
1970 #define CoreDebug_DEMCR_VC_BUSERR_Pos       8U                                            /*!< CoreDebug DEMCR: VC_BUSERR Position */
1971 #define CoreDebug_DEMCR_VC_BUSERR_Msk      (1UL << CoreDebug_DEMCR_VC_BUSERR_Pos)         /*!< CoreDebug DEMCR: VC_BUSERR Mask */
1972
1973 #define CoreDebug_DEMCR_VC_STATERR_Pos      7U                                            /*!< CoreDebug DEMCR: VC_STATERR Position */
1974 #define CoreDebug_DEMCR_VC_STATERR_Msk     (1UL << CoreDebug_DEMCR_VC_STATERR_Pos)        /*!< CoreDebug DEMCR: VC_STATERR Mask */
1975
1976 #define CoreDebug_DEMCR_VC_CHKERR_Pos       6U                                            /*!< CoreDebug DEMCR: VC_CHKERR Position */
1977 #define CoreDebug_DEMCR_VC_CHKERR_Msk      (1UL << CoreDebug_DEMCR_VC_CHKERR_Pos)         /*!< CoreDebug DEMCR: VC_CHKERR Mask */
1978
1979 #define CoreDebug_DEMCR_VC_NOCPERR_Pos      5U                                            /*!< CoreDebug DEMCR: VC_NOCPERR Position */
1980 #define CoreDebug_DEMCR_VC_NOCPERR_Msk     (1UL << CoreDebug_DEMCR_VC_NOCPERR_Pos)        /*!< CoreDebug DEMCR: VC_NOCPERR Mask */
1981
1982 #define CoreDebug_DEMCR_VC_MMERR_Pos        4U                                            /*!< CoreDebug DEMCR: VC_MMERR Position */
1983 #define CoreDebug_DEMCR_VC_MMERR_Msk       (1UL << CoreDebug_DEMCR_VC_MMERR_Pos)          /*!< CoreDebug DEMCR: VC_MMERR Mask */
1984
1985 #define CoreDebug_DEMCR_VC_CORERESET_Pos    0U                                            /*!< CoreDebug DEMCR: VC_CORERESET Position */
1986 #define CoreDebug_DEMCR_VC_CORERESET_Msk   (1UL /*<< CoreDebug_DEMCR_VC_CORERESET_Pos*/)  /*!< CoreDebug DEMCR: VC_CORERESET Mask */
1987
1988 /* Debug Authentication Control Register Definitions */
1989 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos  3U                                            /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Position */
1990 #define CoreDebug_DAUTHCTRL_INTSPNIDEN_Msk (1UL << CoreDebug_DAUTHCTRL_INTSPNIDEN_Pos)    /*!< CoreDebug DAUTHCTRL: INTSPNIDEN, Mask */
1991
1992 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos  2U                                            /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Position */
1993 #define CoreDebug_DAUTHCTRL_SPNIDENSEL_Msk (1UL << CoreDebug_DAUTHCTRL_SPNIDENSEL_Pos)    /*!< CoreDebug DAUTHCTRL: SPNIDENSEL Mask */
1994
1995 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Pos   1U                                            /*!< CoreDebug DAUTHCTRL: INTSPIDEN Position */
1996 #define CoreDebug_DAUTHCTRL_INTSPIDEN_Msk  (1UL << CoreDebug_DAUTHCTRL_INTSPIDEN_Pos)     /*!< CoreDebug DAUTHCTRL: INTSPIDEN Mask */
1997
1998 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Pos   0U                                            /*!< CoreDebug DAUTHCTRL: SPIDENSEL Position */
1999 #define CoreDebug_DAUTHCTRL_SPIDENSEL_Msk  (1UL /*<< CoreDebug_DAUTHCTRL_SPIDENSEL_Pos*/) /*!< CoreDebug DAUTHCTRL: SPIDENSEL Mask */
2000
2001 /* Debug Security Control and Status Register Definitions */
2002 #define CoreDebug_DSCSR_CDS_Pos            16U                                            /*!< CoreDebug DSCSR: CDS Position */
2003 #define CoreDebug_DSCSR_CDS_Msk            (1UL << CoreDebug_DSCSR_CDS_Pos)               /*!< CoreDebug DSCSR: CDS Mask */
2004
2005 #define CoreDebug_DSCSR_SBRSEL_Pos          1U                                            /*!< CoreDebug DSCSR: SBRSEL Position */
2006 #define CoreDebug_DSCSR_SBRSEL_Msk         (1UL << CoreDebug_DSCSR_SBRSEL_Pos)            /*!< CoreDebug DSCSR: SBRSEL Mask */
2007
2008 #define CoreDebug_DSCSR_SBRSELEN_Pos        0U                                            /*!< CoreDebug DSCSR: SBRSELEN Position */
2009 #define CoreDebug_DSCSR_SBRSELEN_Msk       (1UL /*<< CoreDebug_DSCSR_SBRSELEN_Pos*/)      /*!< CoreDebug DSCSR: SBRSELEN Mask */
2010
2011 /*@} end of group CMSIS_CoreDebug */
2012
2013
2014 /**
2015   \ingroup    CMSIS_core_register
2016   \defgroup   CMSIS_core_bitfield     Core register bit field macros
2017   \brief      Macros for use with bit field definitions (xxx_Pos, xxx_Msk).
2018   @{
2019  */
2020
2021 /**
2022   \brief   Mask and shift a bit field value for use in a register bit range.
2023   \param[in] field  Name of the register bit field.
2024   \param[in] value  Value of the bit field. This parameter is interpreted as an uint32_t type.
2025   \return           Masked and shifted value.
2026 */
2027 #define _VAL2FLD(field, value)    (((uint32_t)(value) << field ## _Pos) & field ## _Msk)
2028
2029 /**
2030   \brief     Mask and shift a register value to extract a bit filed value.
2031   \param[in] field  Name of the register bit field.
2032   \param[in] value  Value of register. This parameter is interpreted as an uint32_t type.
2033   \return           Masked and shifted bit field value.
2034 */
2035 #define _FLD2VAL(field, value)    (((uint32_t)(value) & field ## _Msk) >> field ## _Pos)
2036
2037 /*@} end of group CMSIS_core_bitfield */
2038
2039
2040 /**
2041   \ingroup    CMSIS_core_register
2042   \defgroup   CMSIS_core_base     Core Definitions
2043   \brief      Definitions for base addresses, unions, and structures.
2044   @{
2045  */
2046
2047 /* Memory mapping of Core Hardware */
2048   #define SCS_BASE            (0xE000E000UL)                             /*!< System Control Space Base Address */
2049   #define ITM_BASE            (0xE0000000UL)                             /*!< ITM Base Address */
2050   #define DWT_BASE            (0xE0001000UL)                             /*!< DWT Base Address */
2051   #define TPI_BASE            (0xE0040000UL)                             /*!< TPI Base Address */
2052   #define CoreDebug_BASE      (0xE000EDF0UL)                             /*!< Core Debug Base Address */
2053   #define SysTick_BASE        (SCS_BASE +  0x0010UL)                     /*!< SysTick Base Address */
2054   #define NVIC_BASE           (SCS_BASE +  0x0100UL)                     /*!< NVIC Base Address */
2055   #define SCB_BASE            (SCS_BASE +  0x0D00UL)                     /*!< System Control Block Base Address */
2056
2057   #define SCnSCB              ((SCnSCB_Type    *)     SCS_BASE         ) /*!< System control Register not in SCB */
2058   #define SCB                 ((SCB_Type       *)     SCB_BASE         ) /*!< SCB configuration struct */
2059   #define SysTick             ((SysTick_Type   *)     SysTick_BASE     ) /*!< SysTick configuration struct */
2060   #define NVIC                ((NVIC_Type      *)     NVIC_BASE        ) /*!< NVIC configuration struct */
2061   #define ITM                 ((ITM_Type       *)     ITM_BASE         ) /*!< ITM configuration struct */
2062   #define DWT                 ((DWT_Type       *)     DWT_BASE         ) /*!< DWT configuration struct */
2063   #define TPI                 ((TPI_Type       *)     TPI_BASE         ) /*!< TPI configuration struct */
2064   #define CoreDebug           ((CoreDebug_Type *)     CoreDebug_BASE   ) /*!< Core Debug configuration struct */
2065
2066   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2067     #define MPU_BASE          (SCS_BASE +  0x0D90UL)                     /*!< Memory Protection Unit */
2068     #define MPU               ((MPU_Type       *)     MPU_BASE         ) /*!< Memory Protection Unit */
2069   #endif
2070
2071   #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2072     #define SAU_BASE          (SCS_BASE +  0x0DD0UL)                     /*!< Security Attribution Unit */
2073     #define SAU               ((SAU_Type       *)     SAU_BASE         ) /*!< Security Attribution Unit */
2074   #endif
2075
2076   #define FPU_BASE            (SCS_BASE +  0x0F30UL)                     /*!< Floating Point Unit */
2077   #define FPU                 ((FPU_Type       *)     FPU_BASE         ) /*!< Floating Point Unit */
2078
2079 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2080   #define SCS_BASE_NS         (0xE002E000UL)                             /*!< System Control Space Base Address (non-secure address space) */
2081   #define CoreDebug_BASE_NS   (0xE002EDF0UL)                             /*!< Core Debug Base Address           (non-secure address space) */
2082   #define SysTick_BASE_NS     (SCS_BASE_NS +  0x0010UL)                  /*!< SysTick Base Address              (non-secure address space) */
2083   #define NVIC_BASE_NS        (SCS_BASE_NS +  0x0100UL)                  /*!< NVIC Base Address                 (non-secure address space) */
2084   #define SCB_BASE_NS         (SCS_BASE_NS +  0x0D00UL)                  /*!< System Control Block Base Address (non-secure address space) */
2085
2086   #define SCnSCB_NS           ((SCnSCB_Type    *)     SCS_BASE_NS      ) /*!< System control Register not in SCB(non-secure address space) */
2087   #define SCB_NS              ((SCB_Type       *)     SCB_BASE_NS      ) /*!< SCB configuration struct          (non-secure address space) */
2088   #define SysTick_NS          ((SysTick_Type   *)     SysTick_BASE_NS  ) /*!< SysTick configuration struct      (non-secure address space) */
2089   #define NVIC_NS             ((NVIC_Type      *)     NVIC_BASE_NS     ) /*!< NVIC configuration struct         (non-secure address space) */
2090   #define CoreDebug_NS        ((CoreDebug_Type *)     CoreDebug_BASE_NS) /*!< Core Debug configuration struct   (non-secure address space) */
2091
2092   #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2093     #define MPU_BASE_NS       (SCS_BASE_NS +  0x0D90UL)                  /*!< Memory Protection Unit            (non-secure address space) */
2094     #define MPU_NS            ((MPU_Type       *)     MPU_BASE_NS      ) /*!< Memory Protection Unit            (non-secure address space) */
2095   #endif
2096
2097   #define FPU_BASE_NS         (SCS_BASE_NS +  0x0F30UL)                  /*!< Floating Point Unit               (non-secure address space) */
2098   #define FPU_NS              ((FPU_Type       *)     FPU_BASE_NS      ) /*!< Floating Point Unit               (non-secure address space) */
2099
2100 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2101 /*@} */
2102
2103
2104
2105 /*******************************************************************************
2106  *                Hardware Abstraction Layer
2107   Core Function Interface contains:
2108   - Core NVIC Functions
2109   - Core SysTick Functions
2110   - Core Debug Functions
2111   - Core Register Access Functions
2112  ******************************************************************************/
2113 /**
2114   \defgroup CMSIS_Core_FunctionInterface Functions and Instructions Reference
2115 */
2116
2117
2118
2119 /* ##########################   NVIC functions  #################################### */
2120 /**
2121   \ingroup  CMSIS_Core_FunctionInterface
2122   \defgroup CMSIS_Core_NVICFunctions NVIC Functions
2123   \brief    Functions that manage interrupts and exceptions via the NVIC.
2124   @{
2125  */
2126
2127 #ifdef CMSIS_NVIC_VIRTUAL
2128   #ifndef CMSIS_NVIC_VIRTUAL_HEADER_FILE
2129     #define CMSIS_NVIC_VIRTUAL_HEADER_FILE "cmsis_nvic_virtual.h"
2130   #endif
2131   #include CMSIS_NVIC_VIRTUAL_HEADER_FILE
2132 #else
2133   #define NVIC_SetPriorityGrouping    __NVIC_SetPriorityGrouping
2134   #define NVIC_GetPriorityGrouping    __NVIC_GetPriorityGrouping
2135   #define NVIC_EnableIRQ              __NVIC_EnableIRQ
2136   #define NVIC_GetEnableIRQ           __NVIC_GetEnableIRQ
2137   #define NVIC_DisableIRQ             __NVIC_DisableIRQ
2138   #define NVIC_GetPendingIRQ          __NVIC_GetPendingIRQ
2139   #define NVIC_SetPendingIRQ          __NVIC_SetPendingIRQ
2140   #define NVIC_ClearPendingIRQ        __NVIC_ClearPendingIRQ
2141   #define NVIC_GetActive              __NVIC_GetActive
2142   #define NVIC_SetPriority            __NVIC_SetPriority
2143   #define NVIC_GetPriority            __NVIC_GetPriority
2144   #define NVIC_SystemReset            __NVIC_SystemReset
2145 #endif /* CMSIS_NVIC_VIRTUAL */
2146
2147 #ifdef CMSIS_VECTAB_VIRTUAL
2148   #ifndef CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2149     #define CMSIS_VECTAB_VIRTUAL_HEADER_FILE "cmsis_vectab_virtual.h"
2150   #endif
2151   #include CMSIS_VECTAB_VIRTUAL_HEADER_FILE
2152 #else
2153   #define NVIC_SetVector              __NVIC_SetVector
2154   #define NVIC_GetVector              __NVIC_GetVector
2155 #endif  /* (CMSIS_VECTAB_VIRTUAL) */
2156
2157 #define NVIC_USER_IRQ_OFFSET          16
2158
2159
2160 /* Special LR values for Secure/Non-Secure call handling and exception handling                                               */
2161
2162 /* Function Return Payload (from ARMv8-M Architecture Reference Manual) LR value on entry from Secure BLXNS                   */
2163 #define FNC_RETURN                 (0xFEFFFFFFUL)     /* bit [0] ignored when processing a branch                             */
2164
2165 /* The following EXC_RETURN mask values are used to evaluate the LR on exception entry */
2166 #define EXC_RETURN_PREFIX          (0xFF000000UL)     /* bits [31:24] set to indicate an EXC_RETURN value                     */
2167 #define EXC_RETURN_S               (0x00000040UL)     /* bit [6] stack used to push registers: 0=Non-secure 1=Secure          */
2168 #define EXC_RETURN_DCRS            (0x00000020UL)     /* bit [5] stacking rules for called registers: 0=skipped 1=saved       */
2169 #define EXC_RETURN_FTYPE           (0x00000010UL)     /* bit [4] allocate stack for floating-point context: 0=done 1=skipped  */
2170 #define EXC_RETURN_MODE            (0x00000008UL)     /* bit [3] processor mode for return: 0=Handler mode 1=Thread mode      */
2171 #define EXC_RETURN_SPSEL           (0x00000004UL)     /* bit [2] stack pointer used to restore context: 0=MSP 1=PSP           */
2172 #define EXC_RETURN_ES              (0x00000001UL)     /* bit [0] security state exception was taken to: 0=Non-secure 1=Secure */
2173
2174 /* Integrity Signature (from ARMv8-M Architecture Reference Manual) for exception context stacking                            */
2175 #if defined (__FPU_PRESENT) && (__FPU_PRESENT == 1U)  /* Value for processors with floating-point extension:                  */
2176 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125AUL)     /* bit [0] SFTC must match LR bit[4] EXC_RETURN_FTYPE                   */
2177 #else
2178 #define EXC_INTEGRITY_SIGNATURE     (0xFEFA125BUL)     /* Value for processors without floating-point extension                */
2179 #endif
2180
2181
2182 /**
2183   \brief   Set Priority Grouping
2184   \details Sets the priority grouping field using the required unlock sequence.
2185            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2186            Only values from 0..7 are used.
2187            In case of a conflict between priority grouping and available
2188            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2189   \param [in]      PriorityGroup  Priority grouping field.
2190  */
2191 __STATIC_INLINE void __NVIC_SetPriorityGrouping(uint32_t PriorityGroup)
2192 {
2193   uint32_t reg_value;
2194   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2195
2196   reg_value  =  SCB->AIRCR;                                                   /* read old register configuration    */
2197   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk)); /* clear bits to change               */
2198   reg_value  =  (reg_value                                   |
2199                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2200                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)  );              /* Insert write key and priority group */
2201   SCB->AIRCR =  reg_value;
2202 }
2203
2204
2205 /**
2206   \brief   Get Priority Grouping
2207   \details Reads the priority grouping field from the NVIC Interrupt Controller.
2208   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2209  */
2210 __STATIC_INLINE uint32_t __NVIC_GetPriorityGrouping(void)
2211 {
2212   return ((uint32_t)((SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2213 }
2214
2215
2216 /**
2217   \brief   Enable Interrupt
2218   \details Enables a device specific interrupt in the NVIC interrupt controller.
2219   \param [in]      IRQn  Device specific interrupt number.
2220   \note    IRQn must not be negative.
2221  */
2222 __STATIC_INLINE void __NVIC_EnableIRQ(IRQn_Type IRQn)
2223 {
2224   if ((int32_t)(IRQn) >= 0)
2225   {
2226     __COMPILER_BARRIER();
2227     NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2228     __COMPILER_BARRIER();
2229   }
2230 }
2231
2232
2233 /**
2234   \brief   Get Interrupt Enable status
2235   \details Returns a device specific interrupt enable status from the NVIC interrupt controller.
2236   \param [in]      IRQn  Device specific interrupt number.
2237   \return             0  Interrupt is not enabled.
2238   \return             1  Interrupt is enabled.
2239   \note    IRQn must not be negative.
2240  */
2241 __STATIC_INLINE uint32_t __NVIC_GetEnableIRQ(IRQn_Type IRQn)
2242 {
2243   if ((int32_t)(IRQn) >= 0)
2244   {
2245     return((uint32_t)(((NVIC->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2246   }
2247   else
2248   {
2249     return(0U);
2250   }
2251 }
2252
2253
2254 /**
2255   \brief   Disable Interrupt
2256   \details Disables a device specific interrupt in the NVIC interrupt controller.
2257   \param [in]      IRQn  Device specific interrupt number.
2258   \note    IRQn must not be negative.
2259  */
2260 __STATIC_INLINE void __NVIC_DisableIRQ(IRQn_Type IRQn)
2261 {
2262   if ((int32_t)(IRQn) >= 0)
2263   {
2264     NVIC->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2265     __DSB();
2266     __ISB();
2267   }
2268 }
2269
2270
2271 /**
2272   \brief   Get Pending Interrupt
2273   \details Reads the NVIC pending register and returns the pending bit for the specified device specific interrupt.
2274   \param [in]      IRQn  Device specific interrupt number.
2275   \return             0  Interrupt status is not pending.
2276   \return             1  Interrupt status is pending.
2277   \note    IRQn must not be negative.
2278  */
2279 __STATIC_INLINE uint32_t __NVIC_GetPendingIRQ(IRQn_Type IRQn)
2280 {
2281   if ((int32_t)(IRQn) >= 0)
2282   {
2283     return((uint32_t)(((NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2284   }
2285   else
2286   {
2287     return(0U);
2288   }
2289 }
2290
2291
2292 /**
2293   \brief   Set Pending Interrupt
2294   \details Sets the pending bit of a device specific interrupt in the NVIC pending register.
2295   \param [in]      IRQn  Device specific interrupt number.
2296   \note    IRQn must not be negative.
2297  */
2298 __STATIC_INLINE void __NVIC_SetPendingIRQ(IRQn_Type IRQn)
2299 {
2300   if ((int32_t)(IRQn) >= 0)
2301   {
2302     NVIC->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2303   }
2304 }
2305
2306
2307 /**
2308   \brief   Clear Pending Interrupt
2309   \details Clears the pending bit of a device specific interrupt in the NVIC pending register.
2310   \param [in]      IRQn  Device specific interrupt number.
2311   \note    IRQn must not be negative.
2312  */
2313 __STATIC_INLINE void __NVIC_ClearPendingIRQ(IRQn_Type IRQn)
2314 {
2315   if ((int32_t)(IRQn) >= 0)
2316   {
2317     NVIC->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2318   }
2319 }
2320
2321
2322 /**
2323   \brief   Get Active Interrupt
2324   \details Reads the active register in the NVIC and returns the active bit for the device specific interrupt.
2325   \param [in]      IRQn  Device specific interrupt number.
2326   \return             0  Interrupt status is not active.
2327   \return             1  Interrupt status is active.
2328   \note    IRQn must not be negative.
2329  */
2330 __STATIC_INLINE uint32_t __NVIC_GetActive(IRQn_Type IRQn)
2331 {
2332   if ((int32_t)(IRQn) >= 0)
2333   {
2334     return((uint32_t)(((NVIC->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2335   }
2336   else
2337   {
2338     return(0U);
2339   }
2340 }
2341
2342
2343 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2344 /**
2345   \brief   Get Interrupt Target State
2346   \details Reads the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2347   \param [in]      IRQn  Device specific interrupt number.
2348   \return             0  if interrupt is assigned to Secure
2349   \return             1  if interrupt is assigned to Non Secure
2350   \note    IRQn must not be negative.
2351  */
2352 __STATIC_INLINE uint32_t NVIC_GetTargetState(IRQn_Type IRQn)
2353 {
2354   if ((int32_t)(IRQn) >= 0)
2355   {
2356     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2357   }
2358   else
2359   {
2360     return(0U);
2361   }
2362 }
2363
2364
2365 /**
2366   \brief   Set Interrupt Target State
2367   \details Sets the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2368   \param [in]      IRQn  Device specific interrupt number.
2369   \return             0  if interrupt is assigned to Secure
2370                       1  if interrupt is assigned to Non Secure
2371   \note    IRQn must not be negative.
2372  */
2373 __STATIC_INLINE uint32_t NVIC_SetTargetState(IRQn_Type IRQn)
2374 {
2375   if ((int32_t)(IRQn) >= 0)
2376   {
2377     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] |=  ((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2378     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2379   }
2380   else
2381   {
2382     return(0U);
2383   }
2384 }
2385
2386
2387 /**
2388   \brief   Clear Interrupt Target State
2389   \details Clears the interrupt target field in the NVIC and returns the interrupt target bit for the device specific interrupt.
2390   \param [in]      IRQn  Device specific interrupt number.
2391   \return             0  if interrupt is assigned to Secure
2392                       1  if interrupt is assigned to Non Secure
2393   \note    IRQn must not be negative.
2394  */
2395 __STATIC_INLINE uint32_t NVIC_ClearTargetState(IRQn_Type IRQn)
2396 {
2397   if ((int32_t)(IRQn) >= 0)
2398   {
2399     NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] &= ~((uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL)));
2400     return((uint32_t)(((NVIC->ITNS[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2401   }
2402   else
2403   {
2404     return(0U);
2405   }
2406 }
2407 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2408
2409
2410 /**
2411   \brief   Set Interrupt Priority
2412   \details Sets the priority of a device specific interrupt or a processor exception.
2413            The interrupt number can be positive to specify a device specific interrupt,
2414            or negative to specify a processor exception.
2415   \param [in]      IRQn  Interrupt number.
2416   \param [in]  priority  Priority to set.
2417   \note    The priority cannot be set for every processor exception.
2418  */
2419 __STATIC_INLINE void __NVIC_SetPriority(IRQn_Type IRQn, uint32_t priority)
2420 {
2421   if ((int32_t)(IRQn) >= 0)
2422   {
2423     NVIC->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2424   }
2425   else
2426   {
2427     SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2428   }
2429 }
2430
2431
2432 /**
2433   \brief   Get Interrupt Priority
2434   \details Reads the priority of a device specific interrupt or a processor exception.
2435            The interrupt number can be positive to specify a device specific interrupt,
2436            or negative to specify a processor exception.
2437   \param [in]   IRQn  Interrupt number.
2438   \return             Interrupt Priority.
2439                       Value is aligned automatically to the implemented priority bits of the microcontroller.
2440  */
2441 __STATIC_INLINE uint32_t __NVIC_GetPriority(IRQn_Type IRQn)
2442 {
2443
2444   if ((int32_t)(IRQn) >= 0)
2445   {
2446     return(((uint32_t)NVIC->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2447   }
2448   else
2449   {
2450     return(((uint32_t)SCB->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2451   }
2452 }
2453
2454
2455 /**
2456   \brief   Encode Priority
2457   \details Encodes the priority for an interrupt with the given priority group,
2458            preemptive priority value, and subpriority value.
2459            In case of a conflict between priority grouping and available
2460            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2461   \param [in]     PriorityGroup  Used priority group.
2462   \param [in]   PreemptPriority  Preemptive priority value (starting from 0).
2463   \param [in]       SubPriority  Subpriority value (starting from 0).
2464   \return                        Encoded priority. Value can be used in the function \ref NVIC_SetPriority().
2465  */
2466 __STATIC_INLINE uint32_t NVIC_EncodePriority (uint32_t PriorityGroup, uint32_t PreemptPriority, uint32_t SubPriority)
2467 {
2468   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2469   uint32_t PreemptPriorityBits;
2470   uint32_t SubPriorityBits;
2471
2472   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2473   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2474
2475   return (
2476            ((PreemptPriority & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL)) << SubPriorityBits) |
2477            ((SubPriority     & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL)))
2478          );
2479 }
2480
2481
2482 /**
2483   \brief   Decode Priority
2484   \details Decodes an interrupt priority value with a given priority group to
2485            preemptive priority value and subpriority value.
2486            In case of a conflict between priority grouping and available
2487            priority bits (__NVIC_PRIO_BITS) the smallest possible priority group is set.
2488   \param [in]         Priority   Priority value, which can be retrieved with the function \ref NVIC_GetPriority().
2489   \param [in]     PriorityGroup  Used priority group.
2490   \param [out] pPreemptPriority  Preemptive priority value (starting from 0).
2491   \param [out]     pSubPriority  Subpriority value (starting from 0).
2492  */
2493 __STATIC_INLINE void NVIC_DecodePriority (uint32_t Priority, uint32_t PriorityGroup, uint32_t* const pPreemptPriority, uint32_t* const pSubPriority)
2494 {
2495   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);   /* only values 0..7 are used          */
2496   uint32_t PreemptPriorityBits;
2497   uint32_t SubPriorityBits;
2498
2499   PreemptPriorityBits = ((7UL - PriorityGroupTmp) > (uint32_t)(__NVIC_PRIO_BITS)) ? (uint32_t)(__NVIC_PRIO_BITS) : (uint32_t)(7UL - PriorityGroupTmp);
2500   SubPriorityBits     = ((PriorityGroupTmp + (uint32_t)(__NVIC_PRIO_BITS)) < (uint32_t)7UL) ? (uint32_t)0UL : (uint32_t)((PriorityGroupTmp - 7UL) + (uint32_t)(__NVIC_PRIO_BITS));
2501
2502   *pPreemptPriority = (Priority >> SubPriorityBits) & (uint32_t)((1UL << (PreemptPriorityBits)) - 1UL);
2503   *pSubPriority     = (Priority                   ) & (uint32_t)((1UL << (SubPriorityBits    )) - 1UL);
2504 }
2505
2506
2507 /**
2508   \brief   Set Interrupt Vector
2509   \details Sets an interrupt vector in SRAM based interrupt vector table.
2510            The interrupt number can be positive to specify a device specific interrupt,
2511            or negative to specify a processor exception.
2512            VTOR must been relocated to SRAM before.
2513   \param [in]   IRQn      Interrupt number
2514   \param [in]   vector    Address of interrupt handler function
2515  */
2516 __STATIC_INLINE void __NVIC_SetVector(IRQn_Type IRQn, uint32_t vector)
2517 {
2518   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2519   vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET] = vector;
2520   __DSB();
2521 }
2522
2523
2524 /**
2525   \brief   Get Interrupt Vector
2526   \details Reads an interrupt vector from interrupt vector table.
2527            The interrupt number can be positive to specify a device specific interrupt,
2528            or negative to specify a processor exception.
2529   \param [in]   IRQn      Interrupt number.
2530   \return                 Address of interrupt handler function
2531  */
2532 __STATIC_INLINE uint32_t __NVIC_GetVector(IRQn_Type IRQn)
2533 {
2534   uint32_t *vectors = (uint32_t *)SCB->VTOR;
2535   return vectors[(int32_t)IRQn + NVIC_USER_IRQ_OFFSET];
2536 }
2537
2538
2539 /**
2540   \brief   System Reset
2541   \details Initiates a system reset request to reset the MCU.
2542  */
2543 __NO_RETURN __STATIC_INLINE void __NVIC_SystemReset(void)
2544 {
2545   __DSB();                                                          /* Ensure all outstanding memory accesses included
2546                                                                        buffered write are completed before reset */
2547   SCB->AIRCR  = (uint32_t)((0x5FAUL << SCB_AIRCR_VECTKEY_Pos)    |
2548                            (SCB->AIRCR & SCB_AIRCR_PRIGROUP_Msk) |
2549                             SCB_AIRCR_SYSRESETREQ_Msk    );         /* Keep priority group unchanged */
2550   __DSB();                                                          /* Ensure completion of memory access */
2551
2552   for(;;)                                                           /* wait until reset */
2553   {
2554     __NOP();
2555   }
2556 }
2557
2558 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2559 /**
2560   \brief   Set Priority Grouping (non-secure)
2561   \details Sets the non-secure priority grouping field when in secure state using the required unlock sequence.
2562            The parameter PriorityGroup is assigned to the field SCB->AIRCR [10:8] PRIGROUP field.
2563            Only values from 0..7 are used.
2564            In case of a conflict between priority grouping and available
2565            priority bits (__NVIC_PRIO_BITS), the smallest possible priority group is set.
2566   \param [in]      PriorityGroup  Priority grouping field.
2567  */
2568 __STATIC_INLINE void TZ_NVIC_SetPriorityGrouping_NS(uint32_t PriorityGroup)
2569 {
2570   uint32_t reg_value;
2571   uint32_t PriorityGroupTmp = (PriorityGroup & (uint32_t)0x07UL);             /* only values 0..7 are used          */
2572
2573   reg_value  =  SCB_NS->AIRCR;                                                   /* read old register configuration    */
2574   reg_value &= ~((uint32_t)(SCB_AIRCR_VECTKEY_Msk | SCB_AIRCR_PRIGROUP_Msk));             /* clear bits to change               */
2575   reg_value  =  (reg_value                                   |
2576                 ((uint32_t)0x5FAUL << SCB_AIRCR_VECTKEY_Pos) |
2577                 (PriorityGroupTmp << SCB_AIRCR_PRIGROUP_Pos)                      );              /* Insert write key and priority group */
2578   SCB_NS->AIRCR =  reg_value;
2579 }
2580
2581
2582 /**
2583   \brief   Get Priority Grouping (non-secure)
2584   \details Reads the priority grouping field from the non-secure NVIC when in secure state.
2585   \return                Priority grouping field (SCB->AIRCR [10:8] PRIGROUP field).
2586  */
2587 __STATIC_INLINE uint32_t TZ_NVIC_GetPriorityGrouping_NS(void)
2588 {
2589   return ((uint32_t)((SCB_NS->AIRCR & SCB_AIRCR_PRIGROUP_Msk) >> SCB_AIRCR_PRIGROUP_Pos));
2590 }
2591
2592
2593 /**
2594   \brief   Enable Interrupt (non-secure)
2595   \details Enables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2596   \param [in]      IRQn  Device specific interrupt number.
2597   \note    IRQn must not be negative.
2598  */
2599 __STATIC_INLINE void TZ_NVIC_EnableIRQ_NS(IRQn_Type IRQn)
2600 {
2601   if ((int32_t)(IRQn) >= 0)
2602   {
2603     NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2604   }
2605 }
2606
2607
2608 /**
2609   \brief   Get Interrupt Enable status (non-secure)
2610   \details Returns a device specific interrupt enable status from the non-secure NVIC interrupt controller when in secure state.
2611   \param [in]      IRQn  Device specific interrupt number.
2612   \return             0  Interrupt is not enabled.
2613   \return             1  Interrupt is enabled.
2614   \note    IRQn must not be negative.
2615  */
2616 __STATIC_INLINE uint32_t TZ_NVIC_GetEnableIRQ_NS(IRQn_Type IRQn)
2617 {
2618   if ((int32_t)(IRQn) >= 0)
2619   {
2620     return((uint32_t)(((NVIC_NS->ISER[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2621   }
2622   else
2623   {
2624     return(0U);
2625   }
2626 }
2627
2628
2629 /**
2630   \brief   Disable Interrupt (non-secure)
2631   \details Disables a device specific interrupt in the non-secure NVIC interrupt controller when in secure state.
2632   \param [in]      IRQn  Device specific interrupt number.
2633   \note    IRQn must not be negative.
2634  */
2635 __STATIC_INLINE void TZ_NVIC_DisableIRQ_NS(IRQn_Type IRQn)
2636 {
2637   if ((int32_t)(IRQn) >= 0)
2638   {
2639     NVIC_NS->ICER[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2640   }
2641 }
2642
2643
2644 /**
2645   \brief   Get Pending Interrupt (non-secure)
2646   \details Reads the NVIC pending register in the non-secure NVIC when in secure state and returns the pending bit for the specified device specific interrupt.
2647   \param [in]      IRQn  Device specific interrupt number.
2648   \return             0  Interrupt status is not pending.
2649   \return             1  Interrupt status is pending.
2650   \note    IRQn must not be negative.
2651  */
2652 __STATIC_INLINE uint32_t TZ_NVIC_GetPendingIRQ_NS(IRQn_Type IRQn)
2653 {
2654   if ((int32_t)(IRQn) >= 0)
2655   {
2656     return((uint32_t)(((NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2657   }
2658   else
2659   {
2660     return(0U);
2661   }
2662 }
2663
2664
2665 /**
2666   \brief   Set Pending Interrupt (non-secure)
2667   \details Sets the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2668   \param [in]      IRQn  Device specific interrupt number.
2669   \note    IRQn must not be negative.
2670  */
2671 __STATIC_INLINE void TZ_NVIC_SetPendingIRQ_NS(IRQn_Type IRQn)
2672 {
2673   if ((int32_t)(IRQn) >= 0)
2674   {
2675     NVIC_NS->ISPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2676   }
2677 }
2678
2679
2680 /**
2681   \brief   Clear Pending Interrupt (non-secure)
2682   \details Clears the pending bit of a device specific interrupt in the non-secure NVIC pending register when in secure state.
2683   \param [in]      IRQn  Device specific interrupt number.
2684   \note    IRQn must not be negative.
2685  */
2686 __STATIC_INLINE void TZ_NVIC_ClearPendingIRQ_NS(IRQn_Type IRQn)
2687 {
2688   if ((int32_t)(IRQn) >= 0)
2689   {
2690     NVIC_NS->ICPR[(((uint32_t)IRQn) >> 5UL)] = (uint32_t)(1UL << (((uint32_t)IRQn) & 0x1FUL));
2691   }
2692 }
2693
2694
2695 /**
2696   \brief   Get Active Interrupt (non-secure)
2697   \details Reads the active register in non-secure NVIC when in secure state and returns the active bit for the device specific interrupt.
2698   \param [in]      IRQn  Device specific interrupt number.
2699   \return             0  Interrupt status is not active.
2700   \return             1  Interrupt status is active.
2701   \note    IRQn must not be negative.
2702  */
2703 __STATIC_INLINE uint32_t TZ_NVIC_GetActive_NS(IRQn_Type IRQn)
2704 {
2705   if ((int32_t)(IRQn) >= 0)
2706   {
2707     return((uint32_t)(((NVIC_NS->IABR[(((uint32_t)IRQn) >> 5UL)] & (1UL << (((uint32_t)IRQn) & 0x1FUL))) != 0UL) ? 1UL : 0UL));
2708   }
2709   else
2710   {
2711     return(0U);
2712   }
2713 }
2714
2715
2716 /**
2717   \brief   Set Interrupt Priority (non-secure)
2718   \details Sets the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2719            The interrupt number can be positive to specify a device specific interrupt,
2720            or negative to specify a processor exception.
2721   \param [in]      IRQn  Interrupt number.
2722   \param [in]  priority  Priority to set.
2723   \note    The priority cannot be set for every non-secure processor exception.
2724  */
2725 __STATIC_INLINE void TZ_NVIC_SetPriority_NS(IRQn_Type IRQn, uint32_t priority)
2726 {
2727   if ((int32_t)(IRQn) >= 0)
2728   {
2729     NVIC_NS->IPR[((uint32_t)IRQn)]               = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2730   }
2731   else
2732   {
2733     SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] = (uint8_t)((priority << (8U - __NVIC_PRIO_BITS)) & (uint32_t)0xFFUL);
2734   }
2735 }
2736
2737
2738 /**
2739   \brief   Get Interrupt Priority (non-secure)
2740   \details Reads the priority of a non-secure device specific interrupt or a non-secure processor exception when in secure state.
2741            The interrupt number can be positive to specify a device specific interrupt,
2742            or negative to specify a processor exception.
2743   \param [in]   IRQn  Interrupt number.
2744   \return             Interrupt Priority. Value is aligned automatically to the implemented priority bits of the microcontroller.
2745  */
2746 __STATIC_INLINE uint32_t TZ_NVIC_GetPriority_NS(IRQn_Type IRQn)
2747 {
2748
2749   if ((int32_t)(IRQn) >= 0)
2750   {
2751     return(((uint32_t)NVIC_NS->IPR[((uint32_t)IRQn)]               >> (8U - __NVIC_PRIO_BITS)));
2752   }
2753   else
2754   {
2755     return(((uint32_t)SCB_NS->SHPR[(((uint32_t)IRQn) & 0xFUL)-4UL] >> (8U - __NVIC_PRIO_BITS)));
2756   }
2757 }
2758 #endif /*  defined (__ARM_FEATURE_CMSE) &&(__ARM_FEATURE_CMSE == 3U) */
2759
2760 /*@} end of CMSIS_Core_NVICFunctions */
2761
2762 /* ##########################  MPU functions  #################################### */
2763
2764 #if defined (__MPU_PRESENT) && (__MPU_PRESENT == 1U)
2765
2766 #include "mpu_armv8.h"
2767
2768 #endif
2769
2770 /* ##########################  FPU functions  #################################### */
2771 /**
2772   \ingroup  CMSIS_Core_FunctionInterface
2773   \defgroup CMSIS_Core_FpuFunctions FPU Functions
2774   \brief    Function that provides FPU type.
2775   @{
2776  */
2777
2778 /**
2779   \brief   get FPU type
2780   \details returns the FPU type
2781   \returns
2782    - \b  0: No FPU
2783    - \b  1: Single precision FPU
2784    - \b  2: Double + Single precision FPU
2785  */
2786 __STATIC_INLINE uint32_t SCB_GetFPUType(void)
2787 {
2788   uint32_t mvfr0;
2789
2790   mvfr0 = FPU->MVFR0;
2791   if      ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x220U)
2792   {
2793     return 2U;           /* Double + Single precision FPU */
2794   }
2795   else if ((mvfr0 & (FPU_MVFR0_Single_precision_Msk | FPU_MVFR0_Double_precision_Msk)) == 0x020U)
2796   {
2797     return 1U;           /* Single precision FPU */
2798   }
2799   else
2800   {
2801     return 0U;           /* No FPU */
2802   }
2803 }
2804
2805
2806 /*@} end of CMSIS_Core_FpuFunctions */
2807
2808
2809
2810 /* ##########################   SAU functions  #################################### */
2811 /**
2812   \ingroup  CMSIS_Core_FunctionInterface
2813   \defgroup CMSIS_Core_SAUFunctions SAU Functions
2814   \brief    Functions that configure the SAU.
2815   @{
2816  */
2817
2818 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2819
2820 /**
2821   \brief   Enable SAU
2822   \details Enables the Security Attribution Unit (SAU).
2823  */
2824 __STATIC_INLINE void TZ_SAU_Enable(void)
2825 {
2826     SAU->CTRL |=  (SAU_CTRL_ENABLE_Msk);
2827 }
2828
2829
2830
2831 /**
2832   \brief   Disable SAU
2833   \details Disables the Security Attribution Unit (SAU).
2834  */
2835 __STATIC_INLINE void TZ_SAU_Disable(void)
2836 {
2837     SAU->CTRL &= ~(SAU_CTRL_ENABLE_Msk);
2838 }
2839
2840 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2841
2842 /*@} end of CMSIS_Core_SAUFunctions */
2843
2844
2845
2846
2847 /* ##################################    SysTick function  ############################################ */
2848 /**
2849   \ingroup  CMSIS_Core_FunctionInterface
2850   \defgroup CMSIS_Core_SysTickFunctions SysTick Functions
2851   \brief    Functions that configure the System.
2852   @{
2853  */
2854
2855 #if defined (__Vendor_SysTickConfig) && (__Vendor_SysTickConfig == 0U)
2856
2857 /**
2858   \brief   System Tick Configuration
2859   \details Initializes the System Timer and its interrupt, and starts the System Tick Timer.
2860            Counter is in free running mode to generate periodic interrupts.
2861   \param [in]  ticks  Number of ticks between two interrupts.
2862   \return          0  Function succeeded.
2863   \return          1  Function failed.
2864   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2865            function <b>SysTick_Config</b> is not included. In this case, the file <b><i>device</i>.h</b>
2866            must contain a vendor-specific implementation of this function.
2867  */
2868 __STATIC_INLINE uint32_t SysTick_Config(uint32_t ticks)
2869 {
2870   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2871   {
2872     return (1UL);                                                   /* Reload value impossible */
2873   }
2874
2875   SysTick->LOAD  = (uint32_t)(ticks - 1UL);                         /* set reload register */
2876   NVIC_SetPriority (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2877   SysTick->VAL   = 0UL;                                             /* Load the SysTick Counter Value */
2878   SysTick->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2879                    SysTick_CTRL_TICKINT_Msk   |
2880                    SysTick_CTRL_ENABLE_Msk;                         /* Enable SysTick IRQ and SysTick Timer */
2881   return (0UL);                                                     /* Function successful */
2882 }
2883
2884 #if defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U)
2885 /**
2886   \brief   System Tick Configuration (non-secure)
2887   \details Initializes the non-secure System Timer and its interrupt when in secure state, and starts the System Tick Timer.
2888            Counter is in free running mode to generate periodic interrupts.
2889   \param [in]  ticks  Number of ticks between two interrupts.
2890   \return          0  Function succeeded.
2891   \return          1  Function failed.
2892   \note    When the variable <b>__Vendor_SysTickConfig</b> is set to 1, then the
2893            function <b>TZ_SysTick_Config_NS</b> is not included. In this case, the file <b><i>device</i>.h</b>
2894            must contain a vendor-specific implementation of this function.
2895
2896  */
2897 __STATIC_INLINE uint32_t TZ_SysTick_Config_NS(uint32_t ticks)
2898 {
2899   if ((ticks - 1UL) > SysTick_LOAD_RELOAD_Msk)
2900   {
2901     return (1UL);                                                         /* Reload value impossible */
2902   }
2903
2904   SysTick_NS->LOAD  = (uint32_t)(ticks - 1UL);                            /* set reload register */
2905   TZ_NVIC_SetPriority_NS (SysTick_IRQn, (1UL << __NVIC_PRIO_BITS) - 1UL); /* set Priority for Systick Interrupt */
2906   SysTick_NS->VAL   = 0UL;                                                /* Load the SysTick Counter Value */
2907   SysTick_NS->CTRL  = SysTick_CTRL_CLKSOURCE_Msk |
2908                       SysTick_CTRL_TICKINT_Msk   |
2909                       SysTick_CTRL_ENABLE_Msk;                            /* Enable SysTick IRQ and SysTick Timer */
2910   return (0UL);                                                           /* Function successful */
2911 }
2912 #endif /* defined (__ARM_FEATURE_CMSE) && (__ARM_FEATURE_CMSE == 3U) */
2913
2914 #endif
2915
2916 /*@} end of CMSIS_Core_SysTickFunctions */
2917
2918
2919
2920 /* ##################################### Debug In/Output function ########################################### */
2921 /**
2922   \ingroup  CMSIS_Core_FunctionInterface
2923   \defgroup CMSIS_core_DebugFunctions ITM Functions
2924   \brief    Functions that access the ITM debug interface.
2925   @{
2926  */
2927
2928 extern volatile int32_t ITM_RxBuffer;                              /*!< External variable to receive characters. */
2929 #define                 ITM_RXBUFFER_EMPTY  ((int32_t)0x5AA55AA5U) /*!< Value identifying \ref ITM_RxBuffer is ready for next character. */
2930
2931
2932 /**
2933   \brief   ITM Send Character
2934   \details Transmits a character via the ITM channel 0, and
2935            \li Just returns when no debugger is connected that has booked the output.
2936            \li Is blocking when a debugger is connected, but the previous character sent has not been transmitted.
2937   \param [in]     ch  Character to transmit.
2938   \returns            Character to transmit.
2939  */
2940 __STATIC_INLINE uint32_t ITM_SendChar (uint32_t ch)
2941 {
2942   if (((ITM->TCR & ITM_TCR_ITMENA_Msk) != 0UL) &&      /* ITM enabled */
2943       ((ITM->TER & 1UL               ) != 0UL)   )     /* ITM Port #0 enabled */
2944   {
2945     while (ITM->PORT[0U].u32 == 0UL)
2946     {
2947       __NOP();
2948     }
2949     ITM->PORT[0U].u8 = (uint8_t)ch;
2950   }
2951   return (ch);
2952 }
2953
2954
2955 /**
2956   \brief   ITM Receive Character
2957   \details Inputs a character via the external variable \ref ITM_RxBuffer.
2958   \return             Received character.
2959   \return         -1  No character pending.
2960  */
2961 __STATIC_INLINE int32_t ITM_ReceiveChar (void)
2962 {
2963   int32_t ch = -1;                           /* no character available */
2964
2965   if (ITM_RxBuffer != ITM_RXBUFFER_EMPTY)
2966   {
2967     ch = ITM_RxBuffer;
2968     ITM_RxBuffer = ITM_RXBUFFER_EMPTY;       /* ready for next character */
2969   }
2970
2971   return (ch);
2972 }
2973
2974
2975 /**
2976   \brief   ITM Check Character
2977   \details Checks whether a character is pending for reading in the variable \ref ITM_RxBuffer.
2978   \return          0  No character available.
2979   \return          1  Character available.
2980  */
2981 __STATIC_INLINE int32_t ITM_CheckChar (void)
2982 {
2983
2984   if (ITM_RxBuffer == ITM_RXBUFFER_EMPTY)
2985   {
2986     return (0);                              /* no character available */
2987   }
2988   else
2989   {
2990     return (1);                              /*    character available */
2991   }
2992 }
2993
2994 /*@} end of CMSIS_core_DebugFunctions */
2995
2996
2997
2998
2999 #ifdef __cplusplus
3000 }
3001 #endif
3002
3003 #endif /* __CORE_ARMV81MML_H_DEPENDANT */
3004
3005 #endif /* __CMSIS_GENERIC */