]> begriffs open source - freertos/blob - portable/GCC/ARM_CM33_NTZ/non_secure/portmacro.h
Update version number to 10.4.0 (#153)
[freertos] / portable / GCC / ARM_CM33_NTZ / non_secure / portmacro.h
1 /*\r
2  * FreeRTOS Kernel V10.4.0\r
3  * Copyright (C) 2020 Amazon.com, Inc. or its affiliates.  All Rights Reserved.\r
4  *\r
5  * Permission is hereby granted, free of charge, to any person obtaining a copy of\r
6  * this software and associated documentation files (the "Software"), to deal in\r
7  * the Software without restriction, including without limitation the rights to\r
8  * use, copy, modify, merge, publish, distribute, sublicense, and/or sell copies of\r
9  * the Software, and to permit persons to whom the Software is furnished to do so,\r
10  * subject to the following conditions:\r
11  *\r
12  * The above copyright notice and this permission notice shall be included in all\r
13  * copies or substantial portions of the Software.\r
14  *\r
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR\r
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, FITNESS\r
17  * FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR\r
18  * COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER\r
19  * IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN\r
20  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.\r
21  *\r
22  * https://www.FreeRTOS.org\r
23  * https://github.com/FreeRTOS\r
24  *\r
25  * 1 tab == 4 spaces!\r
26  */\r
27 \r
28 #ifndef PORTMACRO_H\r
29     #define PORTMACRO_H\r
30 \r
31     #ifdef __cplusplus\r
32         extern "C" {\r
33     #endif\r
34 \r
35 /*------------------------------------------------------------------------------\r
36  * Port specific definitions.\r
37  *\r
38  * The settings in this file configure FreeRTOS correctly for the given hardware\r
39  * and compiler.\r
40  *\r
41  * These settings should not be altered.\r
42  *------------------------------------------------------------------------------\r
43  */\r
44 \r
45     #ifndef configENABLE_FPU\r
46         #error configENABLE_FPU must be defined in FreeRTOSConfig.h.  Set configENABLE_FPU to 1 to enable the FPU or 0 to disable the FPU.\r
47     #endif /* configENABLE_FPU */\r
48 \r
49     #ifndef configENABLE_MPU\r
50         #error configENABLE_MPU must be defined in FreeRTOSConfig.h.  Set configENABLE_MPU to 1 to enable the MPU or 0 to disable the MPU.\r
51     #endif /* configENABLE_MPU */\r
52 \r
53     #ifndef configENABLE_TRUSTZONE\r
54         #error configENABLE_TRUSTZONE must be defined in FreeRTOSConfig.h.  Set configENABLE_TRUSTZONE to 1 to enable TrustZone or 0 to disable TrustZone.\r
55     #endif /* configENABLE_TRUSTZONE */\r
56 \r
57 /*-----------------------------------------------------------*/\r
58 \r
59 /**\r
60  * @brief Type definitions.\r
61  */\r
62     #define portCHAR          char\r
63     #define portFLOAT         float\r
64     #define portDOUBLE        double\r
65     #define portLONG          long\r
66     #define portSHORT         short\r
67     #define portSTACK_TYPE    uint32_t\r
68     #define portBASE_TYPE     long\r
69 \r
70     typedef portSTACK_TYPE   StackType_t;\r
71     typedef long             BaseType_t;\r
72     typedef unsigned long    UBaseType_t;\r
73 \r
74     #if ( configUSE_16_BIT_TICKS == 1 )\r
75         typedef uint16_t     TickType_t;\r
76         #define portMAX_DELAY              ( TickType_t ) 0xffff\r
77     #else\r
78         typedef uint32_t     TickType_t;\r
79         #define portMAX_DELAY              ( TickType_t ) 0xffffffffUL\r
80 \r
81 /* 32-bit tick type on a 32-bit architecture, so reads of the tick count do\r
82  * not need to be guarded with a critical section. */\r
83         #define portTICK_TYPE_IS_ATOMIC    1\r
84     #endif\r
85 /*-----------------------------------------------------------*/\r
86 \r
87 /**\r
88  * Architecture specifics.\r
89  */\r
90     #define portARCH_NAME                      "Cortex-M33"\r
91     #define portSTACK_GROWTH                   ( -1 )\r
92     #define portTICK_PERIOD_MS                 ( ( TickType_t ) 1000 / configTICK_RATE_HZ )\r
93     #define portBYTE_ALIGNMENT                 8\r
94     #define portNOP()\r
95     #define portINLINE                         __inline\r
96     #ifndef portFORCE_INLINE\r
97         #define portFORCE_INLINE               inline __attribute__( ( always_inline ) )\r
98     #endif\r
99     #define portHAS_STACK_OVERFLOW_CHECKING    1\r
100     #define portDONT_DISCARD                   __attribute__( ( used ) )\r
101 /*-----------------------------------------------------------*/\r
102 \r
103 /**\r
104  * @brief Extern declarations.\r
105  */\r
106     extern BaseType_t xPortIsInsideInterrupt( void );\r
107 \r
108     extern void vPortYield( void ) /* PRIVILEGED_FUNCTION */;\r
109 \r
110     extern void vPortEnterCritical( void ) /* PRIVILEGED_FUNCTION */;\r
111     extern void vPortExitCritical( void ) /* PRIVILEGED_FUNCTION */;\r
112 \r
113     extern uint32_t ulSetInterruptMask( void ) /* __attribute__(( naked )) PRIVILEGED_FUNCTION */;\r
114     extern void vClearInterruptMask( uint32_t ulMask ) /* __attribute__(( naked )) PRIVILEGED_FUNCTION */;\r
115 \r
116     #if ( configENABLE_TRUSTZONE == 1 )\r
117         extern void vPortAllocateSecureContext( uint32_t ulSecureStackSize ); /* __attribute__ (( naked )) */\r
118         extern void vPortFreeSecureContext( uint32_t * pulTCB ) /* __attribute__ (( naked )) PRIVILEGED_FUNCTION */;\r
119     #endif /* configENABLE_TRUSTZONE */\r
120 \r
121     #if ( configENABLE_MPU == 1 )\r
122         extern BaseType_t xIsPrivileged( void ) /* __attribute__ (( naked )) */;\r
123         extern void vResetPrivilege( void ) /* __attribute__ (( naked )) */;\r
124     #endif /* configENABLE_MPU */\r
125 /*-----------------------------------------------------------*/\r
126 \r
127 /**\r
128  * @brief MPU specific constants.\r
129  */\r
130     #if ( configENABLE_MPU == 1 )\r
131         #define portUSING_MPU_WRAPPERS    1\r
132         #define portPRIVILEGE_BIT         ( 0x80000000UL )\r
133     #else\r
134         #define portPRIVILEGE_BIT         ( 0x0UL )\r
135     #endif /* configENABLE_MPU */\r
136 \r
137 \r
138 /* MPU regions. */\r
139     #define portPRIVILEGED_FLASH_REGION                   ( 0UL )\r
140     #define portUNPRIVILEGED_FLASH_REGION                 ( 1UL )\r
141     #define portUNPRIVILEGED_SYSCALLS_REGION              ( 2UL )\r
142     #define portPRIVILEGED_RAM_REGION                     ( 3UL )\r
143     #define portSTACK_REGION                              ( 4UL )\r
144     #define portFIRST_CONFIGURABLE_REGION                 ( 5UL )\r
145     #define portLAST_CONFIGURABLE_REGION                  ( 7UL )\r
146     #define portNUM_CONFIGURABLE_REGIONS                  ( ( portLAST_CONFIGURABLE_REGION - portFIRST_CONFIGURABLE_REGION ) + 1 )\r
147     #define portTOTAL_NUM_REGIONS                         ( portNUM_CONFIGURABLE_REGIONS + 1 )   /* Plus one to make space for the stack region. */\r
148 \r
149 /* Device memory attributes used in MPU_MAIR registers.\r
150  *\r
151  * 8-bit values encoded as follows:\r
152  *  Bit[7:4] - 0000 - Device Memory\r
153  *  Bit[3:2] - 00 --> Device-nGnRnE\r
154  *                              01 --> Device-nGnRE\r
155  *                              10 --> Device-nGRE\r
156  *                              11 --> Device-GRE\r
157  *  Bit[1:0] - 00, Reserved.\r
158  */\r
159     #define portMPU_DEVICE_MEMORY_nGnRnE                  ( 0x00 )   /* 0000 0000 */\r
160     #define portMPU_DEVICE_MEMORY_nGnRE                   ( 0x04 )   /* 0000 0100 */\r
161     #define portMPU_DEVICE_MEMORY_nGRE                    ( 0x08 )   /* 0000 1000 */\r
162     #define portMPU_DEVICE_MEMORY_GRE                     ( 0x0C )   /* 0000 1100 */\r
163 \r
164 /* Normal memory attributes used in MPU_MAIR registers. */\r
165     #define portMPU_NORMAL_MEMORY_NON_CACHEABLE           ( 0x44 )   /* Non-cacheable. */\r
166     #define portMPU_NORMAL_MEMORY_BUFFERABLE_CACHEABLE    ( 0xFF )   /* Non-Transient, Write-back, Read-Allocate and Write-Allocate. */\r
167 \r
168 /* Attributes used in MPU_RBAR registers. */\r
169     #define portMPU_REGION_NON_SHAREABLE                  ( 0UL << 3UL )\r
170     #define portMPU_REGION_INNER_SHAREABLE                ( 1UL << 3UL )\r
171     #define portMPU_REGION_OUTER_SHAREABLE                ( 2UL << 3UL )\r
172 \r
173     #define portMPU_REGION_PRIVILEGED_READ_WRITE          ( 0UL << 1UL )\r
174     #define portMPU_REGION_READ_WRITE                     ( 1UL << 1UL )\r
175     #define portMPU_REGION_PRIVILEGED_READ_ONLY           ( 2UL << 1UL )\r
176     #define portMPU_REGION_READ_ONLY                      ( 3UL << 1UL )\r
177 \r
178     #define portMPU_REGION_EXECUTE_NEVER                  ( 1UL )\r
179 /*-----------------------------------------------------------*/\r
180 \r
181 /**\r
182  * @brief Settings to define an MPU region.\r
183  */\r
184     typedef struct MPURegionSettings\r
185     {\r
186         uint32_t ulRBAR; /**< RBAR for the region. */\r
187         uint32_t ulRLAR; /**< RLAR for the region. */\r
188     } MPURegionSettings_t;\r
189 \r
190 /**\r
191  * @brief MPU settings as stored in the TCB.\r
192  */\r
193     typedef struct MPU_SETTINGS\r
194     {\r
195         uint32_t ulMAIR0;                                              /**< MAIR0 for the task containing attributes for all the 4 per task regions. */\r
196         MPURegionSettings_t xRegionsSettings[ portTOTAL_NUM_REGIONS ]; /**< Settings for 4 per task regions. */\r
197     } xMPU_SETTINGS;\r
198 /*-----------------------------------------------------------*/\r
199 \r
200 /**\r
201  * @brief SVC numbers.\r
202  */\r
203     #define portSVC_ALLOCATE_SECURE_CONTEXT    0\r
204     #define portSVC_FREE_SECURE_CONTEXT        1\r
205     #define portSVC_START_SCHEDULER            2\r
206     #define portSVC_RAISE_PRIVILEGE            3\r
207 /*-----------------------------------------------------------*/\r
208 \r
209 /**\r
210  * @brief Scheduler utilities.\r
211  */\r
212     #define portYIELD()                                 vPortYield()\r
213     #define portNVIC_INT_CTRL_REG     ( *( ( volatile uint32_t * ) 0xe000ed04 ) )\r
214     #define portNVIC_PENDSVSET_BIT    ( 1UL << 28UL )\r
215     #define portEND_SWITCHING_ISR( xSwitchRequired )    if( xSwitchRequired ) portNVIC_INT_CTRL_REG = portNVIC_PENDSVSET_BIT\r
216     #define portYIELD_FROM_ISR( x )                     portEND_SWITCHING_ISR( x )\r
217 /*-----------------------------------------------------------*/\r
218 \r
219 /**\r
220  * @brief Critical section management.\r
221  */\r
222     #define portSET_INTERRUPT_MASK_FROM_ISR()         ulSetInterruptMask()\r
223     #define portCLEAR_INTERRUPT_MASK_FROM_ISR( x )    vClearInterruptMask( x )\r
224     #define portDISABLE_INTERRUPTS()                  ulSetInterruptMask()\r
225     #define portENABLE_INTERRUPTS()                   vClearInterruptMask( 0 )\r
226     #define portENTER_CRITICAL()                      vPortEnterCritical()\r
227     #define portEXIT_CRITICAL()                       vPortExitCritical()\r
228 /*-----------------------------------------------------------*/\r
229 \r
230 /**\r
231  * @brief Tickless idle/low power functionality.\r
232  */\r
233     #ifndef portSUPPRESS_TICKS_AND_SLEEP\r
234         extern void vPortSuppressTicksAndSleep( TickType_t xExpectedIdleTime );\r
235         #define portSUPPRESS_TICKS_AND_SLEEP( xExpectedIdleTime )    vPortSuppressTicksAndSleep( xExpectedIdleTime )\r
236     #endif\r
237 /*-----------------------------------------------------------*/\r
238 \r
239 /**\r
240  * @brief Task function macros as described on the FreeRTOS.org WEB site.\r
241  */\r
242     #define portTASK_FUNCTION_PROTO( vFunction, pvParameters )    void vFunction( void * pvParameters )\r
243     #define portTASK_FUNCTION( vFunction, pvParameters )          void vFunction( void * pvParameters )\r
244 /*-----------------------------------------------------------*/\r
245 \r
246     #if ( configENABLE_TRUSTZONE == 1 )\r
247 \r
248 /**\r
249  * @brief Allocate a secure context for the task.\r
250  *\r
251  * Tasks are not created with a secure context. Any task that is going to call\r
252  * secure functions must call portALLOCATE_SECURE_CONTEXT() to allocate itself a\r
253  * secure context before it calls any secure function.\r
254  *\r
255  * @param[in] ulSecureStackSize The size of the secure stack to be allocated.\r
256  */\r
257         #define portALLOCATE_SECURE_CONTEXT( ulSecureStackSize )    vPortAllocateSecureContext( ulSecureStackSize )\r
258 \r
259 /**\r
260  * @brief Called when a task is deleted to delete the task's secure context,\r
261  * if it has one.\r
262  *\r
263  * @param[in] pxTCB The TCB of the task being deleted.\r
264  */\r
265         #define portCLEAN_UP_TCB( pxTCB )                           vPortFreeSecureContext( ( uint32_t * ) pxTCB )\r
266     #else\r
267         #define portALLOCATE_SECURE_CONTEXT( ulSecureStackSize )\r
268         #define portCLEAN_UP_TCB( pxTCB )\r
269     #endif /* configENABLE_TRUSTZONE */\r
270 /*-----------------------------------------------------------*/\r
271 \r
272     #if ( configENABLE_MPU == 1 )\r
273 \r
274 /**\r
275  * @brief Checks whether or not the processor is privileged.\r
276  *\r
277  * @return 1 if the processor is already privileged, 0 otherwise.\r
278  */\r
279         #define portIS_PRIVILEGED()      xIsPrivileged()\r
280 \r
281 /**\r
282  * @brief Raise an SVC request to raise privilege.\r
283  *\r
284  * The SVC handler checks that the SVC was raised from a system call and only\r
285  * then it raises the privilege. If this is called from any other place,\r
286  * the privilege is not raised.\r
287  */\r
288         #define portRAISE_PRIVILEGE()    __asm volatile ( "svc %0 \n" ::"i" ( portSVC_RAISE_PRIVILEGE ) : "memory" );\r
289 \r
290 /**\r
291  * @brief Lowers the privilege level by setting the bit 0 of the CONTROL\r
292  * register.\r
293  */\r
294         #define portRESET_PRIVILEGE()    vResetPrivilege()\r
295     #else\r
296         #define portIS_PRIVILEGED()\r
297         #define portRAISE_PRIVILEGE()\r
298         #define portRESET_PRIVILEGE()\r
299     #endif /* configENABLE_MPU */\r
300 /*-----------------------------------------------------------*/\r
301 \r
302 /**\r
303  * @brief Barriers.\r
304  */\r
305     #define portMEMORY_BARRIER()    __asm volatile ( "" ::: "memory" )\r
306 /*-----------------------------------------------------------*/\r
307 \r
308     #ifdef __cplusplus\r
309         }\r
310     #endif\r
311 \r
312 #endif /* PORTMACRO_H */\r