]> begriffs open source - freertos/blob - History.txt
minor fix in stream buffer doc (#387)
[freertos] / History.txt
1 Changes between FreeRTOS V10.4.4 and TBD\r
2 \r
3         + Introduce configRUN_TIME_COUNTER_TYPE which enables developers to define\r
4           the type used to hold run time statistic counters. Defaults to uint32_t\r
5           for backward compatibility. #define configRUN_TIME_COUNTER_TYPE to a type\r
6           (for example, uint64_t) in FreeRTOSConfig.h to override the default.\r
7         + Introduce ulTaskGetIdleRunTimePercent() to complement the pre-existing\r
8           ulTaskGetIdleRunTimeCounter(). Whereas the pre-existing function returns\r
9           the raw run time counter value, the new function returns the percentage of\r
10           the entire run time consumed by the idle task. Note the amount of idle\r
11           time is only a good measure of the slack time in a system if there are no\r
12           other tasks executing at the idle priority, tickless idle is not used, and\r
13           configIDLE_SHOULD_YIELD is set to 0.\r
14 \r
15 \r
16 Documentation and download available at https://www.FreeRTOS.org/\r
17 \r
18 Changes between FreeRTOS V10.4.3 and FreeRTOS V10.4.4 released May 28 2021\r
19     + Minor performance improvements to xTaskIncrementTick() achieved by providing\r
20       macro versions of uxListRemove() and vListInsertEnd().\r
21     + Minor refactor of timers.c that obsoletes the need for the\r
22       tmrCOMMAND_START_DONT_TRACE macro and removes the need for timers.c to\r
23       post to its own event queue.  A consequence of this change is that auto-\r
24       reload timers that miss their intended next execution time will execute\r
25       again immediately rather than executing again the next time the command\r
26       queue is processed.  (thanks Jeff Tenney).\r
27     + Fix a race condition in the message buffer implementation.  The\r
28       underlying cause was that length and data bytes are written and read as\r
29       two distinct operations, which both modify the size of the buffer. If a\r
30       context switch occurs after adding or removing the length bytes, but\r
31       before adding or removing the data bytes, then another task may observe\r
32       the message buffer in an invalid state.\r
33     + The xTaskCreate() and xTaskCreateStatic() functions accept a task priority\r
34       as an input parameter.  The priority has always been silently capped to\r
35       (configMAX_PRIORITIES - 1) should it be set to a value above that priority.\r
36       Now values above that priority will also trigger a configASSERT() failure.\r
37         + Replace configASSERT( pcQueueName ) in vQueueAddToRegistry with a NULL\r
38       pointer check.\r
39     + Introduce the configSTACK_ALLOCATION_FROM_SEPARATE_HEAP configuration\r
40       constant that enables the stack allocated to tasks to come from a heap other\r
41       than the heap used by other memory allocations.  This enables stacks to be\r
42       placed within special regions, such as fast tightly coupled memory.\r
43     + If there is an attempt to add the same queue or semaphore handle to the\r
44       queue registry more than once then prior versions would create two separate\r
45       entries.  Now if this is done the first entry is overwritten rather than\r
46       duplicated.\r
47     + Update the ESP32 port and TF-M (Trusted Firmware M)code to the latest from\r
48       their respective repositories.\r
49     + Correct a build error in the POSIX port.\r
50     + Additional minor formatting updates, including replacing tabs with spaces\r
51       in more files.\r
52     + Other minor updates include adding additional configASSERT() checks and\r
53       correcting and improving code comments.\r
54     + Go look at the smp branch to see the progress towards the Symetric\r
55       Multiprocessing Kernel. https://github.com/FreeRTOS/FreeRTOS-Kernel/tree/smp\r
56 \r
57 Changes between FreeRTOS V10.4.2 and FreeRTOS V10.4.3 released December 14 2020\r
58 \r
59         V10.4.3 is included in the 202012.00 LTS release.  Learn more at https:/freertos.org/lts-libraries.html\r
60 \r
61         See https://www.FreeRTOS.org/FreeRTOS-V10.4.x.html\r
62 \r
63         + Changes to improve robustness and consistency for buffer allocation in\r
64           the heap, queue and stream buffer.\r
65         + The following functions can no longer be called from unprivileged code.\r
66           - xTaskCreateRestricted\r
67           - xTaskCreateRestrictedStatic\r
68           - vTaskAllocateMPURegions\r
69 \r
70 \r
71 Changes between FreeRTOS V10.4.1 and FreeRTOS V10.4.2 released November 10 2020\r
72 \r
73         See https://www.FreeRTOS.org/FreeRTOS-V10.4.x.html\r
74 \r
75         + Fix an issue in the ARMv8-M ports that caused BASEPRI to be masked\r
76           between the first task starting to execute and that task making\r
77           a FreeRTOS API call.\r
78         + Introduced xTaskDelayUntil(), which is functionally equivalent to\r
79           vTaskDelayUntil(), with the addition of returning a value to\r
80           indicating whether or not the function placed the calling task into\r
81           the Blocked state or not.\r
82         + Update WolfSSL to 4.5.0 and add the FIPS ready demo.\r
83         + Add support for ESP IDF 4.2 to ThirdParty Xtensa port.\r
84         + Re-introduce uxTopUsedPriority to support OpenOCD debugging.\r
85         + Convert most dependent libraries in FreeRTOS/FreeRTOS to submodules.\r
86         + Various general maintenance and improvements to MISRA compliance.\r
87 \r
88 \r
89 Changes between FreeRTOS V10.4.0 and FreeRTOS V10.4.1 released September 17 2020\r
90 \r
91         See https://www.FreeRTOS.org/FreeRTOS-V10.4.x.html\r
92 \r
93         + Fixed an incorrectly named parameter that prevented the\r
94           ulTaskNotifyTakeIndexed macro compiling, and the name space clash in the\r
95           test code that prevented this error causing test failures.\r
96 \r
97 \r
98 Changes between FreeRTOS V10.3.1 and FreeRTOS V10.4.0 released September 10 2020\r
99 \r
100         See https://www.FreeRTOS.org/FreeRTOS-V10.4.x.html\r
101 \r
102         Major enhancements:\r
103 \r
104         + Task notifications:  Prior to FreeRTOS V10.4.0 each created task had a\r
105           single direct to task notification.  From FreeRTOS V10.4.0 each task has\r
106           an array of notifications.  The direct to task notification API has been\r
107           extended with API functions postfixed with "Indexed" to enable the API to\r
108           operate on a task notification at any array index.  See\r
109           https://www.freertos.org/RTOS-task-notifications.html for more information.\r
110         + Kernel ports that support memory protection units (MPUs): The ARMv7-M and\r
111           ARMv8-M MPU ports now support a privilege access only heap. The ARMv7-M\r
112           MPU ports now support devices that have 16 MPU regions, have the ability\r
113           to override default memory attributes for privileged code and data\r
114           regions, and have the ability to place the FreeRTOS kernel code outside of\r
115           the Flash memory. The ARMv8-M MPU ports now support tickless idle mode.\r
116           See https://www.freertos.org/FreeRTOS-MPU-memory-protection-unit.html\r
117           for more information.\r
118 \r
119         Additional noteworthy updates:\r
120 \r
121         + Code formatting is now automated to facilitate the increase in\r
122           collaborative development in Git.  The auto-formated code is not identical\r
123           to the original formatting conventions.  Most notably spaces are now used\r
124           in place of tabs.\r
125         + The prototypes for callback functions (those that start with "Application",\r
126           such as vApplicationStackOverflowHook()) are now in the FreeRTOS header\r
127           files, removing the need for application writers to add prototypes into\r
128           the C files in which they define the functions.\r
129         + New Renesas RXv3 port layer.\r
130         + Updates to the Synopsys ARC code, including support for EM and HS cores,\r
131           and updated BSP.\r
132         + Added new POSIX port layer that allows FreeRTOS to run on Linux hosts in\r
133           the same way the Windows port layer enables FreeRTOS to run on Windows\r
134           hosts.\r
135         + Many other minor optimisations and enhancements. For full details\r
136           see https://github.com/FreeRTOS/FreeRTOS-Kernel/commits/main\r
137 \r
138 \r
139 Changes between FreeRTOS V10.3.0 and FreeRTOS V10.3.1 released February 18 2020\r
140 \r
141         See https://www.FreeRTOS.org/FreeRTOS-V10.3.x.html\r
142 \r
143         + ./FreeRTOS-Labs directory was removed from this file. The libraries it\r
144         contained are now available as a separate download.\r
145 \r
146 Changes between FreeRTOS V10.2.1 and FreeRTOS V10.3.0 released February 7 2020\r
147 \r
148         See https://www.FreeRTOS.org/FreeRTOS-V10.3.x.html\r
149 \r
150         New and updated kernel ports:\r
151 \r
152         + Added RISC-V port for the IAR compiler.\r
153         + Update the Windows simulator port to use a synchronous object to prevent\r
154           a user reported error whereby a task continues to run for a short time\r
155           after being moved to the Blocked state.  Note we were not able to\r
156           replicate the reported issue and it likely depends on your CPU model.\r
157         + Correct alignment of stack top in RISC-V port when\r
158           configISR_STACK_SIZE_WORDS is defined to a non zero value, which causes\r
159           the interrupt stack to be statically allocated.\r
160         + The RISC-V machine timer compare register can now be for any HART, whereas\r
161           previously it was always assumed FreeRTOS was running on HART 0.\r
162         + Update the sequence used to update the 64-bit machine timer\r
163           compare register on 32-bit cores to match that suggested in RISC-V\r
164           documentation.\r
165         + Added tickless low power modes into the ARM, IAR and GCC Cortex-M0 compiler\r
166           ports.\r
167         + Updated the behaviour of the ARMv7-M MPU (Memory Protection Unit) ports to\r
168           match that of the ARMv8-M ports whereby privilege escalations can only\r
169           originate from within the kernel's own memory segment.  Added\r
170           configENFORCE_SYSTEM_CALLS_FROM_KERNEL_ONLY configuration constant.\r
171         + Update existing MPU ports to correctly disable the MPU before it is\r
172           updated.\r
173         + Added contributed port and demo application for a T-Head (formally C-SKY)\r
174           microcontroller.\r
175 \r
176         New API functions:\r
177 \r
178         + Added the vPortGetHeapStats() API function which returns information on\r
179           the heap_4 and heap_5 state.\r
180         + Added xTaskCatchUpTicks(), which corrects the tick count value after the\r
181           application code has held interrupts disabled for an extended period.\r
182         + Added xTaskNotifyValueClear() API function.\r
183         + Added uxTimerGetReloadMode() API function.\r
184 \r
185         Other miscellaneous changes:\r
186         + Change type of uxPendedTicks from UBaseType_t to TickType_t to ensure it\r
187           has the same type as variables with which it is compared to, and therefore\r
188           also renamed the variable xPendingTicks.\r
189         + Update Keil projects that use the MPU so memory regions come from linker\r
190           script (scatter file) variables instead of being hard coded.\r
191         + Added LPC51U68 Cortex-M0+ demos for GCC (MCUXpresso), Keil and IAR\r
192           compilers.\r
193         + Added CORTEX_MPU_STM32L4_Discovery_Keil_STM32Cube demo.\r
194         + Added LPC54018 MPU demo.\r
195         + Rename xTaskGetIdleRunTimeCounter() to ulTaskGetIdleRunTimeCounter().\r
196 \r
197 \r
198 Changes between FreeRTOS V10.2.1 and FreeRTOS V10.2.0 released May 13 2019:\r
199 \r
200         + Added ARM Cortex-M23 port layer to complement the pre-existing ARM\r
201           Cortex-M33 port layer.\r
202         + The RISC-V port now automatically switches between 32-bit and 64-bit\r
203           cores.\r
204         + Introduced the portMEMORY_BARRIER macro to prevent instruction re-ordering\r
205           when GCC link time optimisation is used.\r
206         + Introduced the portDONT_DISCARD macro to the ARMv8-M ports to try and\r
207           prevent the secure side builds from removing symbols required by the\r
208           non secure side build.\r
209         + Introduced the portARCH_NAME to provide additional data to select semi-\r
210           automated build environments.\r
211         + Cortex-M33 and Cortex-M23 ports now correctly disable the MPU before\r
212           updating the MPU registers.\r
213 \r
214         + Added Nuvoton NuMaker-PFM-M2351 ARM Cortex-M23 demo.\r
215         + Added LPC55S69 ARM Cortex-M33 demo.\r
216         + Added an STM32 dual core AMP stress test demo.\r
217 \r
218 \r
219 Changes between FreeRTOS V10.1.1 and FreeRTOS V10.2.0 released February 25 2019:\r
220 \r
221         + Added GCC RISC-V MCU port with three separate demo applications.\r
222         + Included pre-existing ARM Cortex-M33 (ARMv8-M) GCC/ARMclang and IAR ports\r
223           with Keil simulator demo.\r
224         + Update the method used to detect if a timer is active.  Previously the\r
225           timer was deemed to be inactive if it was not referenced from a list.\r
226           However, when a timer is updated it is temporarily removed from, then\r
227           re-added to a list, so now the timer's active status is stored separately.\r
228         + Add vTimerSetReloadMode(), xTaskGetIdleRunTimeCounter(), and\r
229           xTaskGetApplicationTaskTagFromISR() API functions.\r
230         + Updated third party Xtensa port so it is MIT licensed.\r
231         + Added configINCLUDE_PLATFORM_H_INSTEAD_OF_IODEFINE_H to the Renesas\r
232           compiler RX600v2 port to enable switching between platform.h and\r
233           iodefine.h includes within that port's port.c file.\r
234         + Removed the 'FromISR' functions from the MPU ports as ISRs run privileged\r
235           anyway.\r
236         + Added uxTaskGetStackHighWaterMark2() function to enable the return type to\r
237           be changed without breaking backward compatibility.\r
238           uxTaskGetStackHighWaterMark() returns a UBaseType_t as always,\r
239           uxTaskGetStackHighWaterMark2() returns configSTACK_DEPTH_TYPE to allow the\r
240           user to determine the return type.\r
241         + Fixed issues in memory protected ports related to different combinations\r
242           of static memory only and dynamic memory only builds.  As a result the\r
243           definition of tskSTATIC_AND_DYNAMIC_ALLOCATION_POSSIBLE became more\r
244           complex and was moved to FreeRTOS.h with a table explaining its definition.\r
245         + Added a 'get task tag from ISR' function.\r
246         + Change the method used to determine if a timer is active or not from just\r
247           seeing if it is referenced from the active timer list to storing its\r
248           active state explicitly.  The change prevents the timer reporting that it\r
249           is inactive while it is being moved from one list to another.\r
250         + The pcName parameter passed into the task create functions can be NULL,\r
251           previously a name had to be provided.\r
252         + When using tickless idle, prvResetNextTaskUnblockTime() is now only called\r
253           in xTaskRemoveFromEventList() if the scheduler is not suspended.\r
254         + Introduced portHAS_STACK_OVERFLOW_CHECKING, which should be set to 1 for\r
255           FreeRTOS ports that run on architectures that have stack limit registers.\r
256 \r
257 \r
258 Changes between FreeRTOS V10.1.0 and FreeRTOS V10.1.1 released 7 September 2018\r
259 \r
260         + Reverted a few structure name changes that broke several kernel aware\r
261           debugger plug-ins.\r
262         + Updated to the latest trace recorder code.\r
263         + Fixed some formatting in the FreeRTOS+TCP TCP/IP stack code.\r
264         + Reverted moving some variables from file to function scope as doing so\r
265           broke debug scenarios that require the static qualifier to be removed.\r
266 \r
267 Changes between FreeRTOS V10.0.1 and FreeRTOS V10.1.0 released 22 August 2018\r
268 \r
269         FreeRTOS Kernel Changes:\r
270 \r
271         + Update lint checked MISRA compliance to use the latest MISRA standard, was\r
272           previously using the original MISRA standard.\r
273         + Updated all object handles (TaskHandle_t, QueueHandle_t, etc.) to be\r
274           unique types instead of void pointers, improving type safety.  (this was\r
275           attempted some years back but had to be backed out due to bugs in some\r
276           debuggers).  Note this required the pvContainer member of a ListItem_t\r
277           struct to be renamed - set configENABLE_BACKWARD_COMPATIBILITY to 1 if\r
278           this causes an issue.\r
279         + Added configUSE_POSIX_ERRNO to enable per task POSIX style errno\r
280           functionality in a more user friendly way - previously the generic thread\r
281           local storage feature was used for this purpose.\r
282         + Added Xtensa port and demo application for the XCC compiler.\r
283         + Changed the implementation of vPortEndScheduler() for the Win32 port to\r
284           simply call exit( 0 ).\r
285         + Bug fix in vPortEnableInterrupt() for the GCC Microblaze port to protect\r
286           the read modify write access to an internal Microblaze register.\r
287         + Fix minor niggles when the MPU is used with regards to prototype\r
288           differences, static struct size differences, etc.\r
289         + The usStackHighWaterMark member of the TaskStatus_t structure now has type\r
290           configSTACK_DEPTH_TYPE in place of uint16_t - that change should have been\r
291           made when the configSTACK_DEPTH_TYPE type (which gets around the previous\r
292           16-bit limit on stack size specifications) was introduced.\r
293         + Added the xMessageBufferNextLengthBytes() API function and likewise stream\r
294           buffer equivalent.\r
295         + Introduce configMESSAGE_BUFFER_LENGTH_TYPE to allow the number of bytes\r
296           used to hold the length of a message in the message buffer to be reduced.\r
297           configMESSAGE_BUFFER_LENGTH_TYPE default to size_t, but if, for example,\r
298           messages can never be more than 255 bytes it could be set to uint8_t,\r
299           saving 3 bytes each time a message is written into the message buffer\r
300           (assuming sizeof( size_t ) is 4).\r
301         + Updated the StaticTimer_t structure to ensure it matches the size of the\r
302           Timer_t structure when the size of TaskFunction_t does not equal the size\r
303           of void *.\r
304         + Update various Xilinx demos to use 2018.1 version of the SDK tools.\r
305         + Various updates to demo tasks to maintain test coverage.\r
306         + FreeRTOS+UDP was removed in FreeRTOS V10.1.0 as it was replaced by\r
307           FreeRTOS+TCP, which was brought into the main download in FreeRTOS\r
308           V10.0.0.  FreeRTOS+TCP can be configured as a UDP only stack, and\r
309           FreeRTOS+UDP does not contain the patches applied to FreeRTOS+TCP.\r
310 \r
311         FreeRTOS+TCP Changes:\r
312 \r
313         + Multiple security improvements and fixes in packet parsing routines, DNS\r
314           caching, and TCP sequence number and ID generation.\r
315         + Disable NBNS and LLMNR by default.\r
316         + Add TCP hang protection by default.\r
317 \r
318         We thank Ori Karliner of Zimperium zLabs Team for reporting these issues.\r
319 \r
320 \r
321 Changes between FreeRTOS V10.0.0 and FreeRTOS V10.0.1, released December 20 2017\r
322 \r
323         + Fix position of "#if defined( __cplusplus )" in stream_buffer.h.\r
324         + Correct declarations of MPU_xQueuePeek() and MPU_xQueueSemaphoreTake() in\r
325           mpu_prototypes.h.\r
326         + Correct formatting in vTaskList() helper function when it prints the state\r
327           of the currently executing task.\r
328         + Introduce #error if stream_buffer.c is built without\r
329           configUSE_TASK_NOTIFICATIONS set to 1.\r
330         + Update FreeRTOS+TCP to V2.0.0\r
331                 - Improve the formatting of text that displays the available netword\r
332                   interfaces when FreeRTOS+TCP is used on Windows with WinPCap.\r
333                 - Introduce ipconfigSOCKET_HAS_USER_WAKE_CALLBACK option to enable a user\r
334                   definable callback to execute when data arrives on a socket.\r
335 \r
336 Changes between FreeRTOS V9.0.1 and FreeRTOS V10.0.0:\r
337 \r
338         The FreeRTOS kernel is now MIT licensed: https://www.FreeRTOS.org/license\r
339 \r
340         New Features and components:\r
341 \r
342         + Stream Buffers - see https://www.FreeRTOS.org/RTOS-stream-buffer-example.html\r
343         + Message Buffers - see https://www.FreeRTOS.org//RTOS-message-buffer-example.html\r
344         + Move FreeRTOS+TCP into the main repository, along with the basic Win32\r
345           TCP demo FreeRTOS_Plus_TCP_Minimal_Windows_Simulator.\r
346 \r
347         New ports or demos:\r
348 \r
349         + Added demo for TI SimpleLink CC3220 MCU.\r
350         + Added MPU and non MPU projects for Microchip CEC and MEC 17xx and 51xx\r
351           MCUs.\r
352         + Added CORTEX_MPU_Static_Simulator_Keil_GCC demo to test static allocation\r
353           in the MPU port.\r
354 \r
355         Fixes or enhancements:\r
356 \r
357         + Cortex-M ports push additional register prior to calling\r
358           vTaskSwitchContext to ensure 8-byte alignment is maintained.  Only\r
359           important if a user defined tick hook function performs an operation that\r
360           requires 8-byte alignment.\r
361         + Optimisations to the implementation of the standard tickless idle mode on\r
362           Cortex-M devices.\r
363         + Improvements to the Win32 port including using higher priority threads.\r
364         + Ensure interrupt stack alignment on PIC32 ports.\r
365         + Updated GCC TriCore port to build with later compiler versions.\r
366         + Update mpu_wrappers.c to support static allocation.\r
367         + The uxNumberOfItems member of List_t is now volatile - solving an issue\r
368           when the IAR compiler was used with maximum optimization.\r
369         + Introduced configRECORD_STACK_HIGH_ADDRESS.  When set to 1 the stack start\r
370           address is saved into each task's TCB (assuming stack grows down).\r
371         + Introduced configINCLUDE_FREERTOS_TASK_C_ADDITIONS_H to allow user defined\r
372           functionality, and user defined initialisation, to be added to FreeRTOS's\r
373           tasks.c source file.  When configINCLUDE_FREERTOS_TASK_C_ADDITIONS_H is\r
374           set to 1 a user provided header file called freertos_task_c_additions.h\r
375           will be included at the bottom of tasks.c.  Functions defined in that\r
376           header file can call freertos_tasks_c_additions_init(), which in turn\r
377           calls a macro called FREERTOS_TASKS_C_ADDITIONS_INIT(), if it is defined.\r
378           FREERTOS_TASKS_C_ADDITIONS_INIT() can be defined in FreeRTOSConfig.h.\r
379         + Introduced configPRE_SUPPRESS_TICKS_AND_SLEEP_PROCESSING( x ) which can be\r
380           defined by a user in FreeRTOSConfig.h.  The macro is called before\r
381           assessing whether to enter tickless idle mode or not.  If the macro sets\r
382           x to zero then tickless idle mode will not be entered.  This allows users\r
383           to abort tickless idle mode entry before the tickless idle function is\r
384           even called - previously it was only possible to abort from within the\r
385           tickless idle function itself.\r
386         + Added configPRINTF(), which can be defined by users to allow all libraries\r
387           to use the same print formatter.\r
388         + Introduced configMAX() and configMIN() macros which default to standard\r
389           max( x, y ) and min( x, y ) macro behaviour, but can be overridden if the\r
390           application writer defines the same macros in FreeRTOSConfig.h.\r
391         + Corrected the definition of StaticTask_t in the case where\r
392           INCLUDE_xTaskAbortDelay is set to 1.\r
393         + Introduced configTIMER_SERVICE_TASK_NAME and configIDLE_TASK_NAME, both of\r
394           which can be defined to strings in FreeRTOSConfig.h to change the default\r
395           names of the timer service and idle tasks respectively.\r
396         + Only fill the stack of a newly created task with a known value if stack\r
397           checking, or high water mark checking/viewing, is in use - removing the\r
398           dependency on memset() in other cases.\r
399         + Introduced xTaskCreateRestrictedStatic() so static allocation can be used\r
400           with the MPU.\r
401         + Ensure suspended tasks cannot be unsuspended by a received task\r
402           notification.\r
403         + Fix race condition in vTaskSetTimeOutState().\r
404         + Updated trace recorder files to the latest version.\r
405 \r
406 Changes since FreeRTOS V9.0.0:\r
407 \r
408         + Priority dis-inheritance behaviour has been enhanced in the case where a\r
409           task that attempted to take a mutex that was held by a lower priority task\r
410           timed out before it was able to obtain the mutex (causing the task that\r
411           holds the mutex to have its priority raised, then lowered again, in\r
412           accordance with the priority inheritance protocol).\r
413         + Split the overloaded xQueueGenericReceive() function into three separate\r
414           dedicated functions.\r
415         + Allow the default human readable text names given to the Idle and Timer\r
416           tasks to be overridden by defining the configIDLE_TASK_NAME and\r
417           configTIMER_SERVICE_TASK_NAME definitions respectively in FreeRTOSConfig.h.\r
418         + Introduced configINITIAL_TICK_COUNT to allow the tick count to take a\r
419           value of than than 0 when the system boots.  This can be useful for\r
420           testing purposes - although setting configUSE_16_BIT_TICKS to 1 can also\r
421           be used to test frequent tick overflows.\r
422         + Ensure the Cortex-M SysTick count is cleared to zero before starting the\r
423           first task.\r
424         + Add configASSERT() into ARM Cortex-M ports to check the number of priority\r
425           bit settings.\r
426         + Clear the 'control' register before starting ARM Cortex-M4F ports in case\r
427           the FPU is used before the scheduler is started.  This just saves a few\r
428           bytes on the main stack as it prevents space being left for a later save\r
429           of FPU registers.\r
430         + Added xSemaphoreGetMutexHolderFromISR().\r
431         + Corrected use of portNVIC_PENDSVSET to portNVIC_PENDSVSET_BIT in MPU ports.\r
432         + Introduced configSTACK_DEPTH_TYPE to allow users to change the type used\r
433           to specify the stack size when using xTaskCreate().  For historic reasons,\r
434           when FreeRTOS was only used on small MCUs, the type was set to uint16_t,\r
435           but that can be too restrictive when FreeRTOS is used on larger\r
436           processors.  configSTACK_DEPTH_TYPE defaults to uint16_t.\r
437           xTaskCreateStatic(), being a newer function, used a uint32_t.\r
438         + Increase the priority of the Windows threads used by the Win32 port.  As\r
439           all the threads run on the same core, and the threads run with very high\r
440           priority, there is a risk that the host will become unresponsive, so also\r
441           prevent the Windows port executing on single core hosts.\r
442 \r
443 Changes between FreeRTOS V9.0.0 and FreeRTOS V9.0.0rc2 released May 25 2016:\r
444 \r
445         See https://www.FreeRTOS.org/FreeRTOS-V9.html\r
446 \r
447         RTOS kernel updates:\r
448 \r
449         + The prototype of the new xTaskCreateStatic() API function was modified to\r
450           remove a parameter and improve compatibility with other new\r
451           "CreateStatic()" API functions.  The stack size parameter in\r
452           xTaskCreateStatic() is now uint32_t, which changes the prototype of the\r
453           callback functions.  See the following URL:\r
454           https://www.FreeRTOS.org/xTaskCreateStatic.html\r
455         + GCC ARM Cortex-A port:  Introduced the configUSE_TASK_FPU_SUPPORT\r
456           constant.  When configUSE_TASK_FPU_SUPPORT is set to 2 every task is\r
457           automatically given a floating point (FPU) context.\r
458         + GCC ARM Cortex-A port:  It is now possible to automatically save and\r
459           restore all floating point (FPU) registers on entry to each potentially\r
460           nested interrupt by defining vApplicationFPUSafeIRQHandler() instead of\r
461           vApplicationIRQHandler().\r
462         + All ARM Cortex-M3/4F/7 ports:  Clear the least significant bit of the task\r
463           entry address placed onto the stack of a task when the task is created for\r
464           strict compliance with the ARM Cortex-M3/4/7 architecture documentation\r
465           (no noticeable effect unless using the QMEU emulator).\r
466         + Added GCC and Keil ARM Cortex-M4F MPU ports - previously the MPU was only\r
467           supported on ARM Cortex-M3.\r
468         + ARM Cortex-M3/4F MPU ports:  Update to fully support the FreeRTOS V9.0.0\r
469           API (other than static object creation) and added the\r
470           FreeRTOS/Demo/CORTEX_MPU_Simulator_Keil_GCC demo application to\r
471           demonstrate how to use the updated MPU port.\r
472         + All ARM Cortex-M3/4F/7 ports:  Add additional barrier instructions to the\r
473           default low power tickless implementation.\r
474         + All ARM Cortex-M0 ports:  Prevent an item being left on the stack of the\r
475           first task that executes.\r
476         + Win32 ports:  Reduce the amount of stack used and change the way Windows\r
477           threads are deleted to increase the maximum execution time.\r
478         + Add an ARM Cortex-M4F port for the MikroC compiler.  Ensure to read the\r
479           documentation page for this port before use.\r
480         + MPS430X IAR port:  Update to be compatible with the latest EW430 tools\r
481           release.\r
482         + IAR32 GCC port:  Correct vPortExitCritical() when\r
483           configMAX_API_CALL_INTERRUPT_PRIORITY == portMAX_PRIORITY.\r
484         + For consistency vTaskGetTaskInfo() now has the alias vTaskGetInfo(),\r
485           xTaskGetTaskHandle() now has the alias xTaskGetHandle() and\r
486           pcQueueGetQueueName() now has an alias pcQueueGetName().\r
487         + Fix various errors in comments and compiler warnings.\r
488 \r
489         Demo application updates:\r
490 \r
491         + Update Atmel Studio projects to use Atmel Studio 7.\r
492         + Update Xilinx SDK projects to use the 2016.1 version of the SDK.\r
493         + Remove dependency on legacy IO libraries from the PIC32 demos.\r
494         + Move the Xilinx UltraScale Cortex-R5 demo into the main distribution.\r
495         + Update the MSP432 libraries to the latest version.\r
496         + Add Microchip CEC1302 (ARM Cortex-M4F) demos for GCC, Keil and MikroC\r
497           compilers.\r
498         + Move the Atmel SAMA5D2 demo into the main distribution.\r
499 \r
500 Changes between FreeRTOS V9.0.0rc1 and FreeRTOS V9.0.0rc2 (release candidate 2)\r
501 released March 30 2016:\r
502 \r
503         NOTE - See https://www.FreeRTOS.org/FreeRTOS-V9.html for details\r
504 \r
505         + The functions that create RTOS objects using static memory allocation have\r
506           been simplified and will not revert to using dynamic allocation if a\r
507           buffer is passed into a function as NULL.\r
508         + Introduced the configSUPPORT_DYNAMIC_ALLOCATION configuration constant to\r
509           allow a FreeRTOS application to be built without a heap even being being\r
510           defined. The Win32 example located in the\r
511           /FreeRTOS/demo/WIN32-MSVC-Static-Allocation-Only directory is provided as\r
512           a reference for projects that do not include a FreeRTOS heap.\r
513         + Minor run-time optimisations.\r
514         + Two new low power tickless implementations that target Silicon Labs EFM32\r
515           microcontrollers.\r
516         + Addition of the xTimerGetPeriod() and xTimerGetExpireTime() API functions.\r
517 \r
518 Changes between FreeRTOS V8.2.3 and FreeRTOS V9.0.0rc1 (release candidate 1)\r
519 released February 19 2016:\r
520 \r
521         RTOS Kernel Updates:\r
522 \r
523         + Major new feature - tasks, semaphores, queues, timers and event groups can\r
524           now be created using statically allocated memory, so without any calls to\r
525           pvPortMalloc().\r
526         + Major new features - Added the xTaskAbortDelay() API function which allows\r
527           one task to force another task to immediately leave the Blocked state,\r
528           even if the event the blocked task is waiting for has not occurred, or the\r
529           blocked task's timeout has not expired.\r
530         + Updates necessary to allow FreeRTOS to run on 64-bit architectures.\r
531         + Added vApplicationDaemonTaskStartupHook() which executes when the RTOS\r
532           daemon task (which used to be called the timer service task) starts\r
533           running.  This is useful if the application includes initialisation code\r
534           that would benefit from executing after the scheduler has been started.\r
535         + Added the xTaskGetTaskHandle() API function, which obtains a task handle\r
536           from the task's name.  xTaskGetTaskHandle() uses multiple string compare\r
537           operations, so it is recommended that it is called only once per task.\r
538           The handle returned by xTaskGetTaskHandle() can then be stored locally for\r
539           later re-use.\r
540         + Added the pcQueueGetQueueName() API function, which obtains the name of\r
541           a queue from the queue's handle.\r
542         + Tickless idling (for low power applications) can now also be used when\r
543           configUSE_PREEMPTION is 0.\r
544         + If one task deletes another task, then the stack and TCB of the deleted\r
545           task is now freed immediately.  If a task deletes itself, then the stack\r
546           and TCB of the deleted task are freed by the Idle task as before.\r
547         + If a task notification is used to unblock a task from an ISR, but the\r
548           xHigherPriorityTaskWoken parameter is not used, then pend a context switch\r
549           that will then occur during the next tick interrupt.\r
550         + Heap_1.c and Heap_2.c now use the configAPPLICATION_ALLOCATED_HEAP\r
551           settings, which previously was only used by heap_4.c.\r
552           configAPPLICATION_ALLOCATED_HEAP allows the application writer to declare\r
553           the array that will be used as the FreeRTOS heap, and in-so-doing, place\r
554           the heap at a specific memory location.\r
555         + TaskStatus_t structures are used to obtain details of a task.\r
556           TaskStatus_t now includes the bae address of the task's stack.\r
557         + Added the vTaskGetTaskInfo() API function, which returns a TaskStatus_t\r
558           structure that contains information about a single task.  Previously this\r
559           information could only be obtained for all the tasks at once, as an array\r
560           of TaskStatus_t structures.\r
561         + Added the uxSemaphoreGetCount() API function.\r
562         + Replicate previous Cortex-M4F and Cortex-M7 optimisations in some\r
563           Cortex-M3 port layers.\r
564 \r
565         Demo Application Updates:\r
566 \r
567         Further demo applications will be added prior to the final FreeRTOS V9\r
568         release.\r
569 \r
570         + Updated SAM4L Atmel Studio project to use Atmel Studio 7.\r
571         + Added ARM Cortex-A53 64-bit port.\r
572         + Added a port and demo for the ARM Cortex-A53 64-bit cores on the Xilinx\r
573           Ultrascale MPSoC.\r
574         + Added Cortex-M7 SAME70 GCC demo.\r
575         + Added EFM32 Giant and Wonder Gecko demos.\r
576 \r
577 \r
578 Changes between V8.2.2 and V8.2.3 released October 16, 2015\r
579 \r
580         RTOS kernel updates:\r
581 \r
582         + Fix bug identified in a modification made in V8.2.2 to the software timer\r
583           code that allows tickless low power applications to sleep indefinitely\r
584           when software timers are used.\r
585         + Simplify and improve efficiency of stack overflow checking.\r
586         + Add xTaskNotifyStateClear() API function.\r
587         + New IAR and GCC Cortex-R ports for microprocessors that do not use an ARM\r
588           generic interrupt controller (GIC).\r
589         + New PIC32MEC14xx port.\r
590         + Add support for PIC32MZ EF parts (with floating point) into the PIC32MZ\r
591           port.\r
592         + Zynq7000 port layer now declares the functions that setup and clear the\r
593           tick interrupt as weak symbols so they can be overridden by the\r
594           application, and uses a global XScuGic object so the same object can be\r
595           used by the application code.\r
596         + Introduced configUSE_TASK_FPU_SUPPORT, although the PIC32MZ EF port is\r
597           currently the only port that uses it.\r
598         + Updates to RL78 and 78K0 IAR port layers to improve support for\r
599           combinations of memory models.\r
600         + Minor updates to heap_5.c to remove compiler warnings generated by some\r
601           compilers.\r
602         + License simplifications.  See /FreeRTOS/License/license.txt in the\r
603           official distribution.\r
604 \r
605         FreeRTOS+ updates:\r
606 \r
607         + Update directory names to use WolfSSL instead of CyaSSL, inline with\r
608           WolfSSL's re-branding.\r
609         + Update to latest WolfSSL code.\r
610         + Update to latest FreeRTOS+Trace recorder code.\r
611         + Add in the FreeRTOS+Trace recorder library required for streaming trace.\r
612 \r
613         Demo application changes:\r
614 \r
615         + Add demo applications for Renesas RZ/T (Cortex-R), PIC32MZ EF (PIC32 with\r
616           floating point hardware), PIC32MEC14xx, RX71M, RX113 and RX231.\r
617         + General tidy up of spelling and compiler warnings.\r
618 \r
619 \r
620 Changes between V8.2.1 and V8.2.2 released August 12, 2015\r
621 \r
622         RTOS kernel updates:\r
623 \r
624         + Added Intel IA32/x86 32-bit port.\r
625         + General maintenance.\r
626         + PRIVILEGED_FUNCTION and PRIVILEGED_DATA macros, which are used in memory\r
627           protected systems, have been added to the newer event group and software\r
628           timer functions.\r
629         + Add the errno definitions used by FreeRTOS+ components into projdefs.h.\r
630         + Remove the restriction that prevented tick-less idle implementations\r
631           waiting indefinitely when software timers were used in the same\r
632           application.\r
633         + Introduce xTaskNotifyAndQueryFromISR() as the interrupt safe version of\r
634           xTaskNotifyAndQuery().\r
635         + Add additional NOPs to the MSP430X port layers to ensure strict compliance\r
636           with the hardware documentation.\r
637         + Microblaze port: Added option for port optimised task selection.\r
638         + Microblaze port: Previously tasks inherited the exception enable state\r
639           at the time the task was created.  Now all tasks are created with\r
640           exceptions enabled if the Microblaze design supports exceptions.\r
641         + Windows port: Add additional safe guards to ensure the correct start up\r
642           sequence and thread switching timing.\r
643         + Windows port: Improve the implementation of the port optimised task\r
644           selection assembly code.\r
645         + Update heap_4 and heap_5 to allow use on 64-bit processors.\r
646         + Simplify the code that creates a queue.\r
647         + General improved tick-less idle behaviour.\r
648         + Ensure none of the variables in the common kernel files are initialised to\r
649           anything other than zero.\r
650         + Correct calculation of xHeapStructSize in heap_4 and heap_5.\r
651 \r
652         Demo application updates:\r
653 \r
654         + Added demo project for the new IA32/x86 port that targets the Galileo\r
655           hardware.\r
656         + Added MSP430FR5969 demos (previously provided as a separate download).\r
657         + Added FreeRTOS BSP repository for automatic creation of FreeRTOS\r
658           applications in the Xilinx SDK.\r
659         + Added Atmel Studio / GCC project for the SAMV71 (ARM Cortex-M7)\r
660         + Update Xilinx SDK projects to use version 2015.2 of the SDK.\r
661         + Remove Microblaze demos that were using obsolete tools.\r
662         + Add MSP43FR5969 IAR and CCS demos.\r
663 \r
664         FreeRTOS+ Updates:\r
665 \r
666         + Updated FreeRTOS+Trace recorder library, which requires an update to the\r
667           FreeRTOS+Trace application.\r
668         + Added Reliance Edge source code and demo application.  Reliance edge is\r
669           a fail safe transactional file system ideal for applications that require\r
670           file storage, and especially when high reliability is essential.\r
671         + Introduce configAPPLICATION_PROVIDES_cOutputBuffer to allow FreeRTOS+CLI\r
672           users to place the output buffer at a fixed memory address.\r
673         + Improve the NetworkInterface.c file provided for the Windows port of\r
674           FreeRTOS+UDP.\r
675 \r
676 Changes between V8.2.0 and V8.2.1 released 24th March 2015.\r
677 \r
678         RTOS kernel updates:\r
679 \r
680         + Added user definable and flexible thread local storage facility.\r
681         + Added vTimerSetTimerID() API function to complement the pvTimerGetTimerID()\r
682           function to allow the timer's ID to be used as timer local storage.\r
683         + Fixed a potential issue related to the use of queue sets from an ISR.\r
684         + Some updates to the Xilinx Microblaze GCC port.\r
685         + Added ARM Cortex-M4F port for Texas Instruments Code Composer Studio.\r
686         + Added ARM Cortex-M7 r0p1 port layer for IAR, GCC and Keil which contains a\r
687           minor errata work around.  All other ARM Cortex-M7 core revisions should\r
688           use the ARM Cortex-M4F port.\r
689         + Exclude the whole of croutine.c if configUSE_CO_ROUTINES is set to 0.\r
690         + Change some data types from uint32_t to size_t in preparation for 64-bit\r
691           Windows port.\r
692         + Update the PIC32 port to remove deprecation warnings output by the latest\r
693           XC32 compilers.\r
694         + Fix bug when xQueueOverwrite() and xQueueOverwrite() from ISR are used to\r
695           overwrite items in two queues that are part of the same set.\r
696 \r
697         Demo application updates:\r
698 \r
699         + Added demo application for TI's ARM Cortex-M4F based MSP432\r
700           microcontroller using IAR, Keil and CCS compilers.\r
701         + Added demo application for STM32F ARM Cortex-M7 based microcontroller\r
702           using IAR and Keil.\r
703         + Added demo application for Atmel SAMV71 ARM Cortex-M7 based\r
704           microcontroller using IAR and Keil.\r
705         + Added Microblaze demo that uses the 2014.4 version of the Xilinx SDK and\r
706           runs on the KC705 evaluation board (Kintex FPGA).\r
707 \r
708 Changes between V8.1.2 and V8.2.0 released 16th January 2015\r
709 \r
710         Changes between release candidate 1 and the official release are restricted\r
711         to maintenance only.\r
712 \r
713         Significant RTOS kernel updates:\r
714 \r
715         + MAJOR NEW FEATURE!  Task notifications.  Please see the following URL for\r
716           details: https://www.FreeRTOS.org/RTOS-task-notifications.html\r
717         + NEW HEADER FILE REQUIRED!  Obsolete definitions have been separated into\r
718           a new header file called FreeRTOS/Source/include/deprecated_definitions.h.\r
719           This header file must be present to build.  Note some of the obsolete\r
720           definitions are still used by very old demo application projects.\r
721 \r
722         Other RTOS kernel updates:\r
723 \r
724         + Made xSemaphoreGiveFromISR() a function rather than a macro that calls\r
725           xQueueGenericSendFromISR().  This allows for major performance\r
726           enhancements at the expense of some additional code size if both functions\r
727           are used in the same application.  NOTE:  In most uses cases such use of\r
728           a semaphore can now be replaced with a task notification which is smaller\r
729           and faster still.\r
730         + The TCB is now always allocated such that the task's stack grows away from\r
731           the TCB (improves debugging of stack overflows as the overflow will not\r
732           overwrite the task's name).\r
733         + GCC, IAR and Keil Cortex-M4F ports now use more inlining (performance\r
734           enhancements at the cost of a little additional code space).\r
735         + Queues are now allocated with a single call to pvPortMalloc() which\r
736           allocates both the queue structure and the queue storage area.\r
737         + Introduced a new critical section macro for reading the tick count that\r
738           defines away to nothing in cases where the width of the tick allows the\r
739           tick count to be read atomically (performance benefits - especially when\r
740           optimisation is on).\r
741         + Introduced configAPPLICATION_ALLOCATED_HEAP in heap_4.c to allow the\r
742           application writer to provide their own heap array - and in so doing\r
743           control the location of the heap.\r
744         + Introduced configUSE_LIST_DATA_INTEGRITY_CHECK_BYTES which, when set, will\r
745           include known values in both list and list item structures.  The values\r
746           are intended to assist debugging.  If the values get overwritten then it\r
747           is likely application code has written over RAM used by the kernel.\r
748         + configASSERT()s in all Cortex-M ports used to test the lowest 5 bits of\r
749           the interrupt control register to detect taskENTER_CRITICAL() being called\r
750           from an interrupt.  This has been changed to test all 8 bits.\r
751         + Introduced uxTaskPriorityGetFromISR().\r
752         + Microblze V8 port now tests XPAR_MICROBLAZE_0_USE_FPU for inequality to 0\r
753           rather than equality to 1, and 2 and 3 are also valid values.\r
754         + Cortex-A5 GIC-less port no longer passes the address of the interrupting\r
755           peripheral into the interrupt handler.\r
756         + Fix an issue in FreeRTOS-MPU where an attempt was made to free the stack\r
757           belonging to a task when the task was deleted, even when the stack was\r
758           allocated statically.\r
759         + Utility (helper) functions that format task statistic information into\r
760           human readable tables now pad task names with spaces to ensure columns\r
761           line up correctly even where task name lengths vary greatly.\r
762         + Update FreeRTOS+Trace recorder library to version 2.7.0.\r
763 \r
764         Demo application updates:\r
765 \r
766         + Added two new standard demo task sets:  IntSemTest and TaskNotify.\r
767         + Added port and demo application for Atmel SAMA5D4 Cortex-A5 MPU.\r
768         + Added demo application for Altera Cyclone V Cortex-A9 MPU.\r
769         + Updated Zynq demo to use version 2014.4 of Xilinx's SDK and added in\r
770           demo tasks for new RTOS features.\r
771         + Updated Atmel SAM4E and SAM4S demos to include a lot of additional test\r
772           and demo tasks.\r
773         + Fixed a corner case issue in Atmel SAM4L low power tickless\r
774           implementation, and added button interrupt handling.\r
775         + Make the interrupt queue tests more tolerant to heave CPU loads.\r
776         + Updated MSVC FreeRTOS simulator demo to include the latest standard test\r
777           and demo tasks.\r
778         + Updated MingW/Eclipse FreeRTOS simulator demo to match the FreeRTOS MSVC\r
779           simulator demo.\r
780         + Updated all demos that use FreeRTOS+Trace to work with the latest trace\r
781           recorder code.\r
782 \r
783 \r
784 Changes between V8.1.1 and V8.1.2 released September 2nd 2014\r
785 \r
786         Move the defaulting of configUSE_PORT_OPTIMISED_TASK_SELECTION into the\r
787         individual port layers where necessary so it does not affect ports that do\r
788         not support the definition.\r
789 \r
790 Changes between V8.1.0 and V8.1.1 released August 29th 2014\r
791 \r
792         By popular requests - a minor patch to V8.1.0 to re-instate the ability to\r
793         give a mutex type semaphore (with priority inheritance) from an interrupt\r
794         handler.\r
795 \r
796 Changes between V8.0.1 and V8.1.0 released August 26th 2014\r
797 \r
798         FreeRTOS scheduler, kernel, demo and test updates:\r
799 \r
800         + Improved the priority inheritance algorithms to assist integration with\r
801           off the shelf middleware that may hold multiple mutexes simultaneously.\r
802         + Introduce heap_5.c, which is similar to heap_4.c but allows the heap to\r
803           span multiple non-contiguous memory regions.\r
804         + Updated all Cortex-A9 ports to help trap a couple of common usage errors -\r
805           the first being when a task incorrectly attempts to exit its implementing\r
806           function and the second being when a non interrupt safe API function is\r
807           called from an interrupt.\r
808         + Update all Cortex-A9 ports to remove obsolete mode switches prior to\r
809           restoring a task context.\r
810         + configUSE_PORT_OPTIMISED_TASK_SELECTION now defaults to 1 instead of 0.\r
811         + Update all Cortex-M3/4F ports to trap a non interrupt safe API function\r
812           being called from an interrupt handler.\r
813         + Simplify the alignment checks in heap_4.c.\r
814         + Update the MSVC Windows simulator demo to use heap_5.c in place of\r
815           heap_4.c to ensure end users have an example to refer to.\r
816         + Updated standard demo test code to test the new priority inheritance\r
817           algorithms.\r
818         + Updated the standard demo tasks to make use of stdint and the FreeRTOS\r
819           specific typedefs that were introduced in FreeRTOS V8.0.0.\r
820         + Introduce the pdMS_TO_TICKS() macro as a more user friendly and intuitive\r
821           alternative to pdTICKS_PER_MS - both of which can be used to convert a\r
822           time specified in milliseconds to a time specified in RTOS ticks.\r
823         + Fix a bug in the Tasking compiler's Cortex-M port that resulted in an\r
824           incorrect value being written to the basepri register.  This only effects\r
825           users of the Tasking compiler.\r
826         + Update the Zynq demo to use version 2014.2 of the SDK and add in an lwIP\r
827           example that demonstrates lwIP being used with both its raw and sockets\r
828           interfaces.\r
829         + Updated the CCS Cortex-R4 port to enable it to be built with the latest\r
830           CCS compiler.\r
831 \r
832         New ports and demo applications:\r
833 \r
834         + Two Renesas RX64M ports (RXv2 core) and demos introduced, one for the GCC\r
835           compiler and one for the Renesas compiler.  Both demos use e2 studio.\r
836         + Generic IAR Cortex-A5 port (without any reliance on a GIC) introduced.\r
837           The new port is demonstrated on an Atmel SAMA5D3 XPlained board.\r
838 \r
839         FreeRTOS+ component updates:\r
840 \r
841         + Update CyaSSL to the latest version.\r
842         + Updated the FreeRTOS+ components supplied directly by Real Time Engineers\r
843           Ltd. to make use of stdint and the FreeRTOS specific typedefs that were\r
844           introduced in FreeRTOS V8.0.0.\r
845         + Rework and simplify the FreeRTOS+FAT SL RAM disk driver.\r
846 \r
847         Miscellaneous updates and maintenance:\r
848 \r
849         + Update the IAR and DS-5/ARM RZ demos to target the official RZ RSK\r
850           hardware in place of the previously targeted Renesas internal (not\r
851           publicly available) hardware.\r
852         + Various other maintenance tasks.\r
853 \r
854 \r
855 Changes between V8.0.0 and V8.0.1 released 2nd May 2014\r
856 \r
857         + Minor fixes to the event group functionality that was released in V8.0.0.\r
858           The 'clear bits from ISR' functionality is now implemented using a\r
859           deferred interrupt callback instead of a function, and the 'wait bits' and\r
860           'task sync' functions now correctly clear internal control bits before\r
861           returning a value in every possible path through the respective functions.\r
862         + Ensure the updating of internal control data is protected by a critical\r
863           section after a task is deleted or suspended.\r
864         + Minor fixes to FreeRTOS+FAT SL - namely seeking beyond the end of a file\r
865           when the offset was not a multiple of the sector size.\r
866         + Ensure Cortex-A9 system registers are only ever accessed as 32-bit values,\r
867           even when only the lest significant byte of the register is implemented.\r
868 \r
869         Other updates:\r
870 \r
871         + Updated the XMC4200 IAR project so it links with version 7.x of the IAR\r
872           tools.\r
873         + Add RL78L1C demo.\r
874         + Add pcTimerGetName() API function.\r
875         + Call _reclaim_reent() when a task is deleted if configUSE_NEWLIB_REENTRANT\r
876           is defined.\r
877 \r
878 Changes between V7.6.0 and V8.0.0 released 19th Feb 2014\r
879 \r
880         https://www.FreeRTOS.org/upgrading-to-FreeRTOS-V8.html\r
881 \r
882         FreeRTOS V8.x.x is a drop-in compatible replacement for FreeRTOS V7.x.x,\r
883         although a change to the type used to reference character strings may result\r
884         in application code generating a few (easily clearable) compiler warnings\r
885         after the upgrade, and an updated typedef naming convention means use of the\r
886         old typedef names is now discouraged.\r
887         See https://www.FreeRTOS.org/upgrading-to-FreeRTOS-V8.html for full\r
888         information.\r
889 \r
890         New features and functionality:\r
891 \r
892         + Event groups - see https://www.FreeRTOS.org/FreeRTOS-Event-Groups.html\r
893         + Centralised deferred interrupt processing - see\r
894           https://www.FreeRTOS.org/xTimerPendFunctionCallFromISR.html\r
895 \r
896         Other updates:\r
897 \r
898         + Previously, when a task left the Blocked state, a context switch was\r
899           performed if the priority of the unblocked task was greater than or equal\r
900           to the priority of the Running task.  Now a context switch is only\r
901           performed if the priority of the unblocked task is greater than the\r
902           priority of the Running task.\r
903         + New low power tickless demonstration project that targets the ST STM32L\r
904           microcontroller - see\r
905           https://www.FreeRTOS.org/STM32L-discovery-low-power-tickless-RTOS-demo.html\r
906         + Add xPortGetMinimumEverFreeHeapSize() to heap_4.c.\r
907         + Small change to the tickless low power implementation on the SAM4L to\r
908           ensure the alarm value (compare match value) cannot be set to zero when a\r
909           tickless period is exited due to an interrupt originating from a source\r
910           other than the RTOS tick.\r
911         + Update the GCC/Eclipse Win32 simulator demo to make better use of Eclipse\r
912           resource filters and match the functionality of the MSVC equivalent.\r
913         + xTaskIsTaskSuspended() is no longer a public function.  Use\r
914           eTaskGetState() in its place.\r
915         + Improved trace macros, including tracing of heap usage.\r
916         + Remove one level of indirection when accepting interrupts on the PIC32MZ.\r
917         + Add Cortex-A9 GCC port layer.\r
918         + Add Xilinx Zynq demo application.\r
919 \r
920 \r
921 Changes between V7.5.3 and V7.6.0 released 18th November 2013\r
922 \r
923         V7.6.0 changes some behaviour when the co-operative scheduler is used (when\r
924         configUSE_PREEMPTION is set to 0).  It is important to note that the\r
925         behaviour of the pre-emptive scheduler is unchanged - the following\r
926         description only applies when configUSE_PREEMPTION is set to 0:\r
927 \r
928         WHEN configUSE_PREEMPTION IS SET TO 0 (which is in a small minority of\r
929         cases) a context switch will now only occur when a task places itself into\r
930         the Blocked state, or explicitly calls taskYIELD().  This differs from\r
931         previous versions, where a context switch would also occur when implicitly\r
932         moving a higher priority task out of the Blocked state.  For example,\r
933         previously, WHEN PREEMPTION WAS TURNED OFF, if task A unblocks task B by\r
934         writing to a queue, then the scheduler would switch to the higher priority\r
935         task.  Now, WHEN PREEMPTION IS TURNED OFF, if task A unblocks task B by\r
936         writing to a queue, task B will not start running until task A enters the\r
937         Blocked state or task A calls taskYIELD().  [If configUSE_PREEMPTION is not\r
938         set to 0, so the normal pre-emptive scheduler is being used, then task B\r
939         will start running immediately that it is moved out of the Blocked state].\r
940 \r
941         Other changes:\r
942 \r
943         + Added a port layer and a demo project for the new PIC32MZ architecture.\r
944         + Update the PIC32MX port layer to re-introduce some ehb instructions that\r
945           were previously removed, add the ability to catch interrupt stack\r
946           overflows (previously only task stack overflows were trapped), and also\r
947           add the ability to catch an application task incorrectly attempting to\r
948           return from its implementing function.\r
949         + Make dramatic improvements to the performance of the Win32 simulator port\r
950           layer.\r
951         + Ensure tasks that are blocked indefinitely report their state as Blocked\r
952           instead of Suspended.\r
953         + Slight improvement to the Cortex-M4F port layers where previously one\r
954           register was inadvertently being saved twice.\r
955         + Introduce the xSemaphoreCreateBinary() API function to ensure consistency\r
956           in the semantics of how each semaphore type is created.  It is no longer\r
957           recommended to use vSemaphoreCreateBinary() (the version prefixed with a\r
958           'v'), although it will remain in the code for backward compatibility.\r
959         + Update the Cortex-M0 port layers to allow the scheduler to be started\r
960           without using the SVC handler.\r
961         + Added a build configuration to the PIC32MX MPLAB X demo project that\r
962           targets the PIC32 USB II starter kit.  Previously all the build\r
963           configurations required the Explorer 16 hardware.\r
964         + Some of the standard demo tasks have been updated to ensure they execute\r
965           correctly with the updated co-operative scheduling behaviour.\r
966         + Added comprehensive demo for the Atmel SAM4E, including use of\r
967           FreeRTOS+UDP, FreeRTOS+FAT SL and FreeRTOS+CLI.\r
968 \r
969         FreeRTOS+ Changes:\r
970 \r
971         + Minor maintenance on FreeRTOS+UDP.\r
972 \r
973 Changes between V7.5.2 and V7.5.3 released October 14 2013\r
974 \r
975         Kernel changes:\r
976 \r
977         + Prior to V7.5.x yields requested from the tick hook would occur in the\r
978           same tick interrupt - revert to that original behaviour.\r
979         + New API function uxQueueSpacesAvailable().\r
980         + Introduced the prvTaskExitError() function to Cortex-M0, Cortex-M3/4\r
981           and Cortex-M4F ports.  prvTaskExitError() is used to trap tasks that\r
982           attempt to return from their implementing functions (tasks should call\r
983           vTaskDelete( NULL ); if they want to exit).\r
984         + The Cortex-M0 version of portSET_INTERRUPT_MASK_FROM_ISR and\r
985           portCLEAR_INTERRUPT_MASK_FROM_ISR are now fully nestable.\r
986         + Improved behaviour and robustness of the default Cortex-M tickless idle\r
987           behaviour.\r
988         + Add workaround for silicon errata PMU_CM001 in Infineon XMC4000 devices to\r
989           all Cortex-M4F ports.\r
990         + Add Cortex-M0 port for Keil.\r
991         + Updated Cortus port.\r
992         + Ensure _impure_ptr is initialised before the scheduler is started.\r
993           Previously it was not set until the first context switch.\r
994 \r
995         FreeRTOS+ changes:\r
996 \r
997         + Update FreeRTOS+UDP to V1.0.1 - including direct integration of the\r
998           FreeRTOS+Nabto task, improvements to the DHCP behaviour, and a correction\r
999           to the test that prevents the network event hook being called on the first\r
1000           network down event.  The FreeRTOS+UDP change history is maintained\r
1001           separately.\r
1002         + Correct the __NVIC_PRIO_BITS setting in the LPC18xx.h header files\r
1003           provided in the NXP CMSIS library, then update the interrupts used by the\r
1004           LPC18xx demos accordingly.\r
1005         + Replace double quotes (") with single quotes (') in FreeRTOS+CLI help\r
1006           strings to ensure the strings can be used with the JSON descriptions used\r
1007           in the FreeRTOS+Nabto demos.\r
1008 \r
1009         Demo and miscellaneous changes:\r
1010 \r
1011         + Added demo for the Atmel SAMD20 Cortex-M0+.  The demo includes\r
1012           FreeRTOS+CLI\r
1013         + Added a demo for the Infineon Cortex-M0 that can be built with the IAR\r
1014           Keil and GCC tools.\r
1015         + Updated the Infineon XMC4000 demos for IAR, Keil, GCC and Tasking tools,\r
1016           with additional build configurations to directly support the XMC4200 and\r
1017           XMC4400 devices, in addition to the previously supported XMC4500.\r
1018         + Updated the demo application.\r
1019         + Added additional trace macros traceMALLOC and traceFREE to track heap\r
1020           usage.\r
1021 \r
1022 Changes between V7.5.0 and V7.5.2 released July 24 2013\r
1023 \r
1024         V7.5.2 makes the new Cortex-M vPortCheckInterruptPriority() function\r
1025         compatible with the STM32 standard peripheral driver library, and adds\r
1026         an extra critical section to the default low power tickless mode\r
1027         implementation.  Only users of the STM32 peripheral library or the default\r
1028         tickless implementation need update from version 7.5.0.\r
1029 \r
1030 Changes between V7.4.2 and V7.5.0 released July 19 2013\r
1031 \r
1032         V7.5.0 is a major upgrade that includes multiple scheduling and efficiency\r
1033         improvements, and some new API functions.\r
1034 \r
1035         Compatibility information for FreeRTOS users:\r
1036           FreeRTOS V7.5.0 is backward compatible with FreeRTOS V7.4.0 with one\r
1037           exception; the vTaskList() and vTaskGetRunTimeStats() functions are now\r
1038           considered legacy, having been replaced by the single uxTaskGetSystemState()\r
1039           function.  configUSE_STATS_FORMATTING_FUNCTIONS must be set to 1 in\r
1040           FreeRTOSConfig.h for vTaskList() and vTaskGetRunTimeStats() to be\r
1041           available.\r
1042 \r
1043         Compatibility information for FreeRTOS port writers:\r
1044           vTaskIncrementTick() is now called xTaskIncrementTick() (because it now\r
1045           returns a value).\r
1046 \r
1047         Headline changes:\r
1048 \r
1049         + Multiple scheduling and efficiency improvements.\r
1050         + Core kernel files now pass PC-Lint V8 static checking without outputting\r
1051           any warnings (information on the test conditions will follow).\r
1052 \r
1053         New API functions:\r
1054 \r
1055         + uxTaskGetSystemState() https://www.FreeRTOS.org/uxTaskGetSystemState.html\r
1056         + xQueueOverwrite() https://www.FreeRTOS.org/xQueueOverwrite.html\r
1057         + xQueueOverwriteFromISR()\r
1058         + xQueuePeekFromISR()\r
1059 \r
1060         The following ports and demos, which were previously available separately,\r
1061         are now incorporated into the main FreeRTOS zip file download:\r
1062 \r
1063         + ARM Cortex-A9 IAR\r
1064         + ARM Cortex-A9 ARM compiler\r
1065         + Renesas RZ\r
1066         + Microsemi SmartFusion2\r
1067 \r
1068         New FreeRTOSConfig.h settings\r
1069         https://freertos.org/a00110.html\r
1070 \r
1071         + configUSE_TIME_SLICING\r
1072         + configUSE_NEWLIB_REENTRANT\r
1073         + configUSE_STATS_FORMATTING_FUNCTIONS\r
1074         + configINCLUDE_APPLICATION_DEFINED_PRIVILEGED_FUNCTIONS\r
1075 \r
1076         Other changes:\r
1077 \r
1078         + (MPU port only) The configINCLUDE_APPLICATION_DEFINED_PRIVILEGED_FUNCTIONS\r
1079           options provides a mechanism that allows application writers to execute\r
1080           certain functions in privileged mode even when a task is running in user\r
1081           mode.\r
1082         + Ports that support interrupt nesting now include a configASSERT() that\r
1083           will trigger if an interrupt safe FreeRTOS function is called from an\r
1084           interrupt that has a priority designated as above the maximum system/API\r
1085           call interrupt priority.\r
1086         + The included FreeRTOS+Trace recorder code has been updated to the latest\r
1087           version, and the demo applications that use the trace recorder code have\r
1088           been updated accordingly.\r
1089         + The FreeRTOS Windows Simulator (MSVC version only) has been updated to\r
1090           include a new basic 'blinky' build option in addition to the original\r
1091           comprehensive build option.\r
1092         + Improve RAM usage efficiency of heap_4.c and heap_2.c.\r
1093         + Prevent heap_4.c from attempting to free memory blocks that were not\r
1094           allocated by heap_4.c, or have already been freed.\r
1095         + As FreeRTOS now comes with FreeRTOS+FAT SL (donated by HCC) the Chan FATfs\r
1096           files have been removed from FreeRTOS/Demo/Common.\r
1097         + Fix build error when R4 port is build in co-operative mode.\r
1098         + Multiple port and demo application maintenance activities.\r
1099 \r
1100 Changes between V7.4.1 and V7.4.2 released May 1 2013\r
1101 \r
1102         NOTE: There are no changes in the FreeRTOS kernel between V7.4.1 and V7.4.2\r
1103 \r
1104         + Added FreeRTOS+FAT SL source code and demo project.  The demo project\r
1105           runs in the FreeRTOS Windows simulator for easy and hardware independent\r
1106           experimentation and evaluation.  See https://www.FreeRTOS.org/fat_sl\r
1107 \r
1108 Changes between V7.4.0 and V7.4.1 released April 18 2013\r
1109 \r
1110         + To ensure strict conformance with the spec and ensure compatibility with\r
1111           future chips data and instruction barrier instructions have been added to\r
1112           the yield macros of Cortex-M and Cortex-R port layers.  For efficiency\r
1113           the Cortex-M port layer "yield" and "yield" from ISR are now implemented\r
1114           separately as the barrier instructions are not required in the ISR case.\r
1115         + Added FreeRTOS+UDP into main download.\r
1116         + Reorganised the FreeRTOS+ directory so it now matches the FreeRTOS\r
1117           directory with Source and Demo subdirectories.\r
1118         + Implemented the Berkeley sockets select() function in FreeRTOS+UDP.\r
1119         + Changed (unsigned) casting in calls to standard library functions with\r
1120           (size_t) casting.\r
1121         + Added the Atmel SAM4L and Renesas RX100 demos that demonstrates the\r
1122           tickless (tick suppression) low power FreeRTOS features.\r
1123         + Add a new RL78 IAR demo that targets numerous new RL78 chips and\r
1124           evaluation boards.\r
1125         + Adjusted stack alignment on RX200 ports to ensure an assert was not\r
1126           falsely triggered when configASSERT() is defined.\r
1127         + Updated the Cortex_M4F_Infineon_XMC4500_IAR demo to build with the latest\r
1128           version of EWARM.\r
1129         + Corrected header comments in the het.c and het.h files (RM48/TMS570 demo).\r
1130 \r
1131 \r
1132 Changes between V7.3.0 and V7.4.0 released February 20 2013\r
1133 \r
1134         + New feature:  Queue sets.  See:\r
1135           https://www.FreeRTOS.org/Pend-on-multiple-rtos-objects.html\r
1136         + Overhauled the default tickless idle mode implementation provided with the\r
1137           ARM Cortex-M3 port layers.\r
1138         + Enhanced tickless support in the core kernel code with the introduction of\r
1139           the configEXPECTED_IDLE_TIME_BEFORE_SLEEP macro and the\r
1140           eTaskConfirmSleepModeStatus() function.\r
1141         + Added the QueueSet.c common demo/test file.  Several demo applications\r
1142           have been updated to use the new demo/test tasks.\r
1143         + Removed reliance on the PLIB libraries from the MPLAB PIC32 port layer and\r
1144           demo applications.\r
1145         + Added the FreeRTOS+Trace recorder code to the MSVC Win32 demo.\r
1146         + Renamed eTaskStateGet() to eTaskGetState() for consistency, and added a\r
1147           pre-processor macro for backward compatibility with the previous name.\r
1148         + Updated functions implemented in the core queue.c source file to allow\r
1149           queue.h to be included from the .c file directly (this prevents compiler\r
1150           warnings that were generated by some compilers).\r
1151         + Updated the CCS Cortex-R4 port layer to replace the CLZ assembler function\r
1152           with the CLZ compiler intrinsic that is provided by the latest versions of\r
1153           the CCS ARM compiler.\r
1154         + Updated all heap_x.c implementations to replace the structure that was\r
1155           used to ensure the start of the heap was aligned with a more portable\r
1156           direct C code implementation.\r
1157         + Added support for PIC24 devices that include EDS.\r
1158         + Minor optimisations to the PIC32 port layer.\r
1159         + Minor changes to tasks.c that allow the state viewer plug-ins to display\r
1160           additional information.\r
1161         + Bug fix:  Update prvProcessReceivedCommands() in timers.c to remove an\r
1162           issue that could occur if the priority of the timer daemon task was set\r
1163           below the priority of tasks that used timer services.\r
1164         + Update the FreeRTOS+Trace recorder code to the latest version.\r
1165 \r
1166 Changes between V7.2.0 and V7.3.0 released October 31 2012\r
1167 \r
1168         + Added ability to override the default scheduler task selection mechanism\r
1169           with implementations that make use of architecture specific instructions.\r
1170         + Added ability to suppress tick interrupts during idle time, and in so\r
1171           doing, provide the ability to make use of architecture specific low power\r
1172           functionality.\r
1173         + Added the portSUPPRESS_TICKS_AND_SLEEP() macro and vTaskStepTick() helper\r
1174           function.\r
1175         + Added the configSYSTICK_CLOCK_HZ configuration constant.\r
1176         + Reworked the Cortex-M3 and Cortex-M4F port layers for GCC, Keil and IAR to\r
1177           directly support basic power saving functionality.\r
1178         + Added hooks to allow basic power saving to be augmented in the application\r
1179           by making use of chip specific functionality.\r
1180         + Minor change to allow mutex type semaphores to be used from interrupts\r
1181           (which would not be a normal usage model for a mutex).\r
1182         + Change the behaviour of the interrupt safe interrupt mask save and restore\r
1183           macros in the Cortex-M ports.  The save macro now returns the previous\r
1184           mask value.  The restore macro now uses the previous mask value.  These\r
1185           changes are not necessary for the kernel's own implementation, and are\r
1186           made purely because the macros were being used by application writers.\r
1187         + Added eTaskStateGet() API function.\r
1188         + Added port specific optimisations to the PIC32 port layer, and updated the\r
1189           PIC32 demo applications to make use of this new feature.\r
1190         + Added port specific optimisations to the Win32 simulator port.\r
1191         + Added new ports and demo applications for the TI Hercules RM48 and TMS570\r
1192           safety microcontrollers.\r
1193         + Added SAM3 demos targeting the ATSAM3S-EK2 and ATSAM3X-EK evaluation\r
1194           boards.\r
1195         + Updated the PIC32 MPLAB X project to manually set the compiler include\r
1196           paths instead of using the IDE entry box following reports that the\r
1197           include paths were somehow being deleted.\r
1198         + Improved character handling in FreeRTOS+CLI.\r
1199 \r
1200 Changes between V7.1.1 and V7.2.0 released 14 August 2012\r
1201 \r
1202         FreeRTOS V7.2.0 is backward compatible with FreeRTOS V7.1.2.\r
1203 \r
1204         + Added a FreeRTOS+ sub-directory.  The directory contains some FreeRTOS+\r
1205           source code, and example projects that use the FreeRTOS Win32 simulator.\r
1206         + Added a new example heap allocation implementation (heap_4.c) that\r
1207           includes memory block coalescence.\r
1208         + Added a demo that targets the Atmel SAM4S Cortex-M4 based microcontroller.\r
1209           The demo is preconfigured to build using the free Atmel Studio 6 IDE and\r
1210           GCC compiler.\r
1211         + Added xSemaphoreTakeFromISR() implementation.\r
1212         + The last parameter in ISR safe FreeRTOS queue and semaphore functions\r
1213           (xHigherPriorityTaskWoken) is now optional and can be set to NULL if it\r
1214           is not required.\r
1215         + Update the IAR and MSP430X ports to clear all lower power mode bits before\r
1216           exiting the tick interrupt [bug fix].\r
1217         + Allow xQueueReset() to be used, even when the queues event lists are not\r
1218           empty.\r
1219         + Added a vQueueDelete() handler for the FreeRTOS MPU port (this was\r
1220           previously missing).\r
1221         + Updated the vPortSVCHandler() functions in the FreeRTOS MPU port layer to\r
1222           ensure it compiles with the latest ARM GCC compilers from Linaro.\r
1223         + Updated the prvReadGP() function in the NIOS II port to ensure the compiler\r
1224           can choose any register for the functions parameter (required at high\r
1225           compiler optimisation levels).\r
1226         + Add #error macros into the Keil and IAR Cortex-M ports to ensure they\r
1227           cannot be built if the user has set configMAX_SYSCALL_INTERRUPT_PRIORITY\r
1228           to 0.\r
1229         + Added comments in the FreeRTOSConfig.h files associated with Cortex-M3 and\r
1230           Cortex-M4 demos stating that the configMAX_SYSCALL_INTERRUPT_PRIORITY\r
1231           parameter must not be set to 0.\r
1232         + Introduce new INCLUDE_xQueueGetMutexHolder configuration constant\r
1233           (defaulted to 0).\r
1234         + Added two new list handling macros - for internal use only in upcoming new\r
1235           products.\r
1236         + Removed all mention of the legacy vTaskStartTrace and ulTaskEndTrace\r
1237           macros.  FreeRTOS+Trace supersedes the legacy trace.\r
1238         + Added a configASSERT() into the vPortFree() function in heap_1.c as it is\r
1239           invalid for the function to be called.\r
1240         + Made the xRxLock and xTxLock members of the queue structure volatile.\r
1241           This is probably not necessary, and is included as a precautionary\r
1242           measure.\r
1243         + Modify the assert() that checks to see if the priority passed into an\r
1244           xTaskCreate() function is within valid bounds to permit the assert to be\r
1245           used in the FreeRTOS MPU port.\r
1246         + The software timer service (daemon) task is now created in a way that\r
1247           to ensure compatibility with FreeRTOS MPU.\r
1248 \r
1249 Changes between V7.1.0 and V7.1.1 released May 1 2012\r
1250 \r
1251         New ports:\r
1252 \r
1253         The following ports are brand new:\r
1254         + Cortex-M3 Tasking\r
1255 \r
1256         The following ports have been available as separate downloads for a number\r
1257         of months, but are now included in the main FreeRTOS download.\r
1258         + Cortex-M0 IAR\r
1259         + Cortex-M0 GCC\r
1260         + Cortex-M4F GCC (with full floating point support)\r
1261 \r
1262 \r
1263         New demos:\r
1264 \r
1265         The following demos are brand new:\r
1266         + Renesas RX63N RDK (Renesas compiler)\r
1267 \r
1268         The following demos have been available as separate downloads for a number\r
1269         of months, but are now included in the main FreeRTOS download.\r
1270         + NXP LPC1114 GCC/LPCXpresso\r
1271         + ST STM32F0518 IAR\r
1272         + Infineon XMC4500 GCC/Atollic\r
1273         + Infineon XMC4500 IAR\r
1274         + Infineon XMC4500 Keil\r
1275         + Infineon XMC4500 Tasking\r
1276 \r
1277 \r
1278         Kernel miscellaneous / maintenance:\r
1279 \r
1280         + Introduced the portSETUP_TCB() macro to remove the requirement for the\r
1281           Windows simulator to use the traceTASK_CREATE() macro, leaving the trace\r
1282           macro available for use by FreeRTOS+Trace (https://www.FreeRTOS.org/trace).\r
1283         + Added a new trace macro, traceMOVE_TASK_TO_READY_STATE(), to allow future\r
1284           FreeRTOS+Trace versions to provide even more information to users.\r
1285         + Updated the FreeRTOS MPU port to be correct for changes that were\r
1286           introduced in FreeRTOS V7.1.0.\r
1287         + Introduced the xQueueReset() API function.\r
1288         + Introduced the xSemaphoreGetMutexHolder() API function.\r
1289         + Tidy up various port implementations to add the static key word where\r
1290           appropriate, and remove obsolete code.\r
1291         + Slight change to the initial stack frame given to the RX600 ports to allow\r
1292           them to be used in the Eclipse based E2Studio IDE without confusing GDB.\r
1293         + Correct the alignment given to the initial stack of Cortex-M4F tasks.\r
1294         + Added a NOP following each DINT instruction on MSP430 devices for strict\r
1295           conformance with the instructions on using DINT.\r
1296         + Changed the implementation of thread deletes in the Win32 port to prevent\r
1297           the port making use of the traceTASK_DELETE() trace macros - leaving this\r
1298           macro free for use by FreeRTOS+Trace.\r
1299         + Made some benign changes to the RX600 Renesas compiler port layer to\r
1300           ensure the code can be built to a library without essential code being\r
1301           removed by the linker.\r
1302         + Reverted the change in the name of the uxTaskNumber variable made in\r
1303           V7.1.0 as it broke the IAR plug-in.\r
1304 \r
1305 \r
1306         Demo miscellaneous / maintenance:\r
1307 \r
1308         + The command interpreter has now been formally released as FreeRTOS+CLI,\r
1309           and been moved out of the main FreeRTOS download, to instead be available\r
1310           from the FreeRTOS+ Ecosystem site https://www.FreeRTOS.org/plus.\r
1311         + flash_timer.c/h has been added to the list of standard demo tasks.  This\r
1312           performs the same functionality as the flash.c tasks, but using software\r
1313           timers in place of tasks.\r
1314         + Upgraded the PIC32 demo as follows:  Changes to how the library functions\r
1315           are called necessitated by the new compiler version, addition of MPLAB X\r
1316           project with PIC32MX360, PIC32MX460 and PIC32MX795 configurations,\r
1317           addition of simply blinky demo, updated FreeRTOSConfig.h to include more\r
1318           parameters, addition of hook function stubs.\r
1319         + The MSP430X IAR and CCS demos have been updated to ensure the power\r
1320           settings are correct for the configured CPU frequency.\r
1321         + Rowley CrossWorks projects have been updated to correct the "multiple\r
1322           definition of ..." warnings introduced when the toolchain was updated.\r
1323         + Updated various FreeRTOSConfig.h header files associated with projects\r
1324           that build with Eclipse to include a #error statement informing the user\r
1325           that the CreateProjectDirectoryStructure.bat batch file needs to be\r
1326           executed before the projects can be opened.\r
1327         + Renamed directories that included "CCS4" in their name to remove the '4'\r
1328           and instead just be "CCS".  This is because the demo was updated and\r
1329           tested to also work with later Code Composer Studio versions.\r
1330         + Updated the TCP/IP periodic timer frequency in numerous uIP demos to be\r
1331           50ms instead of 500ms.\r
1332 \r
1333 Changes between V7.0.2 and V7.1.0 released December 13 2011\r
1334 \r
1335         New ports:\r
1336 \r
1337         + Cortex-M4F IAR port.\r
1338         + Cortex-M4F Keil/RVDS port.\r
1339         + TriCore GCC port.\r
1340 \r
1341         New demos:\r
1342 \r
1343         + NXP LPC4350 using the Keil MDK, and demonstrated on a Hitex development\r
1344           board.\r
1345         + ST STM32F407 using the IAR Embedded Workbench for ARM, and demonstrated on\r
1346           the IAR STM32F407ZG-SK starter kit.\r
1347         + Infineon TriCore TC1782, using the GCC compiler, demonstrated on the\r
1348           TriBoard TC1782 evaluation board.\r
1349         + Renesas RX630, using the Renesas compiler and HEW, demonstrated on an\r
1350           RX630 RSK (Renesas Starter Kit).\r
1351 \r
1352         Miscellaneous / maintenance:\r
1353 \r
1354         + Removed all calls to printf() from the K60/IAR Kinetis demo so the project\r
1355           can execute stand alone - without being connected to the debugger.\r
1356         + Completed the command interpreter framework.  Command handlers now receive\r
1357           the entire command string, giving them direct access to parameters.\r
1358           Utility functions are provided to check the number of parameters, and\r
1359           return parameter sub-strings.\r
1360         + The previously documented fix for the bug in xTaskResumeFromISR() that\r
1361           effected (only) ports supporting interrupt nesting has now been\r
1362           incorporated into the main release.\r
1363         + The portALIGNMENT_ASSERT_pxCurrentTCB() definition has been added to allow\r
1364           specific ports to skip the second stack alignment check when a task is\r
1365           created.  This is because the second check is not appropriate for some\r
1366           ports - including the new TriCore port where the checked pointer does not\r
1367           actually point to a stack.\r
1368         + The portCLEAN_UP_TCB() macro has been added to allow port specific clean\r
1369           up when a task is deleted - again this is required by the TriCore port.\r
1370         + Various other minor changes to ensure warning free builds on a growing\r
1371           number of microcontroller and toolchain platforms.  This includes a\r
1372           (benign) correction to the prototype of the\r
1373           vApplicationStackOverflowHook() definition found in lots of recent demos.\r
1374 \r
1375         Trace system:\r
1376 \r
1377         + The legacy trace mechanism has been completely removed - it has been\r
1378           obsolete for the years since the trace macros were introduced.  The\r
1379           configuration constant configUSE_TRACE_FACILITY is now used to optionally\r
1380           include additional queue and task information.  The additional information\r
1381           is intended to make the trace mechanism more generic, and allow the trace\r
1382           output to provide more information.  When configUSE_TRACE_FACILITY is set\r
1383           to 1:\r
1384                 - the queue structure includes an additional member to hold the queue\r
1385                   type, which can be base, mutex, counting semaphore, binary semaphore\r
1386                   or recursive mutex.\r
1387                 - the queue structure includes an additional member to hold a queue\r
1388                   number.  A trace tool can set and query the queue number for its own\r
1389                   purposes.  The kernel does not use the queue number itself.\r
1390                 - the TCB structure includes an additional member to hold a task number\r
1391                   number.  A trace tool can set and query the task number for its own\r
1392                   purposes.  The kernel does not use the task number itself.\r
1393         + Queues and all types of semaphores are now automatically allocated their\r
1394           type as they are created.\r
1395         + Added two new trace macros - traceTASK_PRIORITY_INHERIT() and\r
1396           traskTASK_PRIORITY_DISINHERIT().\r
1397         + Updated the traceQUEUE_CREATE_FAILED() macro to take a parameter that\r
1398           indicates the type of queue, mutex, or semaphore that failed to be\r
1399           created.\r
1400         + The position from which traceCREATE_MUTEX() is called has been moved from\r
1401           after the call to xQueueGenericSend() [within the same function] to before\r
1402           the call.  This ensures the trace events occur in the correct order.\r
1403         + The value passed into tracePRIORITY_SET() has been corrected for the case\r
1404           where vTaskPrioritySet() is called with a null parameter.\r
1405 \r
1406 Changes between V7.0.1 and V7.0.2 released September 20 2011\r
1407 \r
1408         New ports:\r
1409 \r
1410         + The official FreeRTOS Renesas RX200 port and demo application have been\r
1411           incorporated into the main FreeRTOS zip file download.\r
1412         + The official FreeRTOS Renesas RL78 port and demo application have been\r
1413           incorporated into the main FreeRTOS zip file download.\r
1414         + The official FreeRTOS Freescale Kinetis K60 tower demo application has\r
1415           been incorporated into the main FreeRTOS zip file download.  This includes\r
1416           an embedded web server example.\r
1417         + A new Microblaze V8 port layer has been created to replace the older, now\r
1418           deprecated, port layer.  The V8 port supports V8.x of the Microblaze IP,\r
1419           including exceptions, caches, and the floating point unit.  A new\r
1420           Microblaze demo has also been added to demonstrate the new Microblaze V8\r
1421           port layer.  The demo application was created using V13.1 of the Xilinx\r
1422           EDK, and includes a basic embedded web server that uses lwIP V1.4.0.\r
1423         + The official FreeRTOS Fujitsu FM3 MB9A310 demo application has been\r
1424           incorporated into the main FreeRTOS zip file download.  Projects are\r
1425           provided for both the IAR and Keil toolchains.\r
1426 \r
1427 \r
1428         API additions:\r
1429 \r
1430         + xTaskGetIdleTaskHandle() has been added.\r
1431         + xTaskGetTimerDaemonTaskHandle() has been added.\r
1432         + pcTaskGetTaskName() has been added.\r
1433         + vSemaphoreDelete() macro has been added to make it obvious how to delete\r
1434           a semaphore.  In previous versions vQueueDelete() had to be used.\r
1435         + vTaskCleanUpResources() has been removed.  It has been obsolete for a\r
1436           while.\r
1437         + portPOINTER_SIZE_TYPE has been introduced to prevent compiler warnings\r
1438           being generated when the size of a pointer does not match the size of\r
1439           the stack type.  This will (has already) be used in new ports, but will\r
1440           not be retrofitted to existing ports until the existing port itself is\r
1441           updated.\r
1442 \r
1443         Other updates and news:\r
1444 \r
1445         + The core files have all been modified to tighten the coding standard even\r
1446           further.  These are style, not functional changes.\r
1447         + All ARM7 port layers have been slightly modified to prevent erroneous\r
1448           assert() failures when tasks are created and configASSERT() is defined.\r
1449         + All ARM IAR projects have been updated to build with the latest V6.2.x\r
1450           versions of the IAR Embedded Workbench for ARM tools (EWARM).  This was\r
1451           necessary due to a change in the way EWARM uses the CMSIS libraries.\r
1452         + The PIC32 port layer has been updated in preparation for V2 of the C32\r
1453           compiler.\r
1454         + The old Virtex-4 Microblaze demo has been marked as deprecated.  Please\r
1455           use the brand new Spartan-6 port and demo in its place.\r
1456         + The bones of a new generic command interpreter is located in\r
1457           FreeRTOS/Demo/Common/Utils/CommandInterpreter.c.  This is still a work in\r
1458           progress, and not documented.  It is however already in use.  It will be\r
1459           documented in full when the projects that are already using it are\r
1460           completed.\r
1461         + A couple of new standard demos have been included.  First, a version of\r
1462           flop.c called sp_flop.c.  This is similar to flop.c, but uses single\r
1463           precision floats in place of double precision doubles.  This allows the\r
1464           for testing ports to processors that have only single precision floating\r
1465           point units, and revert to using emulated calculations whenever a double\r
1466           is used.  Second, comtest_strings.c has been included to allow the test\r
1467           of UART drivers when an entire string is transmitted at once.  The\r
1468           previous comtest.c only used single character transmission and reception.\r
1469         + lwIP V1.4.0 is now included in the FreeRTOS/Demo/Common directory, and\r
1470           used by a couple of new demos.\r
1471 \r
1472 Changes between V7.0.0 and V7.0.1 released May 13 2011\r
1473 \r
1474         + Added a Fujitsu FM3 demo application for both the IAR and Keil tool\r
1475           chains.\r
1476         + Added a SmartFusion demo application for all of the IAR, Keil and\r
1477           SoftConsole (GCC/Eclipse) tool chains.\r
1478         + Updated the RX600 port and demo applications to take into account the\r
1479           different semantics required when using the latest (V1.0.2.0) version of\r
1480           the Renesas compiler.\r
1481         + Modified the RX600 Ethernet driver slightly to make it more robust under\r
1482           heavy load, and updated the uIP handling task to make use of the FreeRTOS\r
1483           software timers.\r
1484         + Slightly changed the PIC32 port layer to move an ehb instruction in line\r
1485           with the recommendations of the MIPS core manual, and ensure 8 byte stack\r
1486           alignment is truly always obtained.\r
1487         + Changed the behaviour when tasks are suspended before the scheduler has\r
1488           been started.  Before, there needed to be at least one task that was not\r
1489           in the suspended state.  This is no longer the case.\r
1490 \r
1491 Changes between V6.1.1 and V7.0.0 released April 8 2011\r
1492 \r
1493         FreeRTOS V7.0.0 is backward compatible with FreeRTOS V6.x.x\r
1494 \r
1495         Main changes:\r
1496 \r
1497         + Introduced a new software timer implementation.\r
1498         + Introduced a new common demo application file to exercise the new timer\r
1499           implementation.\r
1500         + Updated the Win32/MSVC simulator project to include the new software timer\r
1501           demo tasks and software timer tick hook test.  Much simpler software timer\r
1502           demonstrations are included in the demo projects for both of the new ports\r
1503           (MSP430X with CCS4 and STM32 with TrueStudio).\r
1504         + Various enhancements to the kernel implementation in tasks.c.  These are\r
1505           transparent to users and do not effect the pre-existing API.\r
1506         + Added calls to configASSERT() within the kernel code.  configASSERT() is\r
1507           functionally equivalent to the standard C assert() macro, but does not\r
1508           rely on the compiler providing assert.h.\r
1509 \r
1510         Other changes:\r
1511 \r
1512         + Updated the MSP430X IAR port and demo project to include support for the\r
1513           medium memory model.\r
1514         + Added a demo project for the MSP430X that targets the MSP430X Discovery\r
1515           board and uses the Code Composer Studio 4 tools.  This demo includes use\r
1516           of the new software timer implementation.\r
1517         + Added an STM32F100RB demo project that targets the STM32 Discovery Board\r
1518           and uses the TrueStudio Eclipse based IDE from Atollic.\r
1519         + Removed some compiler warnings from the PSoC demo application.\r
1520         + Updated the PIC32 port layer to ensure the\r
1521           configMAX_SYSCALL_INTERRUPT_PRIORITY constant works as expected no matter\r
1522           what its value is (within the valid range set by the microcontroller\r
1523           kernel).\r
1524         + Updated the PIC24, dsPIC and PIC32 projects so they work with the latest\r
1525           MPLAB compiler versions from Microchip.\r
1526         + Various cosmetic changes to prepare for a standards compliance statement\r
1527           that will be published after the software release.\r
1528 \r
1529 \r
1530 Changes between V6.1.0 and V6.1.1 released January 14 2011\r
1531 \r
1532         + Added two new Windows simulator ports.  One uses the free Microsoft Visual\r
1533           Studio 2010 express edition, and the other the free MingW/Eclipse\r
1534           environment.  Demo projects are provided for both.\r
1535         + Added three demo projects for the PSoC 5 (CYAC5588).  These are for the\r
1536           GCC, Keil, and RVDS build tools, and all use the PSoC Creator IDE.\r
1537         + Added a demo for the low power STM32L152 microcontroller using the IAR\r
1538           Embedded Workbench.\r
1539         + Added a new port for the MSP430X core using the IAR Embedded Workbench.\r
1540         + Updated all the RX62N demo projects that target the Renesas Demonstration\r
1541           Kit (RDK) to take into account the revered LED wiring on later hardware\r
1542           revisions, and the new J-Link debug interface DLL.\r
1543         + Updated all the RX62N demo projects so the IO page served by the example\r
1544           embedded web server works with all web browsers.\r
1545         + Updated the Red Suite projects to work with the up coming Red Suite\r
1546           release, and to use a more recent version of the CMSIS libraries.\r
1547         + Added the traceTAKE_MUTEX_RECURSIVE_FAILED() trace macro.\r
1548         + Removed the (pointless) parameter from the traceTASK_CREATE_FAILED()\r
1549           trace macro.\r
1550         + Introduced the portALT_GET_RUN_TIME_COUNTER_VALUE() macro to compliment\r
1551           the already existing portGET_RUN_TIME_COUNTER_VALUE().  This allows for\r
1552           more flexibility in how the time base for the run time statistics feature\r
1553           can be implemented.\r
1554         + Added a "cpsie i" instruction before the "svc 0" instruction used to start\r
1555           the scheduler in each of the Cortex M3 ports.  This is to ensure that\r
1556           interrupts are globally enabled prior to the "svc 0" instruction being\r
1557           executed in cases where interrupts are left disabled by the C start up\r
1558           code.\r
1559         + Slight optimisation in the run time stats calculation.\r
1560 \r
1561 Changes between V6.0.5 and V6.1.0 released October 6 2010\r
1562 \r
1563         + Added xTaskGetTickCountFromISR() function.\r
1564         + Modified vTaskSuspend() to allow tasks that have just been created to be\r
1565           immediately suspended even when the kernel has not been started.  This\r
1566           allows them to effectively start in the Suspended state - a feature that\r
1567           has been asked for on numerous occasions to assist with initialisation\r
1568           procedures.\r
1569         + Added ports for the Renesas RX62N using IAR, GCC and Renesas tool suites.\r
1570         + Added a STM32F103 demo application that uses the Rowley tools.\r
1571         + Under specific conditions xFreeBytesRemaining within heap_2.c could end up\r
1572           with an incorrect     value.  This has been fixed.\r
1573         + xTaskCreateGeneric() has a parameter that can be used to pass the handle\r
1574           of the task just created out to the calling task.  The assignment to this\r
1575           parameter has been moved to ensure it is assigned prior to the newly\r
1576           created having any possibility of executing.  This takes into account the\r
1577           case where the assignment is made to a global variable that is accessed by\r
1578           the newly created task.\r
1579         + Fixed some build time compiler warnings in various FreeTCPIP (based on\r
1580           uIP) files.\r
1581         + Fixed some build time compiler warnings in Demo/Common/Minimal/IntQueue.c.\r
1582 \r
1583 Changes between V6.0.4 and V6.0.5 released May 17 2010\r
1584 \r
1585         + Added port and demo application for the Cortus APS3 processor.\r
1586 \r
1587 Changes between V6.0.3 and V6.0.4 released March 14 2010\r
1588 \r
1589         + All the contributed files that were located in the Demo/Unsupported_Demos\r
1590           directory have been removed.  These files are instead now available in the\r
1591           new  Community Contributions section of the FreeRTOS website.  See\r
1592           https://www.FreeRTOS.org/RTOS-contributed-ports.html\r
1593         + The project file located in the Demo/CORTEX_STM32F107_GCC_Rowley directory\r
1594           has been upgraded to use V2.x of the Rowley Crossworks STM32 support\r
1595           package.\r
1596         + An initial Energy Micro EFM32 demo has been included.  This will be\r
1597           updated over the coming months to make better use of the low power modes\r
1598           the EFM32 provides.\r
1599 \r
1600 Changes between V6.0.2 and V6.0.3 released February 26 2010\r
1601 \r
1602         + SuperH SH7216 (SH2A-FPU) port and demo application added.\r
1603         + Slight modification made to the default implementation of\r
1604           pvPortMallocAligned() and vPortFreeAligned() macros so by default they\r
1605           just call pvPortMalloc() and vPortFree().  The macros are only needed to\r
1606           be defined when a memory protection unit (MPU) is being used - and then\r
1607           only depending on other configuration settings.\r
1608 \r
1609 Changes between V6.0.1 and V6.0.2 released January 9th 2010\r
1610 \r
1611         + Changed all GCC ARM 7 ports to use 0 as the SWI instruction parameter.\r
1612           Previously the parameter was blank and therefore only an implicit 0 but\r
1613           newer GCC releases do not permit this.\r
1614         + Updated IAR SAM7S and SAM7X ports to work with IAR V5.40.\r
1615         + Changed the stack alignment requirement for PIC32 from 4 bytes to 8 bytes.\r
1616         + Updated prvListTaskWithinSingleList() is it works on processors where the\r
1617           stack grows up from low memory.\r
1618         + Corrected some comments.\r
1619         + Updated the startup file for the RVDS LPC21xx demo.\r
1620 \r
1621 Changes between V6.0.0 and V6.0.1 released November 15th 2009\r
1622 \r
1623         + Altered pxPortInitialiseStack() for all Cortex-M3 ports to ensure the\r
1624           stack pointer is where the compiler expects it to be when a task first\r
1625           starts executing.\r
1626 \r
1627           The following minor changes only effect the Cortex-M3 MPU port:\r
1628 \r
1629         + portRESET_PRIVILEGE() assembly macro updated to include a clobber list.\r
1630         + Added prototypes for all the privileged function wrappers to ensure no\r
1631           compile time warnings are generated no matter what the warning level\r
1632           setting.\r
1633         + Corrected the name of portSVC_prvRaisePrivilege to\r
1634           portSVC_RAISE_PRIVILEGE.\r
1635         + Added conditional compilation into xTaskGenericCreate() to prevent some\r
1636           compilers issuing warnings when portPRIVILEGE_BIT is defined as zero.\r
1637 \r
1638 \r
1639 Changes between V5.4.2 and V6.0.0 released October 16th 2009\r
1640 \r
1641         FreeRTOS V6 is backward compatible with FreeRTOS V5.x.\r
1642 \r
1643         Main changes:\r
1644 \r
1645         + FreeRTOS V6 is the first version to include memory protection unit (MPU)\r
1646           support.  Two ports now exist for the Cortex M3, the standard FreeRTOS\r
1647           which does not include MPU support, and FreeRTOS-MPU which does.\r
1648         + xTaskCreateRestricted() and vTaskAllocateMPURegions() API functions added\r
1649           in support of FreeRTOS-MPU.\r
1650         + Wording for the GPL exception has been (hopefully) clarified.  Also the\r
1651           license.txt file included in the download has been fixed (the previous\r
1652           version contained some corruption).\r
1653 \r
1654         Other changes:\r
1655 \r
1656         + New API function xPortGetFreeHeapSize() added to heap_1.c and heap_2.c.\r
1657         + ARM7 GCC demo interrupt service routines wrappers have been modified to\r
1658           call the C portion using an __asm statement.  This prevents the function\r
1659           call being inlined at higher optimisation levels.\r
1660         + ARM7 ports now automatically set the THUMB bit if necessary when\r
1661           setting up the initial stack of a task - removing the need for\r
1662           THUMB_INTERWORK to be defined.  This also allows THUMB mode and ARM mode\r
1663           tasks to be mixed more easily.\r
1664         + All ARM7/9 ports now have portBYTE_ALIGNMENT set to 8 by default.\r
1665         + Various demo application project files have been updated to be up to date\r
1666           with the latest IDE versions.\r
1667         + The linker scripts used with command line GCC demos have been updated to\r
1668           include an eh_frame section to allow their use with the latest Yagarto\r
1669           release.  Likewise the demo makefiles have been updated to include\r
1670           command line options to reduce or eliminate the eh_frame section all\r
1671           together.\r
1672         + The definition of portBYTE_ALIGNMENT_MASK has been moved out of the\r
1673           various memory allocation files and into the common portable.h header\r
1674           file.\r
1675         + Removed unnecessary use of portLONG, portSHORT and portCHAR.\r
1676         + Added LM3Sxxxx demo for Rowley CrossWorks.\r
1677         + Posix simulator has been upgraded - see the corresponding WEB page on the\r
1678           FreeRTOS.org site.\r
1679 \r
1680 \r
1681 Changes between V5.4.1 and V5.4.2 released August 9th 2009\r
1682 \r
1683         + Added a new port and demo app for the Altera Nios2 soft core.\r
1684         + Added LPC1768 demo for IAR.\r
1685         + Added a USB CDC demo to all LPC1768 demos (Code Red, CrossWorks and IAR).\r
1686         + Changed clock frequency of LPC1768 demos to 99MHz.\r
1687 \r
1688 Changes between V5.4.0 and V5.4.1 released July 25th 2009\r
1689 \r
1690         + New hook function added.  vApplicationMallocFailedHook() is (optionally)\r
1691           called if pvPortMalloc() returns NULL.\r
1692         + Additional casting added to xTaskCheckForTimeOut().  This prevents\r
1693           problems that can arise should configUSE_16_BIT_TICKS be set to 1 on a\r
1694           32 bit architecture (which would probably be a mistake, anyway).\r
1695         + Corrected the parameter passed to NVIC_SetPriority() to set the MAC\r
1696           interrupt priority in both LPC1768 demos.\r
1697         + Decreased the default setting of configMINIMAL_STACK_SIZE in the PIC32\r
1698           demo application to ensure the heap space was not completely consumed\r
1699           before the scheduler was started.\r
1700 \r
1701 Changes between V5.3.1 and V5.4.0 released July 13th 2009\r
1702 \r
1703         + Added Virtex5 / PPC440 port and demos.\r
1704         + Replaced the LPC1766 Red Suite demo with an LPC1768 Red Suite demo.  The\r
1705           original demo was configured to use engineering samples of the CPU.  The\r
1706           new demo has an improved Ethernet driver.\r
1707         + Added LPC1768 Rowley demo with zero copy Ethernet driver.\r
1708         + Reworked byte alignment code to ensure 8 byte alignment works correctly.\r
1709         + Set configUSE_16_BIT_TICKS to 0 in the PPC405 demo projects.\r
1710         + Changed the initial stack setup for the PPC405 to ensure the small data\r
1711           area pointers are setup correctly.\r
1712 \r
1713 Changes between V5.3.0 and V5.3.1 released June 21st 2009\r
1714 \r
1715         + Added ColdFire V1 MCF51CN128 port and WEB server demo.\r
1716         + Added STM32 Connectivity Line STM32107 Cortex M3 WEB server demo.\r
1717         + Changed the Cortex M3 port.c asm statements to __asm so it can be\r
1718           compiled using Rowley CrossWorks V2 in its default configuration.\r
1719         + Updated the Posix/Linux simulator contributed port.\r
1720 \r
1721 Changes between V5.2.0 and V5.3.0 released June 1st 2009\r
1722 \r
1723         Main changes:\r
1724 \r
1725         + Added new (optional) feature that gathers statistics on the amount of CPU\r
1726           time used by each task.\r
1727         + Added a new demo application for the Atmel AT91SAM3U Cortex-M3 based\r
1728           microcontroller.\r
1729         + Added a new demo application for the NXP LPC1766 Cortex-M3 based\r
1730           microcontroller.\r
1731         + Added a contributed port/demo that allows FreeRTOS to be 'simulated' in a\r
1732           Linux environment.\r
1733 \r
1734         Minor changes:\r
1735         + Updated the Stellaris uIP WEB server demos to include the new run time\r
1736           statistics gathering feature - and include a served WEB page that\r
1737           presents the information in a tabular format.\r
1738         + Added in the lwIP port layer for the Coldfire MCF52259.\r
1739         + Updated the CrossWorks LPC2368 WEB server to include an image in the\r
1740           served content.\r
1741         + Changed some of the timing in the initialisation of the LPC2368 MAC to\r
1742           permit its use on all part revisions.\r
1743         + Minor modifications to the core uIP code to remove some compiler warnings.\r
1744         + Added xTaskGetApplicationTaskTag() function and updated the OpenWatcom\r
1745           demo to make use of the new function.\r
1746         + Added contributed demos for AVR32 AP7000, STM32 Primer 2 and STM32 using\r
1747           Rowley Crossworks.\r
1748         + Heap_1.c and Heap_2.c used to define structures for the purpose of data\r
1749           alignment.  These have been converted to unions to save a few bytes of\r
1750           RAM that would otherwise be wasted.\r
1751         + Remove the call to strncpy() used to copy the task name into the TCB when\r
1752           the maximum task name is configured to be 1 byte long.\r
1753 \r
1754 Changes between V5.1.2 and V5.2.0 released March 14th 2009\r
1755 \r
1756         + Optimised the queue send and receive functions (also used by semaphores).\r
1757         + Replaced the standard critical sections used to protect BIOS calls in the\r
1758           PC port to instead use scheduler locks.  This is because the BIOS calls\r
1759           always return with interrupts enabled.\r
1760         + Corrected unclosed comments in boot.s.\r
1761 \r
1762 Changes between V5.1.1 and V5.1.2 released February 9th 2009\r
1763 \r
1764         + Added NEC V850ES port and demo.\r
1765         + Added NEC 78K0R port and demo.\r
1766         + Added MCF52259 port and demo.\r
1767         + Added the AT91SAM9XE port and demo.\r
1768         + Updated the MCF52233 FEC driver to work around a silicon bug that\r
1769           prevents the part auto negotiating some network parameters.\r
1770         + Minor modifications to the MCF52233 makefile to permit it to be used\r
1771           on Linux hosts.\r
1772         + Updated the STM32 primer files to allow them to be built with the latest\r
1773           version of the RIDE tools.\r
1774         + Updated the threads.js Java script used for kernel aware debugging in\r
1775           the Rowley CrossWorks IDE.\r
1776 \r
1777 \r
1778 Changes between V5.1.0 and V5.1.1 released November 20, 2008\r
1779 \r
1780         + Added Coldfire MCF52233 WEB server demo using GCC and Eclipse.\r
1781         + Added IAR MSP430 port and demo.\r
1782         + Corrected several compiler time issues that had crept in as tool versions\r
1783           change.\r
1784         + Included FreeRTOS-uIP - a faster uIP.  This is not yet complete.\r
1785 \r
1786 Changes between V5.0.4 and V5.1.0 released October 24, 2008\r
1787 \r
1788         + Added a new port and demo application for the ColdFire V2 core using the\r
1789           CodeWarrior development tools.\r
1790         + Replaced the ARM7 demo that used the old (and now no longer supported)\r
1791           Keil compiler with a new port that uses the new Keil/RVDS combo.\r
1792         + Stack overflow checking now works for stacks that grow up from low\r
1793           memory (PIC24 and dsPIC).\r
1794         + BUG FIX - set the PIC32 definition of portSTACK_GROWTH to the correct\r
1795           value of -1.\r
1796         + MSP430 port layers have been updated to permit tasks to place the\r
1797           microcontroller into power down modes 1 to 3.  The demo applications have\r
1798           likewise been updated to demonstrate the new feature.\r
1799         + Replaced the two separate MSP430/Rowley port layers with a single and more\r
1800           flexible version.\r
1801         + Added more contributed ports, including ports for NEC and SAM9\r
1802           microcontrollers.\r
1803         + Changed the linker script used in the LPC2368 Eclipse demo.\r
1804 \r
1805 Changes between V5.0.3 and V5.0.4 released September 22, 2008\r
1806 \r
1807         + Completely re-written port for ColdFire GCC.\r
1808         + Bug fix:  All Cortex M3 ports have a minor change to the code that sets\r
1809           the pending interrupt.\r
1810         + Some header files require that FreeRTOS.h be included prior to their\r
1811           inclusion.  #error message have been added to all such header file\r
1812           informing users to the cause of the compilation error should the headers\r
1813           not be included in the correct order.\r
1814 \r
1815 Changes between V5.0.2 and V5.0.3 released July 31, 2008\r
1816 \r
1817         Changes relating to the Cortex M3:\r
1818 \r
1819         + Added configMAX_SYSCALL_INTERRUPT_PRIORITY usage to all the Cortex M3\r
1820           ports and demos.  See the port documentation pages on the FreeRTOS.org\r
1821           WEB site for full usage information.\r
1822         + Improved efficiency of Cortex M3 port even further.\r
1823         + Ensure the Cortex M3 port works no matter where the vector table is\r
1824           located.\r
1825         + Added the IntQTimer demo/test tasks to a demo project for each CM3 port\r
1826           (Keil, GCC and IAR) to test the new configMAX_SYSCALL_INTERRUPT_PRIORITY\r
1827           functionality.\r
1828         + Added the mainINCLUDE_WEB_SERVER definition to the LM3SXXXX IAR and Keil\r
1829           projects to allow the WEB server to be conditionally excluded from the\r
1830           build and therefore allow use of the KickStart (code size limited)\r
1831           compiler version.\r
1832 \r
1833         Other changes:\r
1834 \r
1835         + Moved the PIC24 and dsPIC versions of vPortYield() from the C file to\r
1836           an assembly file to allow use with all MPLAB compiler versions.  This also\r
1837           allows the omit-frame-pointer optimisation to be turned off.\r
1838 \r
1839 Changes between V5.0.0 and V5.0.2 released May 30, 2008\r
1840 \r
1841         + Updated the PIC32 port to allow queue API calls to be used from\r
1842           interrupts above the kernel interrupt priority, and to allow full\r
1843           interrupt nesting.  Task stack usages has also been reduced.\r
1844         + Added a new PowerPC port that demonstrates how the trace macros can be\r
1845           used to allow the use of a floating point co-processor.  The\r
1846           traceTASK_SWITCHED_OUT() and traceTASK_SWITCHED_INT() macros are used to\r
1847           save and restore the floating point context respectively for those tasks\r
1848           that actually use floating point operations.\r
1849         + BUG FIX:  The first PPC405 port contained a bug in that it did not leave\r
1850           adequate space above the stack for the backchain to be saved when a task\r
1851           started to execute for the first time.\r
1852         + Updated queue.c to add in the means to allow interrupt nesting and for\r
1853           queue API functions to be called from interrupts that have a priority\r
1854           above the kernel priority.  This is only supported on PIC32 ports thus\r
1855           far.\r
1856         + Fixed the compiler warnings that were generated when the latest version\r
1857           of WinAVR was used.\r
1858         + Remove all inline usage of 'inline' from the core kernel code.\r
1859         + Added the queue registry feature.  The queue registry is provided as a\r
1860           means for kernel aware debuggers to locate queue definitions.  It has no\r
1861           purpose unless you are using a kernel aware debugger.  The queue registry\r
1862           will only be used when configQUEUE_REGISTRY_SIZE is greater than zero.\r
1863         + Added the ST Cortex-M3 drivers into the Demo/Common/Drivers directory to\r
1864           prevent them from having to be included in multiple demos.\r
1865         + Added a Keil STM32 demo application.\r
1866         + Changed the blocktim.c test files as it is no longer legitimate for all\r
1867           ports to call queue API functions from within a critical section.\r
1868         + Added the IntQueue.c test file to test the calling of queue API functions\r
1869           from different interrupt priority levels, and test interrupt nesting.\r
1870 \r
1871 Changes between V5.0.0 and V5.0.1\r
1872 \r
1873         + V5.0.1 was a customer specific release.\r
1874 \r
1875 Changes between V4.8.0 and V5.0.0 released April 15, 2008\r
1876 \r
1877         *** VERY IMPORTANT INFORMATION ON UPGRADING TO FREERTOS.ORG V5.0.0 ***\r
1878 \r
1879         The parameters to the functions xQueueSendFromISR(), xQueueSendToFrontFromISR(),\r
1880         xQueueSendToBackFromISR() and xSemaphoreGiveFromISR() have changed.  You must\r
1881         update all calls to these functions to use the new calling convention!  Your\r
1882         compiler might not issue any type mismatch warnings!\r
1883 \r
1884 \r
1885         Other changes:\r
1886 \r
1887         + Support added for the new Luminary Micro LM3S3768 and LM3S3748 Cortex-M3\r
1888           microcontrollers.\r
1889         + New task hook feature added.\r
1890         + PowerPC demo updated to use version 10.1 of the Xilinx EDK.\r
1891         + Efficiency gains within the PIC32 port layer.\r
1892 \r
1893 Changes between V4.7.2 and V4.8.0 released March 26 2008\r
1894 \r
1895         + Added a Virtex4 PowerPC 405 port and demo application.\r
1896         + Added optional stack overflow checking and new\r
1897           uxTaskGetStackHighWaterMark() function.\r
1898         + Added new xQueueIsQueueEmptyFromISR(), xQueueIsQueueFullFromISR() and\r
1899           uxQueueMessagesWaitingFromISR() API functions.\r
1900         + Efficiency improvements to the Cortex-M3 port layer.  NOTE: This\r
1901           requires that an SVC handler be installed in the application.\r
1902         + Efficiency improvements to the queue send and receive functions.\r
1903         + Added new trace macros.  These are application definable to provide\r
1904           a flexible trace facility.\r
1905         + Implemented the configKERNEL_INTERRUPT_PRIORITY within the Keil Cortex\r
1906           M3 port layer (bringing it up to the same standard as the IAR and GCC\r
1907           versions).\r
1908         + Ports that used the arm-stellaris-eabi-gcc tools have been converted to\r
1909           use the arm-non-eabi-gcc tools.\r
1910 \r
1911 Changes between V4.7.1 and V4.7.2 released February 21, 2008\r
1912 \r
1913         + Added Fujitsu MB91460 port and demo.\r
1914         + Added Fujitsu MB96340 port and demo.\r
1915         + Tidied up the capitalisation of include files to facilitate builds on\r
1916           Linux hosts.\r
1917         + Removed some redundant casting that was generating warnings - but was\r
1918           included to remove warnings on other compilers.\r
1919 \r
1920 Changes between V4.7.0 and V4.7.1 released February 3, 2008\r
1921 \r
1922         + Updated all IAR ARM projects to use V5.11 of the IAR Embedded Workbench\r
1923           for ARM.\r
1924         + Introduced recursive semaphore feature.\r
1925         + Updated LPC2368 demos to take into account silicon bugs in old chip\r
1926           revisions.\r
1927         + Updated STR9 uIP port to manually set the net mask and gateway addresses.\r
1928         + Updating demos to allow more to run with the co-operative scheduler.\r
1929         + Fixed co-operative scheduler behaviour upon the occurrence of a tick\r
1930           interrupt while the scheduler was suspended.\r
1931         + Updated documentation contained within semphr.h.\r
1932         + ARM7 GCC ports no longer use the IRQ attribute.\r
1933 \r
1934 Changes between V4.6.1 and V4.7.0 released December 6, 2007\r
1935 \r
1936         + Introduced the counting semaphore macros and demo source files.  The\r
1937           Open Watcom PC project has been updated to include the new demo.  See\r
1938           the online documentation for more information.\r
1939         + Introduced the 'alternative' queue handling API and demo source files.\r
1940           The Open Watcom PC project has been updated to include the new demo\r
1941           source files.  See the online documentation for more information.\r
1942         + Added AT91SAM7X Eclipse demo project.\r
1943         + Added the STM32 primer demo project for the GCC compiler and Ride IDE.\r
1944         + Removed the .lock files that were mistakenly included in the V4.6.1\r
1945           eclipse workspaces.\r
1946 \r
1947 Changes between V4.6.0 and V4.6.1 released November 5 2007\r
1948 \r
1949         + Added support for the MIPS M4K based PIC32.\r
1950         + Added 'extern "C"' to all the header files to facilitate use with C++.\r
1951 \r
1952 Changes between V4.5.0 and V4.6.0 released October 28 2007\r
1953 \r
1954         + Changed the method used to force a context switch within an ISR for the\r
1955           ARM7/9 GCC ports only.  The portENTER_SWITCHING_ISR() and\r
1956           portEXIT_SWITCHING_ISR() macros are no longer supported.  This is to\r
1957           ensure correct behaviour no matter which GCC version is used, with or\r
1958           without the -fomit-frame-pointer option, and at all optimisation levels.\r
1959         + Corrected the prototype for xQueueGenericSend() within queue.h.\r
1960 \r
1961 Changes between V4.4.0 and V4.5.0 released September 17 2007\r
1962 \r
1963         + Added the xQueueSendToFront(), xQueueSendToBack() and xQueuePeek()\r
1964           functionality.  These should now be used in preference to the old\r
1965           xQueueSend() function - which is maintained for backward compatibility.\r
1966         + Added Mutex functionality.  The behaviour of mutexes is subtly different\r
1967           to the already existing binary semaphores as mutexes automatically\r
1968           include a priority inheritance mechanism.\r
1969         + Added the GenQTest.c and QPeek.c to test and demonstrate the behaviour\r
1970           of the new functionality.\r
1971         + Updated the LM3Sxxxx and PC ports to include the new GenQTest.c and\r
1972           QPeek.c files.\r
1973         + Updated the GCC port for the Cortex M3 to include the\r
1974           configKERNEL_INTERRUPT_PRIORITY functionality.  This was previously only\r
1975           included in the IAR port.\r
1976         + Optimised the GCC and IAR port layer code - specifically the context\r
1977           switch code.\r
1978         + Consolidated the LM3Sxxxx EK demos for all development tools into a\r
1979           single project that automatically detects which version of the EK the\r
1980           application is executing on.\r
1981         + Added Eclipse support for LM3Sxxxx evaluation kits.\r
1982         + Added Eclipse support for the Keil LPC2368 evaluation kit.\r
1983         + Added the Demo/Drivers directory to hold code that is common to multiple\r
1984           demo application projects.\r
1985         + Included some minor bug fixes in the uIP 1.0 code.\r
1986         + Added an lwIP demo for the STR9 - thanks ST for assistance.\r
1987         + Updated the AVR32 port to ensure correct behaviour with full compiler\r
1988           optimisation.\r
1989         + Included binaries for OpenOCD FTDI and parallel port interfaces.\r
1990 \r
1991 Changes between V4.4.0 and V4.3.1 released July 31, 2007\r
1992 \r
1993         + Added AVR32 UC3B demo application.\r
1994         + Updated AVR32 UC3A port and demo applications.\r
1995         + Added IAR lwIP demo for AVR32 UC3A.\r
1996         + Updated listGET_OWNER_OF_NEXT_ENTRY() to assist compiler optimisation\r
1997           (thanks Niu Yong for making the suggestion).\r
1998         + Added xTaskGetSchedulerState() API function.\r
1999         + BUG FIX:  Corrected behaviour when tasks that are blocked indefinitely\r
2000           have their block time adjusted (within xQueueSend() and xQueueReceive()),\r
2001           and are the subject of a call the vTaskResume() when they are not\r
2002           actually in the Suspended state (thanks Dan Searles for reporting the\r
2003           issues).\r
2004 \r
2005 \r
2006 Changes between V4.3.0 and V4.3.1 released June 11, 2007\r
2007 \r
2008         + Added STMicroelectronics STM32 Cortex-M3 demo application.\r
2009         + Updated ustdlib.c for the GCC LM3S6965 demo.\r
2010 \r
2011 Changes between V4.2.1 and V4.3.0 released June 5, 2007\r
2012 \r
2013         + Introduced configKERNEL_INTERRUPT_PRIORITY to the IAR Cortex-M3, PIC24\r
2014           and dsPIC ports.  See the LM3S6965 and PIC24 demo application\r
2015           documentation pages for more information.\r
2016         + Updated the PIC24 and dsPIC demos to build with V3.0 of the PIC30 GCC\r
2017           tools, and changed the demo applications.\r
2018         + Added demos for the new Ethernet and CAN enabled Luminary Micro Stellaris\r
2019           microcontrollers.\r
2020         + Corrected bug in uIP the demos that prevented frames of approximately 1480\r
2021           bytes and over from being transmitted.\r
2022         + Included the LPC2368/uIP/Rowley demo into the main FreeRTOS.org\r
2023           download.\r
2024         + Update to WizC PIC18 port to permit its use with version 14 of the\r
2025           compiler.  Thanks Marcel!\r
2026 \r
2027 Changes between V4.2.1 and V4.2.0 released April 2, 2007\r
2028 \r
2029         + Added AVR32 AT32UC3A ports for GCC and IAR.\r
2030         + Added -fomit-frame-pointer option to lwIP SAM7X demo makefile.\r
2031         + Moved location of call to LCD_Init() in STR9 demo to ensure it is only\r
2032           called after the scheduler has been started.\r
2033 \r
2034 Changes between V4.1.3 and V4.2.0 released February 8, 2007\r
2035 \r
2036         + Changes to both task.c and queue.c as a result of testing performed on\r
2037           the SafeRTOS code base.\r
2038         + Added Cortex-M3 LM3S811 demos for GCC and IAR tools.\r
2039 \r
2040 Changes between V4.1.2 and V4.1.3 released November 19, 2006\r
2041 \r
2042         + Added STR750 ARM7 port using the Raisonance RIDE/GCC tools.\r
2043         + Added -fomit-frame-pointer option to Rowley ARM7 demos as work around\r
2044           to GCC bug at some optimisation levels.\r
2045         + Altered the way the heap is defined in the LM3S811 Keil demo to prevent\r
2046           the RAM usage from counting toward the code size limit calculation.\r
2047         + CO-ROUTINE BUG FIX:  Removed the call to prvIsQueueEmpty from within\r
2048           xQueueCRReceive as it exited with interrupts enabled.  Thanks Paul Katz.\r
2049         + Tasks that block on events with a timeout of portMAX_DELAY are now\r
2050           blocked indefinitely if configINCLUDE_vTaskSuspend is defined.\r
2051           Previously portMAX_DELAY was just the longest block time possible. This\r
2052           is still the case if configINCLUDE_vTaskSuspend is not defined.\r
2053         + Minor changes to some demo application files.\r
2054 \r
2055 Changes between V4.1.1 and V4.1.2 released October 21, 2006\r
2056 \r
2057         + Added 16bit PIC ports and demos.\r
2058         + Added STR750 port and demo.\r
2059 \r
2060 \r
2061 Changes between V4.1.0 and V4.1.1 released September 24, 2006\r
2062 \r
2063         + Added the Luminary Micro Stellaris LM3S811 demo application.\r
2064 \r
2065 Changes between V4.0.5 and V4.1.0 released August 28, 2006\r
2066 \r
2067         + Prior to V4.1.0, under certain documented circumstances, it was possible\r
2068           for xQueueSend() and xQueueReceive() to return without having completed\r
2069           and without their block time expiring.  The block time effectively\r
2070           stated a maximum block time, and the return value of the function needed\r
2071           to be checked to determine the reason for returning.  This is no longer\r
2072           the case as the functions will only return once the block time has\r
2073           expired or they are able to complete their operation.  It is therefore no\r
2074           longer necessary to wrap calls within loops.\r
2075         + Changed the critical section handling in the IAR AVR port to correct the\r
2076           behaviour when used with later compiler versions.\r
2077         + Added the LPC2138 CrossWorks demo into the zip file.  Previously this was\r
2078           only available as a separate download.\r
2079         + Modified the AVR demo applications to demonstrate the use of co-routines.\r
2080 \r
2081 Changes between V4.0.4 and V4.0.5 released August 13, 2006\r
2082 \r
2083         + Introduced API function xTaskResumeFromISR().  Same functionality as\r
2084           xTaskResume(), but can be called from within an interrupt service routine.\r
2085         + Optimised vListInsert() in the case when the wake time is the maximum\r
2086           tick count value.\r
2087         + Bug fix:  The 'value' of the event list item is updated when the priority\r
2088           of a task is changed.  Previously only the priority of the TCB itself was\r
2089           changed.\r
2090         + vTaskPrioritySet() and vTaskResume() no longer use the event list item.\r
2091           This has not been necessary since V4.0.1 when the xMissedYield handling\r
2092           was added.\r
2093         + Lowered the PCLK setting on the ARM9 STR9 demo from 96MHz to 48MHz.\r
2094         + When ending the scheduler - do not try to attempt a context switch when\r
2095           deleting the current task.\r
2096         + SAM7X EMAC drivers:  Corrected the Rx frame length mask when obtaining\r
2097           the length from the rx descriptor.\r
2098 \r
2099 \r
2100 Changes between V4.0.3 and V4.0.4 released June 22, 2006\r
2101 \r
2102         + Added a port and demo application for the STR9 ARM9 based processors from\r
2103           ST.\r
2104         + Slight optimisation to the vTaskPrioritySet() function.\r
2105         + Included the latest uIP version (1.0) in the demo/common/ethernet\r
2106           directory.\r
2107 \r
2108 Changes between V4.0.2 and V4.0.3 released June 7, 2006\r
2109 \r
2110         + Added a port and demo application for the Cortex-M3 target using the IAR\r
2111           development tools.\r
2112         + The ARM Cortex-m3 Rowley projects have been updated to use V1.6 of the\r
2113           CrossStudio tools.\r
2114         + The heap size defined for the lwIP Rowley demo has been reduced so that\r
2115           the project will link correctly when using the command line GCC tools\r
2116           also.  The makefile has also been modified to allow debugging.\r
2117         + The lwIP Rowley demo not includes a 'kernel aware' debug window.\r
2118         + The uIP Rowley project has been updated to build with V1.6 of CrossWorks.\r
2119         + The second set of tasks in the blockQ demo were created the wrong way\r
2120           around (inconsistent to the description in the file).  This has been\r
2121           corrected.\r
2122 \r
2123 Changes between V4.0.1 and V4.0.2 released May 28, 2006\r
2124 \r
2125         + Port and demo application added for the Tern Ethernet Engine controller.\r
2126         + Port and demo application added for MC9S12 using GCC, thanks to\r
2127           Jefferson "imajeff" Smith.\r
2128         + The function vTaskList() now suspends the scheduler rather than disabling\r
2129           interrupts during the creation of the task list.\r
2130         + Allow a task to delete itself by passing in its own handle.  Previously\r
2131           this could only be done by passing in NULL.\r
2132         + Corrected the value passed to the WDG_PeriodValueConfig() library\r
2133           function in the STR71x demo.\r
2134         + The tick hook function is now called only within a tick isr.  Previously\r
2135           it was also called when the tick function was called during the scheduler\r
2136           unlocking process.\r
2137         + The EMAC driver in the SAM7X lwIP demo has been made more robust as per\r
2138           the thread: https://sourceforge.net/forum/message.php?msg_id=3714405\r
2139         + In the PC ports:  Add function prvSetTickFrequencyDefault() to set the\r
2140           DOS tick back to its proper value when the scheduler exits.  Thanks\r
2141           Raynald!\r
2142         + In the Borland x86 ports there was a mistake in the portFIRST_CONTEXT\r
2143           macro where the BP register was not popped from the stack correctly.  The\r
2144           BP value would never get used so this did not cause a problem, but it has\r
2145           been corrected all the same.\r
2146 \r
2147 \r
2148 Changes between V4.0.0 and V4.0.1 released April 7 2006\r
2149 \r
2150         + Improved the ARM CORTEX M3 ports so they now only have to service\r
2151           pendSV interrupts.\r
2152         + Added a Luminary Micro port and demo for use with Rowley CrossWorks.\r
2153         + Added the xMissedYield handling to tasks.c.\r
2154 \r
2155 Changes between V3.2.4 and V4.0.0\r
2156 \r
2157         Major changes:\r
2158 \r
2159         + Added new RTOS port for Luminary Micros ARM CORTEX M3 microcontrollers.\r
2160         + Added new co-routine functionality.\r
2161 \r
2162         Other kernel changes:\r
2163 \r
2164         + An optional tick hook call is now included in the tick function.\r
2165         + Introduced the xMiniListItem structure and removed the list pxHead\r
2166           member in order to reduce RAM usage.\r
2167         + Added the following definitions to the FreeRTOSConfig.h file included\r
2168           with every port:\r
2169                 configUSE_TICK_HOOK\r
2170                 configUSE_CO_ROUTINES\r
2171                 configMAX_CO_ROUTINE_PRIORITIES\r
2172         + The volatile qualification has been changed on the list members to allow\r
2173           the task.c code to be tidied up a bit.\r
2174         + The scheduler can now be started even if no tasks have been created!\r
2175           This is to allow co-routines to run when there are no tasks.\r
2176         + A task being woken by an event will now preempt the currently running task\r
2177           even if its priority is only equal to the currently running task.\r
2178 \r
2179         Port and demo application changes:\r
2180 \r
2181         + Updated the WinAVR demo to compile with the latest version of WinAVR\r
2182           with no warnings generated.\r
2183         + Changed the WinAVR makefile to make chars signed - needed for the\r
2184           co-routine code if BaseType_t is set to char.\r
2185         + Added new demo application file crflash.c.  This demonstrates co-routine\r
2186           functionality including passing data between co-routines.\r
2187         + Added new demo application file crhook.c.  This demonstrates co-routine\r
2188           and tick hook functionality including passing data between and ISR and\r
2189           a co-routine.\r
2190         + Some NOP's were missing following stmdb{}^ instructions in various ARM7\r
2191           ports.  These have been added.\r
2192         + Updated the Open Watcom PC demo project to include the crflash and crhook\r
2193           demo co-routines as an example of their use.\r
2194         + Updated the H8S demo to compile with the latest version of GCC.\r
2195         + Updated the SAM7X EMAC drivers to take into account the hardware errata\r
2196           regarding lost packets.\r
2197         + Changed the default MAC address used by some WEB server demos as the\r
2198           original addresses used was not liked by some routers.\r
2199         + Modified the SAM7X/IAR startup code slightly to prevent it hanging on\r
2200           some systems when the code is executed using a j-link debugger.  The\r
2201           j-link macro file configures the PLL before the code executes so\r
2202           attempting to configure it again in the startup code was causing a\r
2203           problem for some user.  Now a check is performed first to see if the\r
2204           PLL is already set up.\r
2205         + GCC port now contain all assembler code in a single asm block rather than\r
2206           individual blocks as before.\r
2207         + GCC LPC2000 code now explicitly uses R0 rather than letting the assembler\r
2208           choose the register to use as a temporary register during the context\r
2209           switch.\r
2210         + Added portNOP() macro.\r
2211         + The compare match load value on LPC2000 ports now has 1 added to correct\r
2212           the value used.\r
2213         + The minimal stack depth has been increased slightly on the WIZC PIC18\r
2214           port.\r
2215 \r
2216 Changes between V3.2.3 and V3.2.4\r
2217 \r
2218         + Modified the GCC ARM7 port layer to allow use with GCC V4.0.0 and above.\r
2219           Many thanks to Glen Biagioni for the provided update.\r
2220         + Added a new Microblaze port and demo application.\r
2221         + Modified the SAM7X EMAC demo to default to use the MII interface rather\r
2222           than the RMII interface.\r
2223         + Modified the startup sequence of the SAM7X demo slightly to allow the\r
2224           EMAC longer to auto negotiate.\r
2225 \r
2226 Changes between V3.2.2 and V3.2.3\r
2227 \r
2228         + Added MII interface support to the SAM7X EMAC peripheral driver.\r
2229           Previously versions worked with the RMII interface only.\r
2230         + Added command line GCC support to the SAM7X lwIP demo.  Previously the\r
2231           project could only be built using the CrossWorks IDE.  Modifications to\r
2232           this end include the addition of a standard makefile and linker script to\r
2233           the download, and some adjustments to the stacks allocated to each task.\r
2234         + Changed the page returned by the lwIP WEB server demo to display the\r
2235           task status table rather than the TCP/IP statistics.\r
2236         + Corrected the capitalisation of some header file includes and makefile\r
2237           dependencies to facilitate use on Linux host computers.\r
2238         + The various LPC2000 ports had a mistake in the timer setup where the\r
2239           prescale value was written to T0_PC instead of T0_PR.  This would have\r
2240           no effect unless a prescale value was actually required.  This has been\r
2241           corrected.\r
2242 \r
2243 Changes between V3.2.1 and V3.2.2 - Released 23 September, 2005\r
2244 \r
2245         + Added an IAR port for the Philips LPC2129\r
2246         + The Atmel ARM7 IAR demo project files are now saved in the IAR Embedded\r
2247           Workbench V4.30a format.\r
2248         + Updated the J-Link macro file included with the SAM7X uIP demo project\r
2249           to allow the demo board to be reset over the J-Link.\r
2250 \r
2251 Changes between V3.2.0 and V3.2.1 - Released 1 September, 2005\r
2252 \r
2253         + Added lwIP demo for AT91SAM7X using Rowley tools.\r
2254         + Added uIP demo for AT91SAM7X using IAR tools.\r
2255         + Added function xTaskGetCurrentTaskHandle().\r
2256         + Renamed events.h to mevents.h to prevent it conflicting with the events.h\r
2257           generated automatically by the HCS12 processor expert utility.  events.h\r
2258           is only used by the PC demo application.\r
2259         + Both PIC18 ports now initialise the TBLPTRU to 0 as this is the value\r
2260           expected by the compiler, and the compilers do not write to this\r
2261           register.\r
2262         + The HCS12 banked model demo now creates the 'suicide' tasks immediately\r
2263           prior to starting the scheduler.  These tasks should be the last tasks to\r
2264           get started in order for the test to function correctly.\r
2265 \r
2266 Changes between V3.1.1 and V3.2.0 - Released 29 June, 2005\r
2267 \r
2268         V3.2.0 introduces two new MSP430 ports and corrects a minor kernel\r
2269         issues.  Thanks to Ares.qi for his input.\r
2270 \r
2271         + Added two MSP430 ports that use the Rowley CrossWorks development tools.\r
2272           One port just mirrors the existing GCC port.  The other port was provided\r
2273           by Milos Prokic.  Thanks!\r
2274         + V3.2.0 corrects the behavior when vTaskPrioritySet() or vTaskResume()\r
2275           are called while the scheduler is locked (by a call to\r
2276           vTaskSuspendAll()).  When this is done the subject task now starts to\r
2277           execute immediately when the scheduler is unlocked if it has the highest\r
2278           priority that is ready to run.  Previously there was a possibility that\r
2279           the task would not run until the next RTOS tick or call to portYIELD().\r
2280         + Another similar small correction ensures that in the case where more than\r
2281           one task is blocked on a semaphore or queue, the task with the highest\r
2282           priority is guaranteed to be unblocked first.\r
2283         + Added a couple of more test tasks to the PC demo which cover the points\r
2284           above.\r
2285 \r
2286 Changes between V3.1.0 and V3.1.1 - Released 21st June, 2005\r
2287 \r
2288         This release updates the HCS12 port.  The common kernel code\r
2289         remains unchanged.\r
2290 \r
2291         + Updated the HCS12 port to support banking and introduced a demo\r
2292           application for the MC9S12DP256.  The new demo application is\r
2293           located in the Demo/HCS12_CodeWarrior_banked directory.\r
2294         + The name of the directory containing the MC9S12F32 demo application\r
2295           has been changed to Demo/HCS12_CodeWarrior_small (as in 'small'\r
2296           memory model).\r
2297         + MC9S12F32 demo updated slightly to use the PLL.  The CPU speed for the\r
2298           demo application is now 24MHz.  Previously it was 8MHz.\r
2299         + The demo application file Demo/Common/Minimal/death.c has a slight\r
2300           alteration to prevent it using floating point variables.\r
2301 \r
2302 \r
2303 Changes between V3.0.0 and V3.1.0 - Released 11th June, 2005\r
2304 \r
2305         + Added new ports for ST Microsystems STR71x, and Freescale HCS12\r
2306           microcontrollers.  Currently the HCS12 port is limited to the small\r
2307           memory model.  Large memory models will be supported in the next\r
2308           release.\r
2309         + PIC18 wizC port updated.  Thanks to Marcel van Lieshout for his\r
2310           continuing contribution.\r
2311         + The accuracy of the AVR port timer setup has been improved.  Thanks to\r
2312           Thomas Krutmann for this contribution.\r
2313         + Added a new conditional compilation macro configIDLE_SHOULD_YIELD.\r
2314           See the WEB documentation for details.\r
2315         + Updated the CrossWorks uIP demo to build with V1.4 of CrossWorks.\r
2316         + Slight modification to the SAM7 release build configuration to correct\r
2317           an include path definition.\r
2318         + Updated the MPLAB PIC18 documentation to provide extra details on linker\r
2319           file configuration.\r
2320 \r
2321 Changes between V3.0.0 and V2.6.1 - Released 23rd April, 2005\r
2322 \r
2323         V3.0.0 includes many enhancements, so this history list is broken into\r
2324         subsections as follows:\r
2325 \r
2326                 API changes\r
2327                 New ports\r
2328                 Directory name changes\r
2329                 Kernel and miscellaneous changes changes\r
2330 \r
2331         - API changes\r
2332 \r
2333                 + Each port now defines BaseType_t as the data type that is most\r
2334                   efficient for that architecture.  The type BaseType_t is used\r
2335                   extensively in API calls necessitating the following changes to the\r
2336                   FreeRTOS API function prototypes.\r
2337 \r
2338                   See the "New for V3.0.0" section of the FreeRTOS online\r
2339                   documentation for full details of API changes.\r
2340 \r
2341         - New ports\r
2342 \r
2343                 + The AT91FR40008 ARM7 port contributed by John Feller is now included\r
2344                   in the download (thanks John!).\r
2345                 + The PIC18 port for the wizC/fedC compiler contributed by Marcel van\r
2346                   Lieshout is now included in the download (thanks Marcel!).\r
2347                 + The IAR port for the AVR microcontroller has been upgraded to V3.0.0\r
2348                   and is now a supported port.\r
2349 \r
2350         - Directory name changes\r
2351 \r
2352                 For consistency, and to allow integration of the new ports, the\r
2353                 following directory names have been changed.\r
2354 \r
2355                 + The source/portable/GCC/ARM7 directory has been renamed\r
2356                   source/portable/GCC/ARM7_LPC2000 so it is compatible with the naming\r
2357                   of other GCC ARM7 ports.\r
2358                 + The Demo/PIC directory has been renamed Demo/PIC18_MPLAB to\r
2359                   accommodate the wizC/fedC PIC port.\r
2360                 + The demo applications for the two AVR ports no longer share the same\r
2361                   directory.  The WinAVR demo is in the Demo/AVR_ATMega323_WinAVR\r
2362                   directory and the IAR port in the Demo/AVR_ATMega323_IAR directory.\r
2363 \r
2364 \r
2365         - Kernel and miscellaneous changes changes\r
2366 \r
2367                   See the "New for V3.0.0" section of the FreeRTOS online\r
2368                   documentation for more information.\r
2369 \r
2370                 + Previously 'portmacro.h' contained some user editable definitions\r
2371                   relating to the user application, and some fixed definitions relating\r
2372                   specifically to the port being used.  The application specific\r
2373                   definitions have been removed from 'portmacro.h' and placed inside a\r
2374                   new header file called 'FreeRTOSConfig.h'.  'portmacro.h' should now\r
2375                   never be modified by the user.  A 'FreeRTOSConfig.h' is now included\r
2376                   in each of FreeRTOS/Demo subdirectories - as it's settings relate to\r
2377                   the demo application rather than being specific to the port.\r
2378                 + Introduced configUSE_IDLE_HOOK in idle task.\r
2379                 + The idle task will yield when another idle priority task is ready to\r
2380                   run. Previously the idle task would run to the end of its time slice\r
2381                   regardless.\r
2382                 + The idle task is now created when the scheduler is started.  This\r
2383                   requires less stack than the previous scheme where it was created upon\r
2384                   creation of the first application task.\r
2385                 + The function usPortCheckFreeStackSpace() has been renamed\r
2386                   usTaskCheckFreeStackSpace() and moved from the portable layer to\r
2387                   tasks.c.\r
2388                 + Corrected spelling of portMINMAL_STACK_SIZE to portMINIMAL_STACK_SIZE.\r
2389                 + The portheap.c file included with the AVR port has been deleted.  The\r
2390                   AVR demo now uses the standard heap1 sample memory allocator.\r
2391                 + The GCC AVR port is now build using the standard make utility.  The\r
2392                   batch files used previously have been deleted.  This means a recent\r
2393                   version of WinAVR is required in order to create a binary suitable for\r
2394                   source level debugging.\r
2395                 + vTaskStartScheduler() no longer takes the configUSE_PREEMPTION\r
2396                   constant as a parameter.  Instead the constant is used directly within\r
2397                   tasks.c  and no parameter is required.\r
2398                 + The header file 'FreeRTOS.h' has been created and is used to include\r
2399                   'projdefs.h', 'FreeRTOSConfig.h' and 'portable.h' in the necessary\r
2400                   order.  FreeRTOS.h can now be included in place of these other\r
2401                   headers.\r
2402                 + The header file 'errors.h' has been deleted.  The definitions it\r
2403                   contained are now located within 'projdefs.h'.\r
2404                 + pvPortMalloc() now takes a size_t parameter as per the ANSI malloc().\r
2405                   Previously an unsigned short was used.\r
2406                 + When resuming the scheduler a yield is performed if either a tick has\r
2407                   been missed, or a task is moved from the pending ready list into a\r
2408                   ready list.  Previously a yield was not performed on this second\r
2409                   condition.\r
2410                 + In heap1.c an overflow check has been added to ensure the next free\r
2411                   byte variable does not wrap around.\r
2412                 + Introduced the portTASK_FUNCTION() and portTASK_FUNCTION_PROTO()\r
2413                   macros.\r
2414                 + The MPLAB PIC port now saved the TABLAT register in interrupt service\r
2415                   routines.\r
2416 \r
2417 Changes between V2.6.0 and V2.6.1 - Released Feb 22, 2005\r
2418 \r
2419         This version adds support for the H8 processor.\r
2420 \r
2421         Other changes:\r
2422 \r
2423         + tskMAX_TASK_NAME_LEN removed from the task.h header and added to each\r
2424           individual portmacro.h file as portMAX_TASK_NAME_LEN.  This allows RAM\r
2425           limited ports to allocate fewer characters to the task name.\r
2426         + AVR port - Replaced the inb() and outb() functions with direct memory\r
2427           access.  This allows the port to be built with the 20050414 build of\r
2428           WinAVR.\r
2429         + GCC LPC2106 port - removed the 'static' from the definition of\r
2430           vNonPreemptiveTick() to allow the demo to link when using the cooperative\r
2431           scheduler.\r
2432         + GCC LPC2106 port - Corrected the optimisation options in the batch files\r
2433           ROM_THUMB.bat, RAM_THUMB.bat, ROM_ARM.bat and RAM_ARM.bat.  The lower case\r
2434           -o is replaced by an uppercase -O.\r
2435         + Tasks.c - The strcpy call has been removed when copying across the task\r
2436           name into the TCB.\r
2437         + Updated the trace visualisation to always be 4 byte aligned so it can be\r
2438           used on ARM architectures.\r
2439         + There are now two tracecon executables (that convert the trace file binary\r
2440           into an ASCII file).  One for big endian targets and one for little endian\r
2441           targets.\r
2442         + Added ucTasksDeleted variable to prevent vTaskSuspendAll() being called\r
2443           too often in the idle task.\r
2444         + SAM7 USB driver - Replaced the duplicated RX_DATA_BK0 in the interrupt\r
2445           mask with the RX_DATA_BK1.\r
2446 \r
2447 \r
2448 Changes between V2.5.5 and V2.6.0 - Released January 16, 2005\r
2449 \r
2450         + Added the API function vTaskDelayUntil().  The demo app file\r
2451           Demo/Common/Minimal/flash.c has been updated to demonstrate its use.\r
2452         + Added INCLUDE_vTaskDelay conditional compilation.\r
2453         + Changed the name of the Demo/ARM7_AtmelSAM7S64_IAR directory to\r
2454           Demo/ARM7_AT91SAM7S64_IAR for consistency.\r
2455         + Modified the AT91SAM7S USB driver to allow descriptors that have\r
2456           a length that is an exact multiple of the FIFO to be transmitted.\r
2457 \r
2458 Changes between V2.5.4 and V2.5.5 - Released January 3, 2005\r
2459 \r
2460         This version adds support for the Atmel SAM7 ARM7 microcontrollers\r
2461         along with the IAR development tools.\r
2462 \r
2463         Other changes:\r
2464 \r
2465         + Renamed the Demo/ARM7 directory to Demo/ARM7_LPC2106_GCC.\r
2466         + Renamed the Demo/ARM7_Keil directory to Demo/ARM7_LPC2129_Keil.\r
2467         + Modified the Philips ARM7 serial interrupt service routines to only\r
2468           process one interrupt per call.  This seems to enable the ISR to\r
2469           operate more quickly.\r
2470         + Removed the 'far' keyword from the Open Watcom portable layer source\r
2471           files.  This allows their use with V1.3 of Open Watcom.\r
2472         + Minor modifications to the SDCC build files to allow their use under\r
2473           Linux.  Thanks to Frieder Ferlemann for this contribution.\r
2474         + Small change to sTaskCreate() to allow a context switch even when\r
2475           pxCreatedTask is NULL.  Thanks to Kamil for this contribution.\r
2476         + inline keyword removed from vTaskSwitchContext() and VTaskIncrementTick()\r
2477           definitions.\r
2478 \r
2479 Changes between V2.5.3 and V2.5.4 - Released Dec 1, 2004\r
2480 \r
2481         This is an important maintenance release.\r
2482 \r
2483         The function cTaskResumeAll() has been modified so it can be used safely\r
2484         prior to the kernel being initialised.  This was an issue as\r
2485         cTaskResumeAll() is called from pvPortMalloc().  Thanks to Daniel Braun\r
2486         for highlighting this issue.\r
2487 \r
2488 Changes between V2.5.2 and V2.5.3 - Released Nov 2, 2004\r
2489 \r
2490         The critical section handling functions have been changed for the GCC ARM7\r
2491         port.   Some optimisation levels use the stack differently to others.  This\r
2492         means the interrupt flags cannot always be stored on the stack and are\r
2493         instead now stored in a variable, which is then saved as part of the\r
2494         tasks context.  This allows the GCC ARM7 port to be used at all\r
2495         optimisation levels - including -Os.\r
2496 \r
2497         Other minor changes:\r
2498 \r
2499         + MSP430 definition of usCriticalNesting now uses the volatile qualifier.\r
2500           This is probably not required but added just in case.\r
2501 \r
2502 Changes between V2.5.1 and V2.5.2 - Released Oct 26, 2004\r
2503 \r
2504         + Added the Keil ARM7 port.\r
2505         + Slight modification to comtest.c to make the delay periods more random.\r
2506           This creates a better test condition.\r
2507 \r
2508 Changes between V2.5.0 and V2.5.1 - Released Oct 9, 2004\r
2509 \r
2510         + Added the MSP430 port.\r
2511         + Extra comments added to the GCC ARM7 port.c and portISR.c files.\r
2512         + The memory pool allocated within heap_1.c has been placed within a\r
2513           structure to ensure correct memory alignment on 32bit systems.\r
2514         + Within the GCC ARM7 serial drivers an extra check is made to ensure\r
2515           the post to the queue was successful if then attempting immediately\r
2516           retrieve the posted character.\r
2517         + Changed the name of the constant portTICKS_PER_MS to portTICK_PERIOD_MS\r
2518           as the old name was misleading.\r
2519 \r
2520 \r
2521 Changes between V2.4.2 and V2.5.0 - Released Aug 12, 2004\r
2522 \r
2523         The RTOS source code download now includes three separate memory allocation\r
2524         schemes - so you can choose the most appropriate for your application.\r
2525         These are found in the Source/Portable/MemMang directory.  The demo\r
2526         application projects have also been updated to demonstrate the new schemes.\r
2527         See the "Memory Management" page of the API documentation for more details.\r
2528 \r
2529         + Added heap_1.c, heap_2.c and heap_3.c in the Source/Portable/MemMang\r
2530           directory.\r
2531         + Replaced the portheap.c files for each demo application with one of the\r
2532           new memory allocation files.\r
2533         + Updated the portmacro.h file for each demo application to include the\r
2534           constants required for the new memory allocators: portTOTAL_HEAP_SIZE and\r
2535           portBYTE_ALIGNMENT.\r
2536         + Added a new test to the ARM7 demo application that tests the operation\r
2537           of the heap_2 memory allocator.\r
2538 \r
2539 \r
2540 Changes between V2.4.1 and V2.4.2 - Released July 14, 2004\r
2541 \r
2542         + The ARM7 port now supports THUMB mode.\r
2543         + Modification to the ARM7 demo application serial port driver.\r
2544 \r
2545 Changes between V2.4.0 and V2.4.1 - Released July 2, 2004\r
2546 \r
2547         + Rationalised the ARM7 port version of portEXIT_CRITICAL() -\r
2548           improvements provided by Bill Knight.\r
2549         + Made demo serial driver more complete and robust.\r
2550 \r
2551 \r
2552 Changes between V2.4.0 and V2.3.1 - Released June 30, 2004\r
2553 \r
2554         + Added the first ARM7 port - thanks to Bill Knight for the assistance\r
2555           provided.\r
2556         + Added extra files to the Demo/Common/Minimal directory.  These are\r
2557           equivalent to their Demo/Common/Full counterparts but with the\r
2558           calls to the functions defined in print.c removed.\r
2559         + Added TABLAT to the list of registers saved as part of a PIC18 context.\r
2560 \r
2561 Changes between V2.3.0 and V2.3.1 - Released June 25, 2004\r
2562 \r
2563         + Changed the way the vector table is defined to be more portable.\r
2564         + Corrected the definitions of SPH and SPL in portmacro.s90.\r
2565           The previous definitions prevented V2.3.0 operating if the iom323.h\r
2566           header file was included in portmacro.s90.\r
2567 \r
2568 Changes between V2.2.0 and V2.3.0 - Released June 19, 2004\r
2569 \r
2570         + Added an AVR port that uses the IAR compiler.\r
2571         + Explicit use of 'signed' qualifier on plain char types.\r
2572         + Modified the Open Watcom project files to use 'signed' as the\r
2573           default char type.\r
2574         + Changed odd calculation of initial pxTopOfStack value when\r
2575           portSTACK_GROWTH < 0.\r
2576         + Added inline qualifier to context switch functions within task.c.\r
2577           Ports that do not support the (non ANSI) inline keyword have the\r
2578           inline #define'd away in  their respective portmacro.h files.\r
2579 \r
2580 Changes between V2.1.1 and V2.2.0 - Released May 18, 2004\r
2581 \r
2582         + Added Cygnal 8051 port.\r
2583         + PCLATU and PCLATH are now saved as part of the PIC18 context.  This\r
2584           allows function pointers to be used within tasks.  Thanks to Javier\r
2585           Espeche for the enhancement.\r
2586         + Minor changes to demo application files to reduce stack usage.\r
2587         + Minor changes to prevent compiler warnings when compiling the new port.\r
2588 \r
2589 Changes between V2.1.0 and V2.1.1 - Released March 12, 2004\r
2590 \r
2591         + Bug fix - pxCurrentTCB is now initialised before the call to\r
2592           prvInitialiseTaskLists().  Previously pxCurrentTCB could be accessed\r
2593           while null during the initialisation sequence.  Thanks to Giuseppe\r
2594           Franco for the correction.\r
2595 \r
2596 Changes between V2.0.0 and V2.1.0 - Released Feb 29, 2004\r
2597 \r
2598         V2.1.0 has significant reworks that greatly reduce the amount of time\r
2599         the kernel has interrupts disabled.  The first section of modifications\r
2600         listed here must be taken into account by users.  The second section\r
2601         are related to the kernel implementation and as such are transparent.\r
2602 \r
2603         Section1 :\r
2604 \r
2605         + The typedef TickType_t has been introduced.  All delay times should\r
2606           now use a variable of type TickType_t in place of the unsigned long's\r
2607           used previously.  API function prototypes have been updated\r
2608           appropriately.\r
2609         + The configuration macro USE_16_BIT_TICKS has been introduced.  If set\r
2610           to 1 TickType_t is defined as an unsigned short.  If set to 0\r
2611           TickType_t is defined as an unsigned long.  See the configuration\r
2612           section of the API documentation for more details.\r
2613         + The configuration macro INCLUDE_vTaskSuspendAll is now obsolete.\r
2614         + vTaskResumeAll() has been renamed cTaskResumeAll() as it now returns a\r
2615           value (see the API documentation).\r
2616         + ulTaskGetTickCount() has been renamed xTaskGetTickCount() as the type\r
2617           it returns now depends on the USE_16_BIT_TICKS definition.\r
2618         + cQueueReceive() must now >never< be used from within an ISR.  Use the new\r
2619           cQueueReceiveFromISR() function instead.\r
2620 \r
2621         Section 2:\r
2622 \r
2623         + A mechanism has been introduced that allows a queue to be accessed by\r
2624           a task and ISR simultaneously.\r
2625         + A "pending ready" queue has been introduced that enables interrupts to\r
2626           be processed when the scheduler is suspended.\r
2627         + The list implementation has been improved to provide faster item\r
2628           removal.\r
2629         + The scheduler now makes use of the scheduler suspend mechanism in places\r
2630           where previously interrupts were disabled.\r
2631 \r
2632 Changes between V1.2.6 and V2.0.0 - Released Jan 31, 2004\r
2633 \r
2634         + Introduced new API functions:\r
2635                 vTaskPriorityGet ()\r
2636                 vTaskPrioritySet ()\r
2637                 vTaskSuspend ()\r
2638                 vTaskResume ()\r
2639                 vTaskSuspendAll ()\r
2640                 vTaskResumeAll ()\r
2641         + Added conditional compilation options that allow the components of the\r
2642           kernel that are unused by an application to be excluded from the build.\r
2643           See the Configuration section on the WEB site for more information (on\r
2644           the API pages).  The macros have been added to each portmacro.h file (\r
2645           sometimes called prtmacro.h).\r
2646         + Rearranged tasks.c.\r
2647         + Added demo application file dynamic.c.\r
2648         + Updated the PC demo application to make use of dynamic.c.\r
2649         + Updated the documentation contained in the kernel header files.\r
2650         + Creating a task now causes a context switch if the task being created\r
2651           has a higher priority than the calling task - assuming the kernel is\r
2652           running.\r
2653         + vTaskDelete() now only causes a context switch if the calling task is\r
2654           the task being deleted.\r
2655 \r
2656 Changes between V1.2.5 and V1.2.6 - Released December 31, 2003\r
2657 \r
2658         Barring the change to the interrupt vector (PIC port) these are minor\r
2659         enhancements.\r
2660 \r
2661         + The interrupt vector used for the PIC master ISR has been changed from\r
2662           0x18 to 0x08 - where it should have always been.  The incorrect address\r
2663           still works but probably executes a number of NOP's before getting to the\r
2664           ISR.\r
2665         + Changed the baud rate used by the AVR demo application to 38400.  This\r
2666           has an error percentage of less than one percent with an 8MHz clock.\r
2667         + Raised the priority of the Rx task in demo\full\comtest.c.  This only\r
2668           affects the Flashlite and PC ports.  This was done to prevent the Rx\r
2669           buffer becoming full.\r
2670         + Reverted the Flashlite COM port driver back so it does not use the DMA.\r
2671           The DMA appears to miss characters under stress.  The Borland Flashlite\r
2672           port was also calculating a register value incorrectly resulting in the\r
2673           wrong DMA source address being used.  The same code worked fine when\r
2674           compiling with Open Watcom.  Other minor enhancements were made to the\r
2675           interrupt handling.\r
2676         + Modified the PIC serial Rx ISR to check for and clear overrun errors.\r
2677           Overrun errors seem to prevent any further characters being received.\r
2678         + The PIC demo projects now have some optimisation switched on.\r
2679 \r
2680 \r
2681 Changes between V1.2.4 and V1.2.5\r
2682 \r
2683         Small fix made to the PIC specific port.c file described below.\r
2684 \r
2685         + Introduced portGLOBAL_INTERRUPT_FLAG definition to test the global\r
2686           interrupt flag setting.  Using the two bits defined within\r
2687           portINITAL_INTERRUPT_STATE was causing the w register to get clobbered\r
2688           before the test was performed.\r
2689 \r
2690 Changes between V1.2.3 and V1.2.4\r
2691 \r
2692         V1.2.4 contains a release version of the PIC18 port.\r
2693         An optional exception has been included with the GPL.  See the licensing\r
2694         section of www.FreeRTOS.org for details.\r
2695 \r
2696         + The function xPortInitMinimal() has been renamed to\r
2697           xSerialPortInitMinimal() and the function xPortInit() has been renamed\r
2698           to xSerialPortInit().\r
2699         + The function sSerialPutChar() has been renamed cSerialPutChar() and\r
2700           the function return type chaned to portCHAR.\r
2701         + The integer and flop tasks now include calls to tskYIELD(), allowing\r
2702           them to be used with the cooperative scheduler.\r
2703         + All the demo applications now use the integer and comtest tasks when the\r
2704           cooperative scheduler is being used.  Previously they were only used with\r
2705           the preemptive scheduler.\r
2706         + Minor changes made to operation of minimal versions of comtest.c and\r
2707           integer.c.\r
2708         + The ATMega port definition of portCPU_CLOSK_HZ definition changed to\r
2709           8MHz base 10, previously it base 16.\r
2710 \r
2711 \r
2712 \r
2713 Changes between V1.2.2a and V1.2.3\r
2714 \r
2715         The only change of any significance is to the license, which has changed\r
2716         from the Open Software License to the GNU GPL.\r
2717 \r
2718         The zip file also contains a pre-release version of the PIC18 port.  This\r
2719         has not yet completed testing and as such does not constitute part of the\r
2720         V1.2.3 release.  It is still however covered by the GNU GPL.\r
2721 \r
2722         There are minor source code changes to accommodate the PIC C compiler.\r
2723         These mainly involve more explicit casting.\r
2724 \r
2725         + sTaskCreate() has been modified slightly to make use of the\r
2726           portSTACK_GROWTH macro.  This is required for the PIC port where the\r
2727           stack grows in the opposite direction to the other existing ports.\r
2728         + prvCheckTasksWaitingTermination() has been modified slightly to bring\r
2729           the decrementing of usCurrentNumberOfTasks within the critical section,\r
2730           where it should have been since the creation of an eight bit port.\r
2731 \r
2732 Changes between V1.2.2 and V1.2.2a\r
2733 \r
2734         The makefile and buildcoff.bat files included with the AVR demo application\r
2735         have been modified for use with the September 2003 build of WinAVR.  No\r
2736         source files have changed.\r
2737 \r
2738 Changes between V1.2.1 and V1.2.2\r
2739 \r
2740         There are only minor changes here to allow the PC and Flashlite 186 ports\r
2741         to use the Borland V4.52 compiler, as supplied with the Flashlite 186\r
2742         development kit.\r
2743 \r
2744         + Introduced a BCC directory under source\portable.  This contains all the\r
2745           files specific to the Borland compiler port.\r
2746         + Corrected the macro naming of portMS_PER_TICK to portTICKS_PER_MS.\r
2747         + Modified comtest.c to increase the rate at which the string is\r
2748           transmitted and received on the serial port.  The Flashlite 186 demo\r
2749           app baud rate has also been increased.\r
2750         + The values of the constants used in both integer.c files have been\r
2751           increased to force the Borland compiler to use 32 bit values.  The\r
2752           Borland optimiser placed the previous values in 16 bit registers, and in\r
2753           So doing invalidated the test.\r
2754 \r
2755 Changes between V1.2.0 and V1.2.1\r
2756 \r
2757         This version includes some minor changes to the list implementation aimed\r
2758         at improving the context switch time - with is now approximately 10% faster.\r
2759         Changes include the removal of some null pointer assignment checks.  These\r
2760         were redundant where the scheduler uses the list functions, but means any\r
2761         user application choosing to use the same list functions must now check\r
2762         that no NULL pointers are passed as a parameter.\r
2763 \r
2764         The Flashlite 186 serial port driver has also been modified to use a DMA\r
2765         channel for transmissions.  The serial driver is fully functional but still\r
2766         under development.  Flashlite users may prefer to use V1.2.0 for now.\r
2767 \r
2768         Details:\r
2769 \r
2770         + Changed the baud rate for the ATMega323 serial test from 19200 to 57600.\r
2771         + Use vSerialPutString() instead of single character puts in\r
2772           Demo\Full\Comtest.c.  This allows the use of the flashlite DMA serial\r
2773           driver.  Also the check variable only stops incrementing after two\r
2774           consecutive failures.\r
2775         + semtest.c creates four tasks, two of which operate at the idle priority.\r
2776           The tasks that operate at the idle priority now use a lower expected\r
2777           count than those running at a higher priority.  This prevents the low\r
2778           priority tasks from signalling an error because they have not been\r
2779           scheduled enough time for each of them to count the shared variable to\r
2780           the higher original value.\r
2781         + The flashlite 186 serial driver now uses a DMA channel for transmissions.\r
2782         + Removed the volatile modifier from the list function parameters.  This was\r
2783           only ever included to prevent compiler warnings.  Now warnings are\r
2784           removed by casting parameters where the calls are made.\r
2785         + prvListGetOwnerOfNextEntry() and prvListGetOwnerOfHeadEntry() have been\r
2786           removed from list.c and added as macros in list.h.\r
2787         + usNumberOfItems has been added to the list structure.  This removes the\r
2788           need for a pointer comparison when checking if a list is empty, and so\r
2789           is slightly faster.\r
2790         + Removed the NULL check in vListRemove().  This makes the call faster but\r
2791           necessitates any application code utilising the list implementation to\r
2792           ensure NULL pointers are not passed.\r
2793         + Renamed portTICKS_PER_MS definition to portMS_PER_TICK (milli seconds\r
2794           per tick).  This is what it always should have been.\r
2795 \r
2796 Changes between V1.01 and V1.2.0\r
2797 \r
2798         The majority of these changes were made to accommodate the 8bit AVR port.\r
2799         The scheduler workings have not changed, but some of the data types used\r
2800         have been made more friendly to an eight bit environment.\r
2801 \r
2802         Details:\r
2803 \r
2804         + Changed the version numbering format.\r
2805         + Added AVR port.\r
2806         + Split the directory demo\common into demo\common\minimal and\r
2807           demo\common\full.  The files in the full directory are for systems with\r
2808           a display (currently PC and Flashlite 186 demo's).  The files in the\r
2809           minimal directory are for systems with limited RAM and no display\r
2810           (currently MegaAVR).\r
2811         + Minor changes to demo application function prototypes to make more use\r
2812           of 8bit data types.\r
2813         + Within the scheduler itself the following functions have slightly\r
2814           modified declarations to make use of 8bit data types where possible:\r
2815                 xQueueCreate(),\r
2816                 sQueueReceive(),\r
2817                 sQUeueReceive(),\r
2818                 usQueueMessageWaiting(),\r
2819                 sQueueSendFromISR(),\r
2820                 sSemaphoreTake(),\r
2821                 sSemaphoreGive(),\r
2822                 sSemaphoreGiveFromISR(),\r
2823                 sTaskCreate(),\r
2824                 sTaskMoveFromEventList().\r
2825 \r
2826           Where the return type has changed the function name has also changed in\r
2827           accordance with the naming convention.  For example\r
2828           usQueueMessageWaiting() has become ucQueueMessageWaiting().\r
2829         + The definition tskMAX_PRIORITIES has been moved from task.h to\r
2830           portmacro.h and renamed portMAX_PRIORITIES.  This allows different\r
2831           ports to allocate a different maximum number of priorities.\r
2832         + By default the trace facility is off, previously USE_TRACE_FACILITY\r
2833           was defined.\r
2834         + comtest.c now uses a psuedo random delay between sends.  This allows for\r
2835           better testing as the interrupts do not arrive at regular intervals.\r
2836         + Minor change to the Flashlite serial port driver.  The driver is written\r
2837           to demonstrate the scheduler and is not written to be efficient.\r
2838 \r
2839 \r
2840 \r
2841 Changes between V1.00 and V1.01\r
2842 \r
2843         These changes improve the ports.  The scheduler itself has not changed.\r
2844 \r
2845         Improved context switch mechanism used when performing a context\r
2846         switch from an ISR (both the tick ISR and the serial comms ISR's within\r
2847         the demo application).  The new mechanism is faster and uses less stack.\r
2848 \r
2849         The assembler file portasm.asm has been replaced by a header file\r
2850         portasm.h.  This includes a few assembler macro definitions.\r
2851 \r
2852         All saving and restoring of registers onto/off of the stack is now handled\r
2853         by the compiler.  This means the initial stack setup for a task has to\r
2854         mimic the stack used by the compiler, which is different for debug and\r
2855         release builds.\r
2856 \r
2857         Slightly changed the operation of the demo application, details below.\r
2858 \r
2859         Details:\r
2860 \r
2861         + portSWITCH_CONTEXT() replaced by vPortFirstContext().\r
2862         + pxPortInitialiseStack() modified to replicate the stack used by the\r
2863           compiler.\r
2864         + portasm.asm file removed.\r
2865         + portasm.h introduced.  This contains macro definitions for\r
2866           portSWITCH_CONTEXT() and portFIRST_CONTEXT().\r
2867         + Context switch from ISR now uses the compiler generated interrupt\r
2868           mechanism.  This is done simply by calling portSWITCH_CONTEXT and leaving\r
2869           the save/restore to compiler generated code.\r
2870         + Calls to taskYIELD() during ISR's have been replaced by calling the\r
2871           simpler and faster portSWITCH_CONTEXT().\r
2872         + The Flashlite 186 port now uses 186 instruction set (used to use 80x86\r
2873           instructions only).\r
2874         + The blocking queue tasks within the demo application did not operate\r
2875           quite as described.  This has been corrected.\r
2876         + The priority of the comtest Rx task within the demo application has been\r
2877           lowered.  Received characters are now processed (read from the queue) at\r
2878           the idle priority, allowing low priority tasks to run evenly at times of\r
2879           a high communications overhead.\r
2880         + Prevent the call to kbhit() in main.c for debug builds as the debugger\r
2881           seems to have problems stepping over the call.  This if for the PC port\r
2882           only.\r
2883 \r
2884 \r
2885 \r